chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思推出了Zynq UltraScale+ RFSoC ZCU111同類首創(chuàng)的評估套件

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思Joe DeLaere ? 2019-07-27 09:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思推出了新款Zynq UltraScale+ RFSoCZCU111 評估套件,用于支持 RF 級模擬設(shè)計評估,便于廣大用戶親身嘗試這款顛覆性技術(shù)。該套件屬于同類首創(chuàng),采用 Zynq UltraScale+ RFSoC ,整合了多 Gb ADCDAC 采樣功能以及 FPGA 邏輯。

同類首創(chuàng)!

這款套件為什么是首創(chuàng)?所有其他類型 RF-ADC/DAC 均為分離式架構(gòu),這就需要購買 FPGA 評估卡外加ADC / DAC 子卡,并通過 FMC 或其他連接器進(jìn)行連接。分離式實現(xiàn)方案在可用性和設(shè)計方面都面臨一些挑戰(zhàn)。分離式 ADC/DAC 解決方案的高速收發(fā)器功耗很高,此外 FPGA 和 DAC/ADC 之間的串行連接功耗也較高,例如 DAC/ADC 和 FPGA 之間的標(biāo)準(zhǔn)接口 JESD204。對通道數(shù)量較高的應(yīng)用而言(如 8x8),這就會額外增加 28W 的功耗。

同一個廠商,同一個設(shè)備,同一個參照設(shè)計

市面其他 ADC/DAC + FPGA 評估卡都需要采用兩家不同芯片廠商的相關(guān)工具,一個廠商的工具用于模擬 ADC/DAC 器件,再通過另一個廠商的工具開展 FPGA 設(shè)計修改。這就會拖慢評估和原型設(shè)計進(jìn)度。另外遇到問題時,可能無法判定應(yīng)該聯(lián)系哪家廠商尋求支持。有了 Zynq UltraScale+ RFSoC ZCU111 評估套件,只要一個廠商、一個器件、一個參考設(shè)計就夠了,直接提供簡化體驗,能管理 FPGA 并集成 DAC/ADC 。

8x8 評估功能

Zynq UltraScale+ RFSoC ZCU111 評估套件的集成優(yōu)勢包括板上空間占用少、低功耗、減少組件數(shù)量和 8x8 ADC/DAC 等,比購買完整 8x8 ADC/DAC 外加 FPGA 功能套件評估系統(tǒng)的成本降低了 30% 到 50%。其他解決方案則需要多達(dá) 4 個 ADC/DAC 板外加一個 FPGA 板,才能測試相同的配置。

整體而言, ZCU111 評估套件演示了 Zynq UltraScale+ RFSoC 器件為 RF 模擬系統(tǒng)能夠帶來帶來同樣的優(yōu)勢:低功耗、面積小、簡化的設(shè)計和更低的成本。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 智能
    +關(guān)注

    關(guān)注

    8

    文章

    1748

    瀏覽量

    122013
  • 全球
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    10790
  • 自適應(yīng)
    +關(guān)注

    關(guān)注

    1

    文章

    122

    瀏覽量

    19355
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何在Zynq UltraScale+ MPSoC平臺上通過JTAG啟動嵌入式Linux鏡像

    流程教程)。本文則進(jìn)一步講解如何在 Zynq UltraScale+ MPSoC 平臺上通過 JTAG 逐步啟動 Linux,并提供了完整的過程與關(guān)鍵命令。只要按步驟操作,即使是復(fù)雜的 Linux 鏡像也能成功通過 JTAG 啟動。
    的頭像 發(fā)表于 01-13 11:45 ?3137次閱讀

    EVAL-IMI111T評估板:高性能電機驅(qū)動解決方案

    : Infineon Technologies EVAL-IMI111T iMOTION?入門套件.pdf 一、評估板概述 1.1 適用范圍與目的 EVAL - IMI111T
    的頭像 發(fā)表于 12-20 14:20 ?613次閱讀

    如何在ZYNQ本地部署DeepSeek模型

    一個將最小號 DeepSeek 模型部署到 AMD Zynq UltraScale+ MPSoC 處理系統(tǒng)的項目。
    的頭像 發(fā)表于 12-19 15:43 ?7023次閱讀
    如何在<b class='flag-5'>ZYNQ</b>本地部署DeepSeek模型

    工程師必入!288 元解鎖開發(fā)板

    做項目、練技術(shù)、備賽事卻找不到高性價比開發(fā)板?合眾恒躍重磅福利——ZYNQ系列開發(fā)板限時特惠,HZ-XC-7Z010-SP_EVM寵粉價僅需288元!
    的頭像 發(fā)表于 12-17 17:48 ?570次閱讀
    工程師必入!288 元解鎖<b class='flag-5'>賽</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>開發(fā)板

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析 在當(dāng)今的電子設(shè)計領(lǐng)域,高性能FPGA和MPSoC/RFSoC的需求日益增長。AMD的UltraScale架構(gòu)憑借其創(chuàng)新的技術(shù)和卓越
    的頭像 發(fā)表于 12-15 14:35 ?359次閱讀

    現(xiàn)已上市:AMD Spartan UltraScale+ FPGA SCU35 評估套件——面向所有開發(fā)人員的經(jīng)濟(jì)實惠平臺

    AMD Spartan UltraScale+ FPGA SCU35 評估套件現(xiàn)已開放訂購。 該平臺由 AMD 構(gòu)建,為客戶提供了一條利用 Spartan UltraScale+ FP
    的頭像 發(fā)表于 11-27 10:52 ?340次閱讀

    算力躍升!可嵌入整機的 6U VPX 異構(gòu)高性能射頻信號處理平臺 AXW23

    采用? Zynq UltraScale+ RFSoC (XCZU47DR) 與? Virtex UltraScale+ FPGA (XCVU13P) ,兩塊頂尖芯片強強聯(lián)手,各司其職
    的頭像 發(fā)表于 10-30 17:06 ?571次閱讀
    算力躍升!可嵌入整機的 6U VPX 異構(gòu)高性能射頻信號處理平臺 AXW23

    AMD Spartan UltraScale+ FPGA的優(yōu)勢和亮點

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?608次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA的優(yōu)勢和亮點

    ZYNQ UltraScalePlus RFSOC QSPI Flash固化常見問題說明

    璞致 ZYNQ UltraScalePlus RFSOC QSPI Flash 固化常見問題說明
    發(fā)表于 08-08 15:49 ?0次下載

    璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
    的頭像 發(fā)表于 08-06 10:08 ?1006次閱讀
    璞致電子 <b class='flag-5'>UltraScale+</b> <b class='flag-5'>RFSoC</b> 架構(gòu)下的軟件無線電旗艦開發(fā)平臺

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計算標(biāo)桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
    的頭像 發(fā)表于 07-22 09:47 ?924次閱讀
    【PZ-ZU15EG-KFB】——<b class='flag-5'>ZYNQ</b> <b class='flag-5'>UltraScale</b> + 異構(gòu)架構(gòu)下的智能邊緣計算標(biāo)桿

    高性能緊湊型 RFSoC FPGA 開發(fā)平臺 AXW22,重塑射頻開發(fā)體驗

    UltraScale+? RFSoC FPGA 射頻開發(fā)平臺 AXW22) 和所有 RFSoC 平臺一樣,ALINX AXW22 天然具有一體化設(shè)計的優(yōu)勢,其采用的? AMD Zynq
    的頭像 發(fā)表于 06-24 10:24 ?823次閱讀
    高性能緊湊型 <b class='flag-5'>RFSoC</b> FPGA 開發(fā)平臺 AXW22,重塑射頻開發(fā)體驗

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的器件——SU10P
    的頭像 發(fā)表于 06-18 10:32 ?2166次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA 開始量產(chǎn)出貨

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale開發(fā)的支持包含步進(jìn)功能的增強型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主
    的頭像 發(fā)表于 04-24 11:29 ?2363次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b>系列FPGA的時鐘資源與架構(gòu)解析

    AMD Zynq RFSoC賦能富士通ORAN無線電產(chǎn)品

    富士通采用 AMD Zynq RFSoC 數(shù)字前端( DFE )器件來提供具有成本效益、高容量和高能效的無線電,以滿足不同市場需求。
    的頭像 發(fā)表于 03-12 17:12 ?1284次閱讀