在繼電保護(hù)測(cè)試裝置中, 既有復(fù)雜的算法, 又涉及多種檢測(cè)與控制方案。用DSP實(shí)現(xiàn)算法和多方案的配置,用CPLD進(jìn)行實(shí)時(shí)檢測(cè)和控制,是一種較好的獨(dú)立運(yùn)行模式。一般CPLD的配置依靠專
2011-10-17 15:22:26
961 
本文設(shè)計(jì)了一種能夠?qū)崿F(xiàn)輸電線路局部氣象監(jiān)測(cè)、基于“DSP+CPLD”的實(shí)時(shí)數(shù)據(jù)采集和監(jiān)測(cè)裝置,可以實(shí)現(xiàn)環(huán)境溫度、濕度、大氣壓力、風(fēng)速和風(fēng)向等參數(shù)的測(cè)量。
2011-11-24 11:15:05
1767 
群組智能控制器的核心采用DSP TMS320F2812芯片,輔以CPLD EPM3128芯片來(lái)實(shí)現(xiàn)鍵盤和液晶的時(shí)序邏輯,減少擴(kuò)展芯片帶來(lái)的體積問(wèn)題,外圍電路主要包括信號(hào)調(diào)理電路和脫扣控制電路等。為適應(yīng)智能電網(wǎng)的無(wú)線通信,在智能控制器中添加GPRS模塊,使得斷路器能夠更好地融入到智能電網(wǎng)中。
2020-09-07 17:52:00
1851 
CPLD在DSP系統(tǒng)中的應(yīng)用設(shè)計(jì)
2011-08-03 16:15:49
我用MAX3491做422接口,CPLD作為422與DSP之間邏輯配置,實(shí)現(xiàn)數(shù)據(jù)收發(fā)盡量減少對(duì)DSP的占用。這樣的話CPLD空間大概要多少?EPM1270資源夠用不?
2017-08-28 14:38:22
本帖最后由 zhaironghui 于 2015-7-28 17:40 編輯
自己做的一塊板子,(CPLD 和 DSP 上電后有引腳連接在一起)1.當(dāng)只向其中一塊芯片下載程序時(shí)能成功。(比如向
2015-07-28 17:24:08
CPLD控制AD 轉(zhuǎn)換芯片進(jìn)行轉(zhuǎn)換,轉(zhuǎn)換之后將數(shù)字信號(hào)傳給外部RAM ,請(qǐng)問(wèn)各位大神,怎么編寫DSP訪問(wèn)外部RAM的程序。
2016-03-05 11:37:37
自己做的DSP2812+CPLD板子
2016-01-18 14:39:49
DSP、MCU、ARM、CPLD/FPGA對(duì)比分析哪個(gè)好?
2021-10-22 07:17:10
的速度是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)中采用 DSP+CPLD的硬件設(shè)計(jì)方案,采用現(xiàn)場(chǎng)可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲(chǔ)系統(tǒng),可以根據(jù)
2019-06-20 07:31:29
是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)中采用 DSP+CPLD的硬件設(shè)計(jì)方案,采用現(xiàn)場(chǎng)可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲(chǔ)系統(tǒng),可以根據(jù)
2019-07-26 07:16:41
如何在CPLD內(nèi)部構(gòu)造一個(gè)雙口RAM,實(shí)現(xiàn)DSP從CPLD中讀寫數(shù)據(jù)
2015-10-25 17:14:50
在DSP開發(fā)板上見到CPLD,完全不知道是什么。。。百度了一下說(shuō)是像FPGA這種的可編程邏輯器件。用來(lái)擴(kuò)展IO口?不懂額,為什么stm32開發(fā)板上不用擴(kuò)展IO口,DSP就需要呢?CPLD跟FPGA
2019-02-19 06:35:32
各位老師,dsp和cpld 外接看門狗芯片。啟動(dòng)的時(shí)候先是由cpld獨(dú)自輸出喂狗信號(hào)給WDI,然后等dsp下載完程序后,再讓dsp接管對(duì)看門狗的控制,這樣dsp跑飛了系統(tǒng)才能復(fù)位。這樣的說(shuō)法對(duì)么?謝謝各位老師
2013-09-16 18:55:05
dsp 2407+CPLD實(shí)驗(yàn)指導(dǎo)書
2012-05-02 00:19:20
簡(jiǎn)介:主要用于大功率100KW以上,SD300感應(yīng)加熱電源為高速雙DSP+CPLD設(shè)計(jì),工作頻率400Hz-100KHz,串聯(lián)諧振控制方式,完善的故障檢測(cè)及報(bào)警功能,寬頻率自動(dòng)跟蹤系統(tǒng),事件記錄功能
2021-11-15 08:27:01
申請(qǐng)理由:初學(xué)DSP,希望能有塊開發(fā)板盡快入門,謝謝項(xiàng)目描述:實(shí)現(xiàn)對(duì)電力系統(tǒng)大型設(shè)備智能在線監(jiān)測(cè),將CPLD/FPGA和DSP技術(shù)結(jié)合起來(lái)實(shí)現(xiàn)智能監(jiān)測(cè)裝置系統(tǒng)的解決方案,解決了以往智能儀器中采用51系列單片機(jī)作為底層處理器存在的數(shù)據(jù)處理能力弱,速度慢以及實(shí)時(shí)性不強(qiáng)的問(wèn)題。
2015-10-29 11:00:03
,6為地址總線驅(qū)動(dòng)電路使能信號(hào),7為DSP輸出控制總線,8為CPLD譯碼后輸人DSP的信號(hào)線,9為DSP同步外圍電路的時(shí)鐘,10為DMA輸人時(shí)鐘,11為RAM,8237和聲卡的讀寫信號(hào),12為鎖存信號(hào)
2018-12-14 10:57:58
(Digital Signal Processor)與CPLD的連接是通過(guò)DSP的外部存儲(chǔ)器接口實(shí)現(xiàn)的。我們通過(guò)/IS管腳將其擴(kuò)展到外部I/O空間,數(shù)據(jù)總線的高8位和地址總線的低8位與CPLD相連,并且我們將
2019-05-21 05:00:16
本帖最后由 eehome 于 2013-1-5 09:53 編輯
摘要:以先進(jìn)的TMS320F2812型數(shù)字信號(hào)處理器(DSP)為主控制芯片,利用CPLD實(shí)現(xiàn)無(wú)刷直流電機(jī)(BLDCM)的邏輯換
2012-12-21 09:35:24
探測(cè)系統(tǒng)對(duì)輸入的空間瞬態(tài)光輻射信號(hào)進(jìn)行實(shí)時(shí)識(shí)別處理,反演估算出空間瞬態(tài)信號(hào)能量大小并報(bào)告發(fā)生時(shí)刻。采用DSP+CPLD的數(shù)字處理方案,利用 dsp的高速數(shù)字信號(hào)處理特性及cold的復(fù)雜邏輯可編程特性
2019-06-25 06:26:46
研究了一種用FPGA技術(shù)實(shí)現(xiàn)三輪全方位移動(dòng)機(jī)器人運(yùn)動(dòng)控制系統(tǒng)的方法,與雙DSP結(jié)構(gòu),DSP+CPLD結(jié)構(gòu),以及DSP+專用集成電路結(jié)構(gòu)等相比,該方法具有簡(jiǎn)單可靠,擴(kuò)展性強(qiáng)等特點(diǎn)。且FPGA設(shè)計(jì)簡(jiǎn)單,使用方便,開發(fā)周期短,能夠?qū)崿F(xiàn)真正的SOPC系統(tǒng)。
2019-10-22 07:35:19
本文設(shè)計(jì)了一種基于CPLD和DSP器件的多分辨率圖像采集處理系統(tǒng),重點(diǎn)介紹了CPLD在采集過(guò)程中邏輯控制的靈活應(yīng)用。
2021-06-04 06:08:56
跪求,有償幫助 , 跪求大牛有償幫助 DSP與CPLD的仿真時(shí)序圖。。。聯(lián)系方式 QQ:1548551049
2014-04-15 20:29:34
本文介紹的智能控制單元采用數(shù)字信號(hào)處理器(DSP)及嵌入式實(shí)時(shí)操作系統(tǒng)完成各種數(shù)據(jù)的處理、通信和算法的設(shè)計(jì),而狀態(tài)量的采集和執(zhí)行信號(hào)輸出將由復(fù)雜可編程邏輯器(CPLD)完成,主要是基于CPLD內(nèi)部硬件電路結(jié)構(gòu)的可靠性和對(duì)狀態(tài)采集的實(shí)時(shí)性,該系統(tǒng)可以滿足系統(tǒng)控制實(shí)時(shí)性及可靠性的要求。
2021-05-08 06:44:24
本文在硬件電路設(shè)計(jì)上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動(dòng)控制器采用微控制芯片和外圍電路構(gòu)成了電流采樣、過(guò)流保護(hù)、壓力調(diào)節(jié)等電路,利用CPLD實(shí)現(xiàn)無(wú)刷直流電機(jī)的轉(zhuǎn)子位置信號(hào)的邏輯換相
2021-05-12 06:44:08
是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)中采用DSP+CPLD的硬件設(shè)計(jì)方案,采用現(xiàn)場(chǎng)可編程芯片 CPLD及兩片SRAM構(gòu)成的圖像采集和存儲(chǔ)系統(tǒng),可以根據(jù)不同的需要進(jìn)行現(xiàn)場(chǎng)編程
2019-09-18 08:31:58
有償找一位精通CPLD和DSP的高手,需要教的內(nèi)容為:在CPLD中用Verilog語(yǔ)言編寫增量式編碼器信號(hào)的鑒相細(xì)分、計(jì)數(shù)功能,以及CPLD與DSP之間進(jìn)行數(shù)據(jù)傳輸通信、DSP中編寫相關(guān)算法以及
2013-07-26 20:49:22
求一種DSP+CPLD新型的智能儀器的設(shè)計(jì)方案
2021-05-08 07:54:25
本文首先介紹了并聯(lián)型APF的系統(tǒng)結(jié)構(gòu)和工作原理,然后討論了基于DSP+CPLD的全數(shù)字化控制系統(tǒng)的實(shí)現(xiàn)方案,并對(duì)該控制系統(tǒng)的硬件電路和軟件系統(tǒng)設(shè)計(jì)進(jìn)行了研究,最后給出了實(shí)驗(yàn)波形,驗(yàn)證了控制策略的有效性。
2021-04-22 06:16:02
:: warning: (1273) Omniscient Code Generation not available in Free mode各位這個(gè)警告是什么意思啊,用的是MPLAB X IED
2014-05-18 00:19:10
另外,在DSP系統(tǒng)中為什么要使用CPLD?有大俠指導(dǎo)嗎?
2019-07-05 03:42:00
如何利用CPLD實(shí)現(xiàn)智能數(shù)字電壓表的設(shè)計(jì)?數(shù)字電壓表系統(tǒng)是如何組成的?其工作原理是什么?如何實(shí)現(xiàn)CPLD功能模塊的設(shè)計(jì)?
2021-04-13 06:07:19
的接口電路整個(gè)系統(tǒng)結(jié)構(gòu)框圖如圖2所示。從圖中可以看出,CPLD主要完成數(shù)據(jù)總線驅(qū)動(dòng)、地址總線驅(qū)動(dòng)、地址鎖存器、譯碼和時(shí)鐘分頻等功能,其中譯碼電路是整個(gè)電路的核心。數(shù)據(jù)總線驅(qū)動(dòng)電路和地址總線驅(qū)動(dòng)將DSP
2019-05-31 05:00:03
系統(tǒng)結(jié)構(gòu)框圖如圖2所示。從圖中可以看出,CPLD主要完成數(shù)據(jù)總線驅(qū)動(dòng)、地址總線驅(qū)動(dòng)、地址鎖存器、譯碼和時(shí)鐘分頻等功能,其中譯碼電路是整個(gè)電路的核心。數(shù)據(jù)總線驅(qū)動(dòng)電路和地址總線驅(qū)動(dòng)將DSP的內(nèi)部數(shù)據(jù)
2019-06-05 05:00:14
IEEE Std.C57.135(E):2001標(biāo)準(zhǔn) IED 62032(E):2005
2008-07-27 18:39:54
17 本文基于級(jí)聯(lián)型多電平逆變器的拓?fù)浣Y(jié)構(gòu)及其PWM 調(diào)制技術(shù)的特點(diǎn),設(shè)計(jì)出一套以DSP 和復(fù)雜可編程邏輯器件CPLD為核心的控制系統(tǒng)。該系統(tǒng)采用載波移相的SPWM 調(diào)制方法產(chǎn)生PWM 脈沖控
2009-04-03 11:46:54
27 介紹了一種基于DSP 和CPLD 的十二相交- 交變頻器的全數(shù)字化設(shè)計(jì)。實(shí)驗(yàn)表明,由定點(diǎn)DSP 和CPLD 構(gòu)成的全數(shù)字交交變頻器,設(shè)計(jì)、調(diào)試方便,控制性能優(yōu)良,穩(wěn)定性好,可靠性高。
2009-04-06 14:56:20
26 結(jié)合繼電保護(hù)測(cè)試裝置的研制體會(huì),介紹基于DSP 的CPLD 多方案現(xiàn)場(chǎng)可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲(chǔ)方法和CPLD 在DSP 控制下的被動(dòng)串行配置過(guò)程。設(shè)
2009-04-15 08:50:55
29 講述快速器件DSP和慢速器件液晶模塊的接口方法;結(jié)合作者實(shí)際工作的一個(gè)成功應(yīng)用,給出TMS320C32 DSP 與內(nèi)藏T6963C 控制器的液晶模塊通過(guò)CPLD 接口的硬件和軟件實(shí)例。
2009-04-16 10:26:44
22 結(jié)合繼電保護(hù)測(cè)試裝置的研制體會(huì),介紹基于DSP 的CPLD 多方案現(xiàn)場(chǎng)可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲(chǔ)方法和CPLD 在DSP 控制下的被動(dòng)串行配置過(guò)程。設(shè)
2009-05-18 14:33:24
16 講述快速器件DSP 和慢速器件液晶模塊的接口方法;結(jié)合作者實(shí)際工作的一個(gè)成功應(yīng)用,給出TMS320C32 DSP 與內(nèi)藏T6963C 控制器的液晶模塊通過(guò)CPLD 接口的硬件和軟件實(shí)例。關(guān)鍵
2009-05-31 14:27:22
22 設(shè)計(jì)了利用TMS320LF2407A 與EPM3032A 控制的ADS7805 多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細(xì)描述了ADS7805、DSP 及CPLD 之間接口的硬件與軟件設(shè)計(jì)。關(guān)鍵詞 DSP;CPLD
2009-06-18 08:14:30
58 針對(duì)柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎(chǔ)的數(shù)控系統(tǒng)平臺(tái)。該平臺(tái)集成度高、穩(wěn)定性強(qiáng),能實(shí)現(xiàn)生產(chǎn)過(guò)程的高速度、高精度要求,實(shí)現(xiàn)了基于CPLD的可重構(gòu)設(shè)計(jì),提高了系
2009-06-18 09:58:25
23 隨著大功率開關(guān)電源的發(fā)展,對(duì)控制器的要求越來(lái)越高,開關(guān)電源的數(shù)字化和智能化也將成為未來(lái)的發(fā)展方向。本文介紹了一種基于DSP 和CPLD 的移相全橋諧振軟開關(guān)數(shù)字控制器,
2009-06-25 14:47:05
48 本文主要介紹數(shù)字信號(hào)處理器(DSP)和復(fù)雜可編程邏輯控制器(CPLD)在遠(yuǎn)動(dòng)終端控制系統(tǒng)中的應(yīng)用。為提高系統(tǒng)的實(shí)時(shí)響應(yīng)性能和信號(hào)處理能力,在硬件上,采用DSP 和CPLD技術(shù),提
2009-08-07 10:36:53
11 基于CPLD 和DSP 設(shè)計(jì)了線陣CCD 檢測(cè)系統(tǒng),CCD 的時(shí)序驅(qū)動(dòng)由CPLD 實(shí)現(xiàn),經(jīng)過(guò)運(yùn)放后的視頻信號(hào)由TMS320F2812 進(jìn)行采集和處理,此檢測(cè)系統(tǒng)已成功應(yīng)用于醫(yī)藥包裝行業(yè)的數(shù)粒機(jī)系統(tǒng),能夠可
2009-08-13 14:53:46
22 介紹了采用CPLD 實(shí)現(xiàn)DSP 芯片TMS320C6713 和背板VME 總線之間高速數(shù)據(jù)傳輸?shù)南到y(tǒng)設(shè)計(jì)方法。設(shè)計(jì)中采用VHDL 語(yǔ)言對(duì)CPLD 進(jìn)行編程。同時(shí)由于CPLD 的現(xiàn)場(chǎng)可編程特性,增強(qiáng)了整個(gè)系統(tǒng)
2009-08-15 08:39:23
51 設(shè)計(jì)了利用TMS320LF2407A 與EPM3032A 控制的ADS7805 多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細(xì)描述了ADS7805、DSP 及CPLD 之間接口的硬件與軟件設(shè)計(jì)。
2009-11-30 16:23:40
43 復(fù)雜可編程邏輯器件(CPLD)結(jié)合了專用集成電路和DSP 的優(yōu)勢(shì),既具有很高的處理速度,又具有一定的靈活性。因此,基于CPLD 的數(shù)字調(diào)制系統(tǒng)的研究具有重要的實(shí)際意義。本文論
2009-11-30 16:30:17
20 本文介紹了一種基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模塊的設(shè)計(jì)與實(shí)現(xiàn)方法。將CPLD作為DSP與液晶模塊之間連接的橋梁,解決了快速處理器DSP與慢速外設(shè)液晶模塊的匹配問(wèn)題,給
2010-01-20 14:48:15
54 為了實(shí)現(xiàn)實(shí)時(shí)便攜式數(shù)字圖像穩(wěn)定系統(tǒng)的現(xiàn)場(chǎng)應(yīng)用,設(shè)計(jì)一種基于DSP C6416的實(shí)時(shí)數(shù)字圖像穩(wěn)定系統(tǒng)。該系統(tǒng)由CPLD進(jìn)行處理邏輯和視頻同步控制,通過(guò)兩個(gè)雙端口RAM作為數(shù)據(jù)輸
2010-07-10 16:29:11
35 針對(duì)柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎(chǔ)的數(shù)控系統(tǒng)平臺(tái)。該平臺(tái)集成度高、穩(wěn)定性強(qiáng),能實(shí)現(xiàn)生產(chǎn)過(guò)程的高速度、高精度要求,實(shí)現(xiàn)了基于CPLD的可重構(gòu)設(shè)計(jì),提高了系統(tǒng)的
2010-07-13 15:44:02
13 以max700系列為代表!介紹了CPLD在DSP系統(tǒng)中的應(yīng)用實(shí)例" 該方案具有一定的普遍適用性"
2010-07-19 17:05:21
39 基于DSP的線列陣流噪聲數(shù)據(jù)采集系統(tǒng),針對(duì)拖曳線列陣聲吶的特點(diǎn),為了能測(cè)試到對(duì)其性能影響最大的流噪聲,采用先進(jìn)的DSP+CPLD結(jié)構(gòu),實(shí)現(xiàn)對(duì)多通道聲吶信號(hào)的檢測(cè)并對(duì)其分時(shí)采樣,然后
2010-07-21 17:11:49
18 設(shè)計(jì)了一種基于DSP+CPLD構(gòu)架的電能質(zhì)量監(jiān)測(cè)裝置,該裝置利用CPLD產(chǎn)生DSP外圍器件的控制時(shí)序,丈中詳細(xì)介紹了CPLD對(duì)DSP外圍器件的邏輯接口設(shè)計(jì),通過(guò)MAX+PLUSII對(duì)CPLD的控制時(shí)序進(jìn)行
2010-08-26 16:06:20
31 摘要:以Altera公司MAX700舊系列為代表,介紹了CPLD在DSP系統(tǒng)中的應(yīng)用實(shí)例。該方案具有一定的普遍適用性DSP的速度較快,要求譯碼的速度也必
2006-03-11 17:39:49
1464 
基于DSP與CPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn)
帶有I2C總線接口的器件可以十分方便地將一個(gè)或多個(gè)單片機(jī)及外圍器件組成單片機(jī)系統(tǒng)。盡管這種總線結(jié)構(gòu)沒有并行總線那
2009-03-28 15:07:47
1105 
什么是CPLD
CPLD(Complex Programmable Logic Device)是Complex PLD的簡(jiǎn)稱,一種較PLD為復(fù)雜的邏輯元件。CPLD是一種用戶根據(jù)各自
2009-03-30 13:40:43
3143 【摘 要】 利用DSP和CPLD來(lái)設(shè)計(jì)寬帶信號(hào)源,將DSP軟件控制上的靈活性和CPLD硬件上的高速、高集成度和可編程性有機(jī)地結(jié)合起來(lái),一方面使得信號(hào)源控制簡(jiǎn)單、可靠,同時(shí)保證產(chǎn)生
2009-05-16 19:06:01
1031 
基于DSP+CPLD的交流電機(jī)調(diào)速在水處理控制中的應(yīng)用
生化反應(yīng)池在水處理過(guò)程中非常重要。需要通過(guò)調(diào)整風(fēng)機(jī)的轉(zhuǎn)速控制反應(yīng)池中的DO值。理論上應(yīng)該
2009-10-17 10:24:38
790 
基于DSP和CPLD的液晶模塊的設(shè)計(jì)
引言DSP芯片具有高速的信息處理能力、較好的系統(tǒng)支持、硬件配置強(qiáng)等優(yōu)良技術(shù)和較低的價(jià)格特性。嵌入式系統(tǒng)的實(shí)時(shí)性好、占用資
2010-01-21 10:31:13
744 基于DSP和CPLD 可重構(gòu)數(shù)控系統(tǒng)的設(shè)計(jì)與仿真
1、前言
隨著計(jì)算機(jī)技術(shù)的高速發(fā)展,各工業(yè)發(fā)達(dá)國(guó)家投入巨資,對(duì)現(xiàn)代
2010-02-09 10:52:11
576 
本文在硬件電路設(shè)計(jì)上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機(jī)驅(qū)動(dòng)控制器采用微控制芯片和外圍電路構(gòu)成了電流采樣、過(guò)流保護(hù)、壓力調(diào)節(jié)等電路,利用CPLD實(shí)現(xiàn)無(wú)刷直流電機(jī)
2010-07-09 11:06:50
998 
本文介紹的智能控制單元采用數(shù)字信號(hào)處理器(DSP)及嵌入式實(shí)時(shí)操作系統(tǒng)完成各種數(shù)據(jù)的處理、通信和算法的設(shè)計(jì),而狀態(tài)量的采集和執(zhí)行信號(hào)輸出將由復(fù)雜可編程邏輯器(CPLD)
2010-08-16 10:09:17
695 
采用DSP+CPLD的數(shù)字處理方案,本探測(cè)系統(tǒng)主要解決了嵌入式系統(tǒng)線路板面積有限與實(shí)時(shí)數(shù)據(jù)處理需要大量存儲(chǔ)空間的矛盾,實(shí)現(xiàn)實(shí)時(shí)處理信號(hào)
2011-02-11 11:52:48
1310 本文給出了DSP多SPI端口通信的設(shè)計(jì)與實(shí)現(xiàn)過(guò)程,討論了其中的關(guān)鍵技術(shù)問(wèn)題。SPI多端口通信方法基于CPLD實(shí)現(xiàn),易移植,易于實(shí)現(xiàn)功能擴(kuò)展,可廣泛應(yīng)用于各種采用SPI通信方式的自動(dòng)化裝
2011-05-30 11:22:22
3296 
本系統(tǒng)的開發(fā)采用了 DSP+CPLD 的結(jié)構(gòu),這種結(jié)構(gòu)將DSP 較強(qiáng)的數(shù)據(jù)運(yùn)算能力與CPLD 的高集成性、硬件可重復(fù)編程性結(jié)合在一起,使系統(tǒng)的設(shè)計(jì)過(guò)程更加的合理、緊湊和簡(jiǎn)化
2011-06-14 10:28:20
2949 
設(shè)計(jì)了利用TMS320LF2407A與EPM3032A控制的ADS7805多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細(xì)描述了ADS7805、DSP及CPLD之間接口的硬件與軟件設(shè)計(jì)。
2011-09-27 14:33:51
1810 本文主要論述了以DSP作為數(shù)據(jù)處理的核心模塊,以CPLD作為中央控制器的指紋識(shí)別系統(tǒng)設(shè)計(jì)。該系統(tǒng)采用了高性能器件,使系統(tǒng)具有很高的運(yùn)行速度。在指紋圖像的處理上采用了切實(shí)有效
2011-09-30 15:11:50
156 眾所周知,電網(wǎng)信號(hào)量極多且相關(guān)性很強(qiáng),這給采集計(jì)算和實(shí)時(shí)監(jiān)測(cè)帶來(lái)了很大的麻煩。為了解決這一問(wèn)題。本文的設(shè)計(jì)師基于DSP和CPLD搭建的智能IED(Intelligent Electronic Device,智能電力監(jiān)測(cè)裝置)可以同時(shí)采集多路信號(hào),并通過(guò)FFT算法得到電網(wǎng)運(yùn)行的關(guān)鍵數(shù)據(jù)。
2013-01-25 10:30:14
1220 
基于DSP_CPLD的開關(guān)磁阻電機(jī)的控制器設(shè)計(jì),有興趣的同學(xué)可以下載學(xué)習(xí)
2016-04-26 17:53:46
37 TMS320LF2407型DSP和EPM7128型CPLD在移動(dòng)機(jī)器人驅(qū)動(dòng)與控制系統(tǒng)中的應(yīng)用
2016-05-06 16:54:54
7 智能變電站斷路器狀態(tài)監(jiān)測(cè)IED設(shè)計(jì)
2017-09-24 09:05:48
6 基于DSP_CPLD的四電動(dòng)舵機(jī)伺服控制器設(shè)計(jì)
2017-10-20 08:24:04
4 快速發(fā)展,它們不僅運(yùn)算速度快、價(jià)格便宜、種類繁多,而目不同M CU 針對(duì)不同的應(yīng)用在其片上集成了專用控制電路,滿足了不同的應(yīng)用需求還提高了電路的安全性和穩(wěn)定性。綜合上述的分析與論證,本文設(shè)計(jì)了一種基于DSP+CPLD 現(xiàn)場(chǎng)可編程門陣
2017-11-02 10:22:41
0 快速發(fā)展,它們不僅運(yùn)算速度快、價(jià)格便宜、種類繁多,而目不同M CU 針對(duì)不同的應(yīng)用在其片上集成了專用控制電路,滿足了不同的應(yīng)用需求還提高了電路的安全性和穩(wěn)定性。綜合上述的分析與論證,本文設(shè)計(jì)了一種基于DSP+CPLD 現(xiàn)場(chǎng)可編程門
2017-11-02 10:51:21
0 1 運(yùn)動(dòng)控制器硬件結(jié)構(gòu) 本運(yùn)動(dòng)控制器的硬件結(jié)構(gòu)主要分為如下幾個(gè)模塊:DSP+CPLD 主控模塊,包括 DSP 核心 模塊和 CPLD 驅(qū)動(dòng)與擴(kuò)展模塊;通信接口模塊,包括 PCI 總線、USB 總線
2017-11-03 10:30:47
2 隨著先進(jìn)制造技術(shù)的迅速發(fā)展,對(duì)運(yùn)動(dòng)控制的精度要求也越來(lái)越高,而運(yùn)動(dòng)伺服控制系統(tǒng)的性能很大程度上取決于伺服控制算法,通過(guò)運(yùn)動(dòng)控制與智能控制的融合,從改進(jìn)傳統(tǒng)的PID控制,到現(xiàn)代的最優(yōu)控制、自適應(yīng)控制
2017-11-03 11:41:04
1 設(shè)計(jì)了一種基于DSP+CPLD構(gòu)架的電能質(zhì)量監(jiān)測(cè)裝置,該裝置利用CPLD產(chǎn)生DSP外圍器件的控制時(shí)序,丈中詳細(xì)介紹了CPLD對(duì)DSP外圍器件的邏輯接口設(shè)計(jì),通過(guò)MAX+PLUSII對(duì)CPLD的控制
2017-11-14 14:28:20
8 智能電網(wǎng)和IED 智能電網(wǎng)是一種使用信息和通信技術(shù)對(duì)電網(wǎng)內(nèi)信息進(jìn)行采集,并基于采集到的信息(例如發(fā)電廠和電能消耗的對(duì)等信息)可以自動(dòng)協(xié)調(diào)的電網(wǎng)。智能電網(wǎng)通過(guò)電力系統(tǒng)的高度自動(dòng)化,可以改進(jìn)發(fā)電和配電
2017-11-17 12:54:36
15 ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系 arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對(duì)需要增加外設(shè)。類似于通用cpu,但是不包括桌面計(jì)算機(jī)。 DSP主要用來(lái)計(jì)算
2018-04-18 07:19:00
4349 在Arduino IED中安裝TimeOne庫(kù)文件
2021-04-25 09:45:58
1 基于DSP+CPLD的低壓斷路器群組控制.pdf
2022-02-07 11:18:31
4
評(píng)論