本文主要介紹Xilinx FPGA的GTx的參考時鐘。下面就從參考時鐘的模式、參考時鐘的選擇等方面進(jìn)行介紹。 參考時鐘的模式 參考時鐘可以配置為輸入模式也可以是輸出模式,但是在運(yùn)行期間不能切換。作為
2020-11-14 11:39:15
17609 
概述 作者一直有一個想法,就是寫一個功能強(qiáng)大的桌面小工具,里面集成各種平時開發(fā)要用的工具。例如:串口助手,網(wǎng)絡(luò)助手,下載工具等。那么如何也帶來幾個問題: 問題1:那么如何呈現(xiàn)在桌面上也是一個非常重要
2023-01-09 11:53:15
4897 “全局時鐘和第二全局時鐘資源”是FPGA同步設(shè)計(jì)的一個重要概念。合理利用該資源可以改善設(shè)計(jì)的綜合和實(shí)現(xiàn)效果;如果使用不當(dāng),不但會影響設(shè)計(jì)的工作頻率和穩(wěn)定性等,甚至?xí)?dǎo)致設(shè)計(jì)的綜合、實(shí)現(xiàn)過程出錯
2023-07-24 11:07:04
1443 
通過上一篇文章“時鐘管理技術(shù)”,我們了解Xilinx 7系列FPGA主要有全局時鐘、區(qū)域時鐘、時鐘管理塊(CMT)。 通過以上時鐘資源的結(jié)合,Xilinx 7系列FPGA可實(shí)現(xiàn)高性能和可靠的時鐘分配
2023-08-31 10:44:31
4432 
本文主要介紹Xilinx FPGA的GTx的參考時鐘。下面就從參考時鐘的模式、參考時鐘的選擇等方面進(jìn)行介紹。
2023-09-15 09:14:26
5117 
。警告:安全性:44- 未找到許可證文件。請運(yùn)行Xilinx許可證配置管理器(xlcm或“管理Xilinx許可證”)以協(xié)助獲取許可證。警告:安全性:42- 您的軟件訂購期已過。您當(dāng)前版本的Xilinx工具
2018-11-15 11:28:46
你好,我有一個奇怪的問題。我安裝了Xilinx ISE Design Suit 13.1進(jìn)行學(xué)習(xí)。我獲得了許可權(quán)和一切,但不幸的是我遇到了一些奇怪的問題......首先,我無法運(yùn)行所有工具
2018-11-23 14:24:35
嗨,我的Linux機(jī)器上安裝了一個沒有錯誤的嵌入式版本。但是,當(dāng)我打開XPS時,我看不到項(xiàng)目區(qū)域中的“應(yīng)用程序”選項(xiàng)卡。我可以看到'IP目錄'和'項(xiàng)目'。我也沒有選擇“查看”中的應(yīng)用程序。 EDK
2018-11-21 14:34:15
狀態(tài)(因此為地址提供超過一個整個時鐘周期的建立時間),設(shè)計(jì)可以工作,盡管作為FPGA開發(fā)的學(xué)習(xí)者,我想知道為什么以及如何避免它。根據(jù)Xilinx數(shù)據(jù)表DS312和其中的時序圖,這應(yīng)該是使用Block
2019-04-24 07:35:02
虛擬內(nèi)存。請幫我解決這個物理內(nèi)存問題。非常感謝你提前!順便說一句,我合成之前沒有這個問題。 PARed小設(shè)計(jì)(相同的機(jī)器和設(shè)置)。錯誤:可移植性:3- 此Xilinx應(yīng)用程序內(nèi)存不足或已經(jīng)耗盡 遇到
2018-10-19 14:24:56
你好,我是一個全新的用戶。我已下載并安裝了ISE 14.7并通過email收到了Lic文件.Xilinx設(shè)計(jì)工具程序無法從Windows程序訪問,它作為exe文件安裝在Xilinx文件夾中。我運(yùn)行
2018-12-26 11:37:11
對xilinx的ISE我已無力吐槽,看來在中國推廣不開還是有原因的,昨天新建一個工程,加了個DDR2的ip核,完全沒問題,今天照著昨天的步驟又來了一遍,除了些莫名其妙的錯誤
2019-03-15 06:03:19
官方的FlashLoader使用著太過麻煩,一步一步下去,而且還不是每次都能順利通過, 最近自己寫了一個STM32系列芯片的串口燒寫工具, 只需點(diǎn)一次燒寫按鈕,剩下的自動完成, 運(yùn)行環(huán)境
2021-08-05 06:21:03
寫的一個運(yùn)用DS1302時鐘做的一個程序,有一個警告麻煩幫我看看,謝謝程序和proteus仿真我都上傳了,麻煩大家?guī)臀铱纯窗伞?b class="flag-6" style="color: red">程序能正常運(yùn)行,但我總是不知道警告錯在在哪里。{:19:}
2013-08-03 22:09:43
的庫函數(shù)了,但還是利用LabVIEW做了一個創(chuàng)建.c.h文件的工具。實(shí)現(xiàn)方式:1.程序總體建立在while循環(huán)中的時間結(jié)構(gòu)中,觸發(fā)條件是“新建按鈕”被按下,即運(yùn)行條件結(jié)構(gòu)中的程序。2.利用“創(chuàng)建文件...
2021-08-24 06:25:29
您好!買了一塊AD-FMCOMMS5-EBZ評估板,現(xiàn)在只有Xilinx ML605的板子,在官網(wǎng)上只看到了相應(yīng)的AD-FMCOMMS2-EBZ的XPS工程,試過了,驅(qū)動不起來。可以提供
2018-08-31 09:35:57
我在學(xué)習(xí)C語言寫程序,用的是普中開發(fā)板,如果利用板上的DS1302寫一個時候,進(jìn)行讀寫操作,往各位大哥,弄個程序帶解釋給小弟,多謝{:1:}{:4_95:}
2014-06-13 09:15:18
大家好,在一個月內(nèi),我將合并到一家公司的項(xiàng)目中,該公司詢問我是否必須購買任何Xilinx軟件。我們將使用ML605評估板,其中我可以閱讀的內(nèi)容包括:ISE Design Suite:Logic
2019-03-12 13:56:12
我是Xilinx和FPGA的新手。 我有一個Spartan3A入門套件。我的困惑在于ISE Project Navigator和Xilinx Platform Studio。有什么不同? 我知道
2019-01-14 12:39:27
JMACD-26XPS
2024-08-02 01:18:54
利用Labview寫個程序當(dāng)a表寫入一個數(shù)據(jù)時b表會自動同步a表中數(shù)據(jù))下面是我寫的程序老是報錯,麻煩前輩們幫我看看;
2021-12-30 22:25:24
大家好,我正在使用Ubuntu 14.04 LTS并成功安裝了ISE。我正在研究Zynq所以我需要XPS。我第一次將許可文件甚至XILINX_LINCENCE_FILE(或類似的東西)變量設(shè)置為
2018-12-12 10:41:01
/xps-------------------------------------------------- ---我的問題是,當(dāng)我運(yùn)行此腳本時,沒有任何錯誤,沒有錯誤,但xps沒有打開另一方面,我有其他的scirpt運(yùn)行ise工作完美。以上來自于谷歌翻譯以下為原文Hi everyone I
2019-03-15 07:36:17
邏輯電路3.3.4 數(shù)學(xué)運(yùn)算中的擴(kuò)位與截位操作3.3.5 利用塊RAM來實(shí)現(xiàn)數(shù)據(jù)延遲3.3.6 測試向量的生成3.4 Xilinx公司原語的使用方法3.4.1 計(jì)算組件3.4.2 時鐘組件3.4.3
2012-04-24 09:23:33
你好,有人用于XPS 12.3的ML403演示嗎?我在Xilinx網(wǎng)站(http://www.xilinx.com/products/boards/ml403/reference_designs.htm)下載了該演示,但我無法使用XPS 12.3打開它。謝謝問候皮埃爾
2019-08-23 13:48:06
我有一個關(guān)于多個Xilinx芯片時鐘的問題。我正在審查另一位數(shù)字工程師的設(shè)計(jì)。有多個機(jī)箱,每個機(jī)箱都有自己的Xilinx芯片(XC9500)。一些Xilinx芯片正在與其他芯片進(jìn)行交互。但是,每個
2019-01-09 10:41:26
你好,今天我買了Xilinx EDK許可證。我在我的計(jì)算機(jī)上下載并安裝了xilinx.lic文件。但是,當(dāng)我在XPS中將項(xiàng)目導(dǎo)出到SDK時,我得到以下錯誤。有人可以幫忙嗎?謝謝,TJ信息:安全
2018-12-10 10:35:26
如何利用單片機(jī)寫一個流水燈的小程序?
2021-10-13 07:36:15
你好。我參與了一個組成基于微泡的etherent系統(tǒng)的項(xiàng)目。對于這個項(xiàng)目,我正在使用Xilinx EDK。然后,昨天我遇到了一個問題。在EDK XPS工具上,由于axi_etherent IP,實(shí)現(xiàn)
2019-09-20 09:32:52
xps_intc_0- slave SPLB plb0 xps_ll_temac_0ERROR:MDT - xget_value name:提供了一個NULL句柄ERROR:MDT - device-tree
2019-08-16 08:52:52
您好Xilinx社區(qū),我對使用SmartXplorer方法試圖改善設(shè)計(jì)時間感興趣。我似乎能夠在命令行工具上找到大量信息,并且我了解如何從命令行運(yùn)行程序等。但是,我似乎無法找到的是如何在XPS項(xiàng)目
2018-10-17 14:14:28
](generate_target):無法執(zhí)行XPS腳本。請檢查控制臺中XPS應(yīng)用程序報告的任何錯誤:[//TOP/peripheral/system_basic/_xps/pa
2019-09-17 13:37:31
所有,我目前在我的Windows機(jī)器上安裝了Xilinx 11.4工具鏈(ISE,XPS,SDK等)。但是我想在我的機(jī)器上安裝Xilinx 12.4。我需要啟動和運(yùn)行,因?yàn)槲矣泻芏嗍褂肐SE
2018-11-26 14:47:42
我是一名持有ISE 14.7 Webpack許可證的學(xué)生(沒有Vivado,因?yàn)槲夷壳爸会槍?系列之前的設(shè)備)。最近,我的XPS核心評估許可證在我第一次使用XPS(捆綁在安裝中)之前就已過期,并且
2018-12-24 13:57:25
怎樣利用STM32去寫一個鍵盤掃描程序?具體步驟有哪些?
2021-10-21 08:29:03
我有一臺戴爾XPS 9560.(需要我說更多?!新的* $& *((%!)當(dāng)試圖使用驅(qū)動程序支持助手時,我得到一個“哎呀,嘗試掃描時出錯了“沒有FAQ適用,我知道我需要一個不能通過
2018-11-08 11:15:43
一個走迷宮的源程序,利用隊(duì)列寫的,很不錯,值得學(xué)習(xí)。
2015-05-07 14:39:40
在成功運(yùn)行XPS 14.2后,從SDK 14.2工具編譯helloworld測試應(yīng)用程序時出現(xiàn)以下錯誤。我打開了一個網(wǎng)頁但似乎Xilinx支持工程師不會回應(yīng)未定義引用
2019-10-28 09:23:00
保溫隔熱板由幾種材料組成,如:石棉板、聚氨酯發(fā)泡板, 和XPS板等。XPS板是指直接擠塑方式生產(chǎn)出來的的硬聚苯乙烯發(fā)泡板。XPS 和一些其它板材在住房和其它建筑以及工程領(lǐng)域的
2009-12-15 14:05:38
14 此試驗(yàn)可作為使用 Xilinx Platform Studio (XPS)創(chuàng)建簡單系統(tǒng)的指導(dǎo),此試驗(yàn)以 Spartan-3E為目標(biāo)板。
2010-11-02 14:40:17
0 VB寫的一個簡單的音頻播放器
從這里下載整個VB程序包及可執(zhí)行文件
2010-11-09 16:50:56
38 寫一個字節(jié)到24c02中(源程序)
24c02是一個非揮發(fā)eeprom存儲器器件,采用的IIC總線技術(shù)。24c02在許多試驗(yàn)中都有出現(xiàn)。
2009-08-11 19:17:53
3112 Power Expert是一套可以支持Xilinx FPGA設(shè)計(jì)的最新設(shè)計(jì)工具,設(shè)計(jì)數(shù)字系統(tǒng)的工程師只要利用這套工具,便可解決仿真電路的設(shè)計(jì)問題。這個設(shè)計(jì)工具網(wǎng)頁詳列Xilinx各種不同的FPGA產(chǎn)品以供工程師挑
2011-03-16 14:48:58
137 寫XS128的D-Flash的三個程序案例
2013-09-23 16:49:27
103 一個自己寫的小工具感覺還不錯,分享給大家。
2016-05-17 09:49:51
41 Xilinx FPGA工程例子源碼:Xilinx 官方網(wǎng)站提供的一個利用DCT進(jìn)行圖像壓縮的設(shè)計(jì)參考
2016-06-07 15:07:45
7 Xilinx FPGA工程例子源碼:基于XILINX的SPARTAN板的VGA接口顯示程序
2016-06-07 15:07:45
8 任何一個邏輯單元,包括CLB、I/O引腳、內(nèi)嵌RAM、硬核乘法器等,而且時延和抖動都很小。對FPGA設(shè)計(jì)而言,全局時鐘是最簡單最可預(yù)測的時鐘,最好的時鐘方案是:由專用的全局時鐘輸入引腳驅(qū)動單個全局時鐘,并用后者去控制設(shè)計(jì)中的每個觸發(fā)器。全局時鐘資源是專用布線資源
2017-02-09 08:43:41
2076 當(dāng)ISE調(diào)用ModelSim進(jìn)行仿真的時候,如果在FPGA設(shè)計(jì)中使用了Xilinx提供的的IP core或者其他的原語語句,ModelSim不添加Xilinx相應(yīng)的庫文件的話,是無法仿真的。
2017-02-11 15:22:37
1766 
如果問使用Xilinx Platform Studio (XPS)嵌入式工具套件的用戶,他們需要什么功能來滿足其下一代終極處理設(shè)計(jì)的需要?他們必然會回答:性能和先進(jìn)的處理功能。 為了滿足嵌入式環(huán)境
2017-11-06 11:18:00
0 ,用來進(jìn)行通信下載程序和數(shù)據(jù);;對自己搭建的電路板來說,仍會有MAX232芯片和RS232串口用來實(shí)現(xiàn)程序的燒寫,實(shí)現(xiàn)對單片機(jī)寫入數(shù)據(jù)和程序的下載。用的是RS232串口實(shí)現(xiàn)的程序燒寫!若要用USB來燒寫,需要一個相應(yīng)的ISP下載軟件和硬件燒寫器,一般這種燒寫器價格不菲。用的是USB口實(shí)現(xiàn)燒寫程序!
2017-11-16 11:18:37
60282 
為滿足產(chǎn)品化控制器的批產(chǎn)要求,提高控制器上接插件針腳的利用率,本文利用串口程序加載和端口復(fù)用技術(shù),設(shè)計(jì)了一種通過RS232/RS422接口對英飛凌控制芯片XC164進(jìn)行程序下載的方法,用硬件實(shí)現(xiàn)了
2017-11-16 16:58:22
19 目錄下的sw目錄下。以Vivado 2013.4,驅(qū)動程序的相對路徑是\SDK\2013.4\sw\XilinxProcessorIPLib\drivers\。其中src目錄存放驅(qū)動程序,examples目錄存放了使用實(shí)例代碼。對于一個設(shè)備,驅(qū)動必須的硬件信息有設(shè)備的基地址,時鐘、中段號等。
2017-11-18 10:51:01
8729 在 Xilinx 系列 FPGA 產(chǎn)品中,全局時鐘網(wǎng)絡(luò)是一種全局布線資源,它可以保證時鐘信號到達(dá)各個目標(biāo)邏輯單元的時延基本相同。其時鐘分配樹結(jié)構(gòu)如圖1所示。 圖1.Xilinx FPGA全局時鐘分配
2017-11-22 07:09:36
12586 
利用Aaduino的C++設(shè)計(jì)工具IDE的事件設(shè)計(jì)工具及源程序可以提高設(shè)計(jì)速度且提高效率!
值得學(xué)習(xí)的方法.尤其是對利用Arduino系統(tǒng)感興趣的朋友!
2018-02-26 09:47:26
1 時鐘糾正比較簡單,下面一個圖就能說清楚。 首先為什么要使用時鐘糾正,是因?yàn)镃DR恢復(fù)的用戶時鐘user_clk和硬核時鐘XCLK雖然頻率一樣,但是會有略微的不同,正是這樣導(dǎo)致內(nèi)部的FIFO有可能讀空
2018-06-26 09:18:00
7804 除了 Xilinx Platform Studio(XPS)v11 內(nèi)的新特性,本視頻還介紹了推薦硬件和軟件設(shè)計(jì)流程。觀眾還能了解將硬件項(xiàng)目導(dǎo)至軟件開發(fā)套件上所需的步驟。
2018-06-05 01:45:00
4055 
在xilinx下每種操作其實(shí)都對應(yīng)著一種工具,邏輯綜合,網(wǎng)表與constraint fie的合并,布局布線等等。下面就對各個工具做一個總結(jié)。 1、XST(Xilinx Synthesis
2018-05-28 11:42:14
10050 在這篇文章中將介紹如何寫一個簡短(200行)的 Python 腳本,來自動地將一幅圖片的臉替換為另一幅圖片的臉。
2018-07-09 10:48:47
5087 自加載后DSP能夠正常運(yùn)行,關(guān)鍵是Flash中原程序代碼的正確燒寫。CCS編譯生成的.out格式文件不能直接用于Flash燒寫,在TI公司給出的技術(shù)文檔閉中,首先將.out文件利用其HEX工具轉(zhuǎn)換為.hex格式文件,然后利用Flash燒寫工具將.hex格式映像文件寫入到片外Flash中。
2019-02-06 08:51:00
4302 
單片機(jī)用16F877,主時鐘用20MHz,用32768作定時時間??梢詫?shí)現(xiàn)2路定鬧,每一路都可分別設(shè)置和開關(guān),采用4x4鍵盤,16x2的字符型LCD顯示。連線在程序開頭有說明。
2018-10-30 15:53:14
2879 笑話從哪里來?自己寫肯定是不現(xiàn)實(shí)的。在這個“云”的時代,各種云都有,自然是不缺開放API的。下面寫一個用Python寫的例子,其實(shí)不止python語言,同樣提供了C#,Java等語言接口。
2019-01-11 16:47:26
3477 
本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)做一個簡單的流水燈的程序和燒寫資料免費(fèi)下載。
2019-08-20 17:31:00
3 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)寫的一個電子表程序免費(fèi)下載。
2019-07-10 17:40:00
1 本文檔的主要內(nèi)容詳細(xì)介紹的是使用51單片機(jī)制作的做一個簡易時鐘程序免費(fèi)下載 利用獨(dú)立鍵盤,數(shù)碼管完成一個簡易的時鐘,按鍵一可以修改時間,按鍵二可以設(shè)置鬧鐘,按鍵三進(jìn)行加一操作,按鍵四進(jìn)行減一操作。
2019-06-13 17:45:00
16 接著開始正文。據(jù)觀察,HLS的發(fā)展呈現(xiàn)愈演愈烈的趨勢,隨著Xilinx Vivado HLS的推出,intel也快馬加鞭的推出了其HLS工具。HLS可以在一定程度上降低FPGA的入門門檻(不用編寫
2019-07-31 09:45:17
7434 
首先說明:寫這個第一個Linux設(shè)備驅(qū)動程序的目的是熟悉Linux驅(qū)動的框架以及編程流程,所以是通過打印的信息來觀察程序運(yùn)行的情況,并不是真正的實(shí)現(xiàn)了某一個具體設(shè)備的驅(qū)動,可以類比于C語言編程中的“Hello World”。
2020-04-12 10:13:44
5528 
本文檔的主要內(nèi)容詳細(xì)介紹的是聯(lián)發(fā)科MTK寫碼工具WRITE_SN應(yīng)用程序免費(fèi)下載。
2020-05-29 08:00:00
13 本文檔的主要內(nèi)容詳細(xì)介紹的是匯編四位機(jī)寫的語音和數(shù)碼管時鐘程序免費(fèi)下載。
2020-12-23 08:00:00
15 STM32CubeProgrammer(STM32CubeProg)是STM32微控制器的專用編程工具。? STM32用戶都知道,當(dāng)完成程序調(diào)試,需要對芯片進(jìn)行程序代碼燒錄編程,一般會有三個選擇
2020-12-24 17:26:21
11892 全局時鐘資源是一種專用互連網(wǎng)絡(luò),它可以降低時鐘歪斜、占空比失真和功耗,提高抖動容限。Xilinx的全局時鐘資源設(shè)計(jì)了專用時鐘緩沖與驅(qū)動結(jié)構(gòu),從而使全局時鐘到達(dá)CLB、IOB和BRAM的延時最小。
2020-12-29 16:59:35
8 FIFO是FPGA應(yīng)用當(dāng)中非常重要的模塊,廣泛用于數(shù)據(jù)的緩存,跨時鐘域數(shù)據(jù)處理等。學(xué)好FIFO是FPGA的關(guān)鍵,靈活運(yùn)用好FIFO是一個FPGA工程師必備的技能。本章主要介紹利用XILINX提供的FIFO IP進(jìn)行讀寫測試。
2022-02-08 17:08:32
4442 
第一個Xilinx Vitis IDE入門helloworld程序
2021-01-23 06:37:56
8 文章目錄一、使用flymcu燒寫程序一、使用flymcu燒寫程序燒寫程序之前要使ASP指示燈保持強(qiáng)亮狀態(tài),同時要保證使flashIsp模式下也就是燈閃一下模式
2021-10-26 11:06:08
18 利用51單片機(jī)的定時器設(shè)計(jì)一個時鐘一、功能要求1602液晶顯示時間,且每秒更新,自動計(jì)時。用3個按鍵實(shí)現(xiàn)調(diào)節(jié)時、分、秒更能,可以定義為功能鍵、增加鍵、減小鍵。當(dāng)按鍵被按下時,蜂鳴器響一聲提示。利用
2021-11-04 12:51:06
9 作者最近需要對PIC品牌的8位OPT 單片機(jī)進(jìn)行程序燒寫;作者第一次使用這種OTP單片機(jī),按照慣性遇到的問題一一記錄一下;MCU最小系統(tǒng)與燒寫引腳用到的燒寫工具用到的燒寫軟件
2021-11-16 12:51:01
12 文章目錄一、 項(xiàng)目介紹:寫命令和寫數(shù)據(jù)總線介紹寫控制模塊框圖及波形代碼(1)連續(xù)寫(2)間隔部分測試代碼一、 項(xiàng)目介紹:本章節(jié)將會講解 A7 芯片內(nèi)自帶的 DDR3 SDRAM 的 IP 核的寫時序
2021-12-04 19:21:05
4 PLC筆記(三)寫一個例程寫這個例程你會看到這個軟件編程有多簡單,只使用6條指令 ,完成一個定時器自啟動、復(fù)位的簡單功能一、打開軟件注意指令樹和程序編輯器。可以用拖拽的方式將梯形圖指令插入到程序
2021-12-20 18:42:20
0 從新建一個空白程序開始,從頭寫一個程序框架,能有助于更好的理解MPLAB? X開發(fā)環(huán)境所提供的各種編程資源。
2022-02-10 10:17:17
5 FPGA綜合和物理實(shí)現(xiàn)工具產(chǎn)生許多種報告,包含了錯誤和警告、邏輯利用、設(shè)計(jì)頻率、時序、時鐘等信息。需要設(shè)計(jì)者了解大量有關(guān)設(shè)計(jì)工具的知識才能閱讀報告,以及迅速找到所需信息
2022-02-16 16:21:23
1391 明德?lián)P(MDY)在某個XILINX項(xiàng)目中,偶然性出現(xiàn)開機(jī)后通信出錯的情形,具體表現(xiàn)為反復(fù)開機(jī)測試400次后,約有1~2次通信異常,數(shù)據(jù)發(fā)不出去。經(jīng)過定位,是某個FIFO出現(xiàn)異常,時鐘正常、復(fù)位無效、寫使能有效的情況,空信號empty一直為1,即一直保持為空的問題。
2022-03-01 10:39:19
6722 
我做了一個帶時鐘的藍(lán)牙音箱。它顯示日期、時間、溫度和濕度,并每隔 15 分鐘從互聯(lián)網(wǎng)上更新。它還具有一個 32 波段音頻音樂頻譜分析儀,可顯示不同的音樂模式。時鐘或頻譜分析儀可以在播放音樂時顯示。藍(lán)牙關(guān)閉時也可以顯示時鐘。
2022-05-14 15:34:36
6989 
ADE芯片,程序燒寫工具
2022-09-26 14:30:56
1 日常在做后臺系統(tǒng)的時候會很頻繁的遇到Excel導(dǎo)入導(dǎo)出的問題,正好這次在做一個后臺系統(tǒng),就想著寫一個公用工具來進(jìn)行Excel的導(dǎo)入導(dǎo)出。
2022-10-09 14:19:50
2002 分享一個外國工程師寫的PLC程序,大家感覺如何?
2022-10-24 11:43:52
1741 寫圖形界面可以嘗試一下 tkinter ,可以寫出來一個圖形程序,以下用 Python3 作為示例。
2023-03-03 15:00:32
1787 
Xilinx LabTools工具是Xilinx FPGA單獨(dú)的編程和調(diào)試工具,是從ISE或Vivado中獨(dú)立出來的實(shí)驗(yàn)室工具,只能用來下載FPGA程序和進(jìn)行ILA調(diào)試,支持所有的FPGA系列,無需
2023-03-28 10:46:56
9161 SNMPAgent Builder(Golang版)是一個快速應(yīng)用程序開發(fā)(RAD)工具,用于基于Golang 的 SNMP代理開發(fā)。提供了一個直觀的圖形用戶界面,用于自動執(zhí)行各種SNMP 代理開發(fā)任務(wù)
2023-04-13 09:30:15
2122 關(guān)于如何用Android studio寫一個小程序實(shí)現(xiàn)控制4150上的繼電器,首先建立一個簡單的主界面,這里以報警燈為例 傳輸過程為:報警燈-繼電器-4150-串口服務(wù)器
2023-04-28 11:02:34
2 很久之前寫的一個上位機(jī)程序,沒啥好說的,只是紀(jì)念一下。 ? ? ? ? ? ? ? ? ? ?
2023-05-29 15:10:59
1 XPS測試元素分析
2023-09-05 11:55:01
4809 
兩種模式。在用戶界面模式,又包含了燒寫工具(HPMicroProgrammer)及量產(chǎn)工具(HPMicroManufacturingUtil)兩個入口。其中,燒寫
2023-09-04 16:40:52
4104 
上文XILINX FPGA IP之FIFO對XILINX FIFO Generator IP的特性和內(nèi)部處理流程進(jìn)行了簡要的說明,本文通過實(shí)際例子對該IP的使用進(jìn)行進(jìn)一步的說明。本例子例化一個讀數(shù)
2023-09-07 18:31:35
3352 
如何確定有內(nèi)存泄露問題,如何定位到內(nèi)存泄露位置,如何寫一個內(nèi)存泄漏檢測工具? 1:概述 內(nèi)存泄露本質(zhì):其實(shí)就是申請調(diào)用malloc/new,但是釋放調(diào)用free/delete有遺漏,或者重復(fù)釋放
2023-11-11 16:19:46
1517
評論