Cortex-A55處理器 + 紫光同創(chuàng)Logos-2 PG2L50H/PG2L100H FPGA設(shè)計的異構(gòu)多核國產(chǎn)工業(yè)評估板,由核心板和評估底板組成,ARM Cortex-A55處理單元主頻高達1.8GHz
2024-07-17 11:27:33
今天給大俠帶來 Xilinx ISE14.7 LVDS應(yīng)用,話不多說,上貨。
最近項目需要用到差分信號傳輸,于是看了一下FPGA上差分信號的使用。Xilinx FPGA中,主要通過原語實現(xiàn)差分信
2024-06-13 16:28:52
工作起來,實現(xiàn)高覆蓋率的邏輯節(jié)點的翻轉(zhuǎn),讓其按照規(guī)定的功能工作。因此本研究工作的關(guān)鍵在如何進行FPGA電路的程序配置。 3 FPGA設(shè)計流程 完整的FPGA 設(shè)計流程包括邏輯電路設(shè)計輸入、功能仿真
2011-09-13 09:22:08
各位大神,小弟這邊先謝過了,真的很急!目前我需要使用
FPGA技術(shù)來處理一款1對時鐘
LVDS信號和8對數(shù)據(jù)
LVDS信號攝像頭模組,我這邊只能對并口信號和MIPI信號輸出的攝像頭模組
進行測試調(diào)焦,對于
LVDS信號的模組沒有相關(guān)
技術(shù),請大神幫忙啊?。。》浅8兄x?。。】筛秷蟪辏。。?/div>
2014-07-17 16:40:58
時序仿真的重要性是什么傳統(tǒng)的FPGA驗證方法是什么FPGA設(shè)計的驗證技術(shù)及應(yīng)用原則是什么
2021-05-08 09:05:32
XAPP523 LVDS 4x異步過采樣文檔在參考設(shè)計部分列出了Kintex和Virtex-7作為目標器件。我想在Artix-7上使用這個設(shè)計。 Artix-7沒有列出的原因嗎?謝謝。
2020-07-21 08:17:18
有沒有搞過Xilinx FPGA回讀驗證的,尋人共同討論
2014-09-20 09:15:09
Xilinx SRAM型FPGA抗輻射設(shè)計技術(shù)研究 (1)
2012-08-17 08:57:49
...............................................11.2 FPGA 驗證技術(shù)...............................................31.3 Altera
2015-09-18 15:26:25
`GPS抗干擾接收技術(shù)研究_狄旻國防科技大學研究生論文`
2015-08-26 12:54:59
根據(jù)移動通信技術(shù)和市場的發(fā)展趨勢,為提升公司在LTE 技術(shù)、產(chǎn)品、人才等方面的積累,保持公司在技術(shù)、產(chǎn)品和市場方面的競爭優(yōu)勢,進一步夯實公司未來發(fā)展的基礎(chǔ),公司擬使用超募資金1043.1萬元投資實施《LTE 網(wǎng)絡(luò)測試系統(tǒng)的基礎(chǔ)技術(shù)研究》項目。那LTE網(wǎng)絡(luò)測試系統(tǒng)的基礎(chǔ)技術(shù)研究究竟有哪些可行性呢?
2019-08-07 08:09:38
速率)。MIMO技術(shù)對于傳統(tǒng)的單天線系統(tǒng)來說,能夠大大提高頻譜利用率,使得系統(tǒng)能在有限的無線頻帶下傳輸更高速率的數(shù)據(jù)業(yè)務(wù)。目前,各國已開始或者計劃進行新一代移動通信技術(shù)(后3G或者4G)的研究,爭取在
2019-07-11 07:39:51
)處理技術(shù)?! ♂槍Υ舜位旌辖橘|(zhì)多層印制電路板抄板制造技術(shù)研究,由于有聚四氟乙烯介質(zhì)和環(huán)氧樹脂介質(zhì)貫穿于整個金屬化孔,所以,必須采用上述應(yīng)對兩種不同介質(zhì)的處理技術(shù),并加以結(jié)合,方可成功實現(xiàn)孔金屬化制造
2018-09-10 15:56:55
Sic mesfet工藝技術(shù)研究與器件研究針對SiC 襯底缺陷密度相對較高的問題,研究了消除或減弱其影響的工藝技術(shù)并進行了器件研制。通過優(yōu)化刻蝕條件獲得了粗糙度為2?07 nm的刻蝕表面;犧牲氧化
2009-10-06 09:48:48
Kintex-7 FPGA處理器設(shè)計的高端異構(gòu)多核評估板,如何進行DSP(數(shù)字信號處理) RTOS(實時操作系統(tǒng))案例開發(fā),為了方便大家學習與查閱。由于篇幅過長,將分為幾個章節(jié)為大家講解。請留意后續(xù)發(fā)文!感謝
2021-02-25 19:26:38
求各位大神給一些有關(guān)隱寫盲檢測技術(shù)研究的語言相關(guān)性的指導(dǎo)和matlab的程序跪求感激不盡
2012-11-24 13:24:37
項目名稱:下一代接入網(wǎng)的芯片研究試用計劃:下一代接入網(wǎng)的芯片研究:主要針對于高端FPGA的電路設(shè)計,其中重要的包括芯片設(shè)計,重要的是芯片外部電源設(shè)計,1.需要評估芯片各個模式下的功耗功耗,2.需要
2020-06-18 13:41:35
?!痘?b class="flag-6" style="color: red">XILINX FPGA的OFDM通信系統(tǒng)基帶設(shè)計》所有模塊均在Xilinx公司大學計劃Spartan一3E Starter Kit開發(fā)板上驗證通過,隨書光盤附所有ISE工程文件和Verilog源碼
2012-11-02 11:09:37
FPGA設(shè)計的高端工業(yè)級核心板。FPGA引腳資源通過工業(yè)級高速B2B連接器引出。核心板經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,穩(wěn)定可靠,可滿足各種工業(yè)應(yīng)用環(huán)境。用戶使用核心板進行二次開發(fā)時,僅需專注上層運用,降低了開發(fā)難度和時間成本,可快速進行產(chǎn)品方案評估與技術(shù)預(yù)研。..
2021-12-20 06:47:57
關(guān)于虛擬現(xiàn)實中立體顯示技術(shù)研究知識點看完你就懂了
2021-06-03 06:00:25
Xilinx Virtex-II Pro devices have redefined FPGAs.
2019-07-31 09:43:56
單片機串行接口技術(shù)研究
2012-08-17 23:03:31
直線振蕩電機的動子位移自傳感算法,并通過相應(yīng)的實驗驗證了算法的可行性。
純分享帖,需要者可點擊附件免費獲取完整資料~~~*附件:雙定子直線振蕩電機動子位移自傳感技術(shù)研究.pdf【免責聲明】本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請第一時間告知,刪除內(nèi)容!
2025-06-19 11:08:56
噪聲環(huán)境下的語音識別技術(shù)研究
2012-08-20 12:57:55
基于FPGA的交織編碼技術(shù)研究及實現(xiàn)中文期刊文章作 者:楊鴻勛 張林作者機構(gòu):[1]貴州航天電子科技有限公司,貴州貴陽550009出 版 物:《科技資訊》 (科技資訊)年 卷 期:2017年 第
2018-05-11 14:09:54
22.4Gbps(Kintex-7).2. 1對LVDS接收時鐘+16對LVDS接收數(shù)據(jù).本人可以提供FPGA源代碼.同時還可以在Xilinx評估板ML555/ML605/KC705上演示驗證.如有高速LVDS數(shù)據(jù)傳輸相關(guān)方面的技術(shù)合作,可聯(lián)系我。聯(lián)系方式:neteasy163z@163.com
2014-03-01 18:47:47
本文基于創(chuàng)龍科技TLK7-EVM評估板進行SDI視頻輸入/輸出案例演示。TLK7-EVM是一款基于Xilinx Kintex-7系列FPGA設(shè)計的高端評估板,由核心板和評估底板組成。核心板經(jīng)過專業(yè)
2021-02-01 16:08:30
`基于Xilinx Kintex-7系列FPGA高端設(shè)計的TLK7-EVM評估板簡介 TLK7-EVM評估板簡介創(chuàng)龍科技TLK7-EVM是一款基于XilinxKintex-7系列FPGA設(shè)計的高端
2020-11-24 11:31:51
基于Matlab智能天線仿真技術(shù)研究
2018-05-11 14:55:54
基于ZigBee的短距離通信技術(shù)研究歡迎研究ZigBee的朋友和我交流。。。
2012-08-11 18:55:45
基于單片機的步進電動機技術(shù)研究
2012-06-20 14:37:19
畢設(shè)題目: 基于物聯(lián)網(wǎng)技術(shù)的室內(nèi)無線定位技術(shù)研究 ,可以用無線傳感器網(wǎng)絡(luò)定位來做么?
2016-05-18 22:35:13
適用,因為錯誤密鑰解密得到的比特流可能導(dǎo)致FPGA功能失常,甚至毀壞[8]。為克服這一問題,本文設(shè)計了一種基于DPA攻擊相關(guān)系數(shù)極性的檢驗方法。4 結(jié)論本文針對加密配置的FPGA克隆技術(shù)進行了研究,引入
2017-05-15 14:42:20
我是7系列FPGA的新手。最近開始使用Xilinx VC707板。在此之前,我曾經(jīng)在Virtex 5上工作。我有一個ISE項目,使用Xilinx ISE和Chipscope使用Vitex 5板進行
2020-07-28 10:18:04
過采樣技術(shù)的原理是什么?有大神遇到過這個問題嗎
2021-06-22 07:48:34
怎么實現(xiàn)嵌入式WiFi技術(shù)研究與通信設(shè)計?
2021-05-28 07:01:59
好失望啊,沒人回應(yīng)。再放個崗位吧,要有遙感技術(shù)的博士都可找我崗位:衛(wèi)星數(shù)據(jù)預(yù)處理研究工程師崗位介紹:1、負責衛(wèi)星地面預(yù)處理關(guān)鍵技術(shù)研究;2、負責衛(wèi)星地面預(yù)處理系統(tǒng)設(shè)計;3、負責預(yù)處理系統(tǒng)的持續(xù)優(yōu)化
2014-03-18 16:03:22
前些天在網(wǎng)上看到一個提高AD轉(zhuǎn)換的資料。希望對大家有幫助基于STM32微控制器的過采樣技術(shù)研究與實現(xiàn).pdf (298.33 KB )
2020-05-24 21:03:34
求一個基于labview的高精度DAC測試技術(shù)研究的研究,及如何在labview中模擬DAC8580,謝謝
2013-05-11 09:17:59
激光偏角測量技術(shù)研究.pdf
2012-07-20 23:14:23
物聯(lián)網(wǎng)環(huán)境下的云存儲安全技術(shù)研究,不看肯定后悔
2021-05-19 06:15:56
你好,我目前正在設(shè)計一個LVDS接收器和DAC ASIC。DAC是12位。我需要使用來自FPGA / Eval板的LVDS信號進行測試。任何人都可以推薦我可以用來測試我的ASIC的評估板或FPGA嗎?謝謝。問候,尼基爾
2019-09-19 12:27:09
AD9444-LVDS / PCBZ,用于AD9444的LVDS評估板是一款14位單芯片采樣模數(shù)轉(zhuǎn)換器(ADC),內(nèi)置片內(nèi)采樣保持電路,針對功耗,小尺寸和便于使用。該產(chǎn)品的轉(zhuǎn)換速率高達80 MSPS
2019-05-14 09:17:32
電壓型逆變器高壓串聯(lián)諧振技術(shù)研究
2012-08-20 16:18:34
計算機USB 接口技術(shù)研究
2012-08-16 19:50:23
本帖最后由 一只耳朵怪 于 2018-6-25 11:01 編輯
你好!我目前正在實現(xiàn)6657DSP 評估板與xilinx kintex7 FPGA之間的PCIE連接,其中DSP作為Root
2018-06-25 05:14:40
你好,我目前正在設(shè)計一個LVDS接收器和DAC ASIC。DAC是12位。我需要使用來自FPGA / Eval板的LVDS信號進行測試。任何人都可以推薦Xilinx的評估板或FPGA,我可以使用它來測試我的ASIC嗎?謝謝。問候,尼基爾
2019-08-28 07:03:41
此資料是:面向新興三維視頻應(yīng)用的技術(shù)研究與開發(fā),希望對大家有所幫助
2012-07-31 21:19:38
了具體的匹配準則和算法流程;對車載終端與監(jiān)控中心交互數(shù)據(jù)的傳輸流程進行了詳細分析,設(shè)計了監(jiān)控中心數(shù)據(jù)庫,并根據(jù)通信協(xié)議,解析了具體的數(shù)據(jù)包實例;最后,在對高速公路GPS 車輛動態(tài)監(jiān)控技術(shù)研究的基礎(chǔ)上
2009-04-16 13:47:49
他們快速開發(fā)和驗證基于PFD1K系列的應(yīng)用。本文將詳細介紹PFD1KE評估板的產(chǎn)品詳情、技術(shù)參數(shù)及其應(yīng)用領(lǐng)域,旨在幫助客戶更好地理解這一產(chǎn)品的價值。產(chǎn)品詳情PFD
2024-10-06 16:42:01
什么是過采樣
過采樣是使用遠大于奈奎斯特采樣頻率的頻率對輸入信號進行采樣。設(shè)數(shù)字音頻系統(tǒng)原來的采樣頻率為fs,通常為44.1kHz或48kHz
2009-05-04 19:27:55
5182 
基于DSP的過采樣技術(shù)
在使用DSP進行數(shù)字信號處理時,應(yīng)用過采樣技術(shù)可以增加其內(nèi)置模數(shù)轉(zhuǎn)換器的分辨率。討論了應(yīng)用過采樣技術(shù)的原理、如何使
2009-05-04 21:22:37
1279 
DSP的過采樣技術(shù)原理
在使用DSP進行數(shù)字信號處理時,應(yīng)用過采樣技術(shù)可以增加其內(nèi)置模數(shù)轉(zhuǎn)換器的分辨率。討論了應(yīng)用過采樣技術(shù)的原理、如何
2009-05-04 22:40:17
3449 
在使用DSP進行數(shù)字信號處理時,應(yīng)用過采樣技術(shù)可以增加其內(nèi)置模數(shù)轉(zhuǎn)換器的分辨率。討論了應(yīng)用過采樣技術(shù)的原理、如何使用TMS320LF2407來實現(xiàn)過采樣,以及在軟件上的實現(xiàn)方法
2009-05-09 12:19:05
885 
針對對 電路板測試 程序集(TPS)難以進行客觀全面地驗證評估的難題,對電路板驗證評估系統(tǒng)進行了設(shè)計。首先分析了電路板TPS的組成以及常用的評估技術(shù);其次,針對不同的部分分
2011-07-13 11:23:06
0 S2C日前宣布其Verification Module技術(shù)(專利申請中)已可用于其基于 Xilinx 的FPGA原型驗證系統(tǒng)中。V6 TAI Verification Module可以實現(xiàn)在FPGA原型驗證環(huán)境和用戶驗證環(huán)境之間高速海量數(shù)據(jù)傳輸。用戶
2011-09-20 09:07:58
1622 在使用DSP進行數(shù)字信號處理時,應(yīng)用過采樣技術(shù)可以增加其內(nèi)置模數(shù)轉(zhuǎn)換器的分辨率。討論了應(yīng)用過采樣技術(shù)的原理、如何使用TMS320LF2407來實現(xiàn)過采樣,以及在軟件上的實現(xiàn)方法。
2012-03-20 14:10:09
15 ,Maxim為三款Xilinx FPGA參考設(shè)計提供電源管理方案。X-Fest 2014展會期間,系統(tǒng)設(shè)計人員可通過Xilinx Kintex UltraScale FPGA KCU105評估板對Maxim方案進行評估。
2014-09-11 16:20:41
1477 
反熔絲型FPGA單粒子效應(yīng)及加固技術(shù)研究.
2016-01-04 17:03:55
11 發(fā)電機局部放電信號處理與評估技術(shù)研究,有興趣的同學可以下載學習
2016-04-26 17:53:46
11 抄板軟件抄板也叫克隆或仿制,是對設(shè)計出來的PCB板進行反向技術(shù)研究
2016-06-21 17:26:02
0 神經(jīng)網(wǎng)絡(luò)圖像壓縮算法的FPGA實現(xiàn)技術(shù)研究,下來看看
2016-09-17 07:29:23
19 基于時序路徑的FPGA時序分析技術(shù)研究_周珊
2017-01-03 17:41:58
2 基于軟件和邏輯聯(lián)合仿真的SOPC驗證技術(shù)研究_周珊
2017-01-07 19:00:39
9 FPGA參考設(shè)計提供電源管理方案。X-Fest 2014展會期間,系統(tǒng)設(shè)計人員可通過Xilinx Kintex UltraScale FPGA KCU105評估板對Maxim方案進行評估。
2017-02-10 16:42:19
1392 (Xilinx)FPGA中LVDS差分高速傳輸?shù)膶崿F(xiàn)
2017-03-01 13:12:04
66 Xilinx TI LVDS 參考設(shè)計
2017-03-01 13:13:09
16 文檔內(nèi)容包含基于Xilinx FPGA的開發(fā)板代碼及原路圖,供網(wǎng)友參考。
2017-09-01 11:09:24
20 本節(jié)旨在通過給定的工程實例“按鍵開關(guān)控制LED”來熟悉Xilinx ISE軟件的基本操作、設(shè)計、編譯及仿真流程。同時使用基于Xilinx FPGA的開發(fā)板將該實例進行下載、驗證及調(diào)試,完成工程設(shè)計的硬件實現(xiàn),熟悉Xilinx FPGA開發(fā)板的使用及配置方式。
2017-11-22 15:31:49
7492 FPGA本身是有專門的時鐘cell的,以xilinx FPGA為例,就是primitive庫中的BUFG。
2018-12-22 15:33:59
2175 了解如何使用Xilinx AXI驗證IP有效驗證和調(diào)試AXI接口。
該視頻回顧了使用的好處,以及如何使用示例設(shè)計進行模擬。
2018-11-20 06:38:00
4660 了解如何使用Vivado設(shè)計套件的電路板感知功能快速配置和實施針對Xilinx評估板的設(shè)計。
2018-11-26 06:03:00
3838 過采樣技術(shù)是數(shù)字信號處理者用來提高模數(shù)轉(zhuǎn)換器(ADC)性能經(jīng)常使用的方法之一,它通過減小量化噪聲,提高ADC的信噪比,從而提高ADC的有效分辨率[1]。過采樣技術(shù)不但沒有增加額外的模擬電路,而且由于提高了有效分辨率還能簡化模擬電路,并且簡單易行,因而被數(shù)字信號處理實踐者廣泛應(yīng)用于測控領(lǐng)域
2018-12-19 09:55:55
3279 
很多工程師在使用Xilinx開發(fā)板時都注意到了一個問題,就是開發(fā)板中將LVDS的時鐘輸入(1.8V電平)連接到了VCCO=2.5V或者3.3V的Bank上,于是產(chǎn)生了關(guān)于FPGA引腳與LVDS(以及
2020-10-10 09:25:37
13437 
本文是本人對xilinx XC7V系列FPGA用于ASIC前端驗證遇到問題的總結(jié),為自己記錄并分享給大家,如果有歧義或錯誤請大家在評論里指出。
2021-01-12 17:31:44
9 的性能。然而,如何有效地選取典型少數(shù)類樣本進行過采樣仍然是一個值得研究的問題。此外,被孤立的少數(shù)樣本在提髙模型性能方面的潛在能力也沒有得到足夠的重視。針對上述問題,提岀了基于構(gòu)造性覆蓋算法(CCA)的過采樣技術(shù) CMOTE。 CMOTE提供
2021-04-12 16:09:46
5 AD9467評估板、ADC-FMC插入器和Xilinx參考設(shè)計
2021-04-20 16:17:12
8 UG-1179:帶去隔行器的ADV7280A-M 10位4倍過采樣SDTV視頻解碼器評估板
2021-05-15 17:16:42
1 UG-1173:ADV7281A-M 10位4倍過采樣差分輸入SDTV視頻解碼器評估板
2021-05-24 18:50:52
4 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(1)
2021-11-18 15:47:48
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(2)
2021-11-18 15:49:35
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(3)
2021-11-18 15:51:18
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(4)
2021-11-18 15:53:20
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(5)
2021-11-18 15:55:15
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(6)
2021-11-18 15:58:52
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(7)
2021-11-18 16:02:10
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(8)
2021-11-18 16:07:04
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(9)
2021-11-18 16:18:06
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(10)
2021-11-18 16:21:03
0 設(shè)計參考書籍-Xilinx FPGA伴你玩轉(zhuǎn)USB3.0與LVDS(11)
2021-11-18 16:24:51
0 STM32 ADC 過采樣技術(shù)
2021-12-08 16:21:06
44 很多工程師在使用Xilinx開發(fā)板時都注意到了一個問題,就是開發(fā)板中將LVDS的時鐘輸入(1.8V電平)連接到了VCCO=2.5V或者3.3V的Bank上,于是產(chǎn)生了關(guān)于FPGA引腳與LVDS(以及
2023-02-09 09:48:03
5306
評論