電子發(fā)燒友網(wǎng)核心提示:本文為玩轉(zhuǎn)賽靈思Zedboard開發(fā)板(3):基于Zynq PL的流水燈,內(nèi)容精彩,敬請對電子發(fā)燒友網(wǎng)保持密切關(guān)注?;?b class="flag-6" style="color: red">Zynq PL的流水燈是使用PL做流水燈實(shí)驗(yàn),目的是為
2012-12-05 14:25:41
12770 Cortex-A9 處理器,但該器件上的 FPGA 數(shù)量存在差別,如表 1 所示:[td]Xilinx Zynq SoC可編程邏輯單元塊 RAM 的容量大小 (Mb)DSP 切片
2018-08-31 14:43:05
`玩轉(zhuǎn)Zynq連載16——Ubuntu16.04 64bit安裝 更多資料共享騰訊微云鏈接:https://share.weiyun.com/5s6bA0s百度網(wǎng)盤鏈接:https
2019-08-23 10:32:43
。如圖所示,在Zstar板子左側(cè)靠下的位置有一排的LED指示燈,從左往右數(shù)第4個、第5個和第6個LED指示燈分別是D3、D2和D1。 2 板級調(diào)試參考文檔《玩轉(zhuǎn)Zynq-環(huán)境篇
2019-08-28 09:26:47
`玩轉(zhuǎn)Zynq連載1——Zynq的linux啟動過程更多資料共享 鏈接:https://share.weiyun.com/5s6bA0s1概述 簡單的,以ug585中的一張圖來看,從大的方面說
2019-04-16 06:56:32
靈活性也就越小。在Xilinx的FPGA器件中,IP核設(shè)計(jì)是非常重要并且必不可少的一部分,應(yīng)該說,前述的軟IP、固IP和硬IP,在我們Zstar板載的Zynq上都能夠找到蹤影。而對于Vivado來說
2019-09-06 08:13:18
,添加到Vivado的IP Catalog中,然后和標(biāo)準(zhǔn)IP核一樣,在Vivado工程中配置添加這個IP核。2 用戶自定義IP核的創(chuàng)建于封裝參考文檔《玩轉(zhuǎn)Zynq-工具篇:用戶自定義IP核的創(chuàng)建與封裝
2019-09-20 11:35:29
玩轉(zhuǎn)Zynq,再深入其中。本實(shí)例,我們要搭建第一個Zynq系統(tǒng)工程,并且在這個Zynq系統(tǒng)的Cortex A9上在線跑一個通過UART打印“HelloZynq!”的軟件程序。當(dāng)然了,重點(diǎn)不是Hello
2019-09-30 12:57:32
比特流文件(.bit)、用戶裸跑程序(.elf)。如果用戶只是在Zynq的Cortex A9上跑程序,無需使用PL做任何工作,那么PL的配置文件.bit也可以免了。在Zynq上電后,BootROM率先工作
2019-09-30 14:11:59
`玩轉(zhuǎn)Zynq連載2——Zynq PS的GPIO外設(shè)更多資料共享 鏈接:https://share.weiyun.com/5s6bA0s1 概述 Zynq的GPIO外設(shè)控制最多54個MIO引腳,也
2019-04-18 16:33:51
`玩轉(zhuǎn)Zynq連載30——[ex52]基于Zynq PS的GPIO控制 更多資料共享騰訊微云鏈接:https://share.weiyun.com/5s6bA0s百度網(wǎng)盤鏈接:https
2019-10-10 11:21:06
`玩轉(zhuǎn)Zynq連載31——[ex53] 基于Zynq PS的EMIO控制 更多資料共享騰訊微云鏈接:https://share.weiyun.com/5s6bA0s百度網(wǎng)盤鏈接:https
2019-10-12 17:35:16
介紹參考文檔《玩轉(zhuǎn)Zynq-基礎(chǔ)篇:AXI總線協(xié)議介紹.pdf》。3 AXI GP外設(shè)配置在zstar_ex53實(shí)例的基礎(chǔ)上,需要對ZYNQ7Processing System(PS)配置頁面做更改
2019-11-12 10:23:42
` 1概述本實(shí)例(zstar_ex55)在zstar_ex54的基礎(chǔ)上,增加VirtualIO(VIO)實(shí)現(xiàn)在線板級調(diào)試的功能,意圖讓大家學(xué)會VIO這種基于FPGA的簡單實(shí)用的在線板級調(diào)試手段。2
2019-11-21 10:04:31
的邏輯設(shè)計(jì)。2 AXI總線協(xié)議介紹參考文檔《玩轉(zhuǎn)Zynq-基礎(chǔ)篇:AXI總線協(xié)議介紹.pdf》。3Zynq PS的AXI HP配置在ZYNQ7 ProcessingSystem中,點(diǎn)擊左側(cè)Page
2019-11-26 09:47:20
不同通道使用情況下的數(shù)據(jù)吞吐量。大家可以在此基礎(chǔ)上,更改不同的AXI HP總線時鐘頻率,以評估時鐘頻率對AXI HP總線的影響。2 AXI總線協(xié)議介紹參考文檔《玩轉(zhuǎn)Zynq-基礎(chǔ)篇:AXI總線協(xié)議介紹
2019-11-28 10:11:38
玩轉(zhuǎn)嵌入式arm的第一步是先安裝交叉編譯工具嗎
2014-04-28 20:43:47
` ZYNQ系列是Xilinx推出的高端嵌入式SoC,其在片上集成了ARM處理器和FPGA。ZYNQ與傳統(tǒng)的嵌入式CPU相比,具有強(qiáng)大的并行處理能力。開發(fā)人員利用FPGA強(qiáng)大的并行處理能力,不僅
2021-01-15 17:09:15
想買個二手STM8S系列開發(fā)板,已經(jīng)玩轉(zhuǎn)了的希望轉(zhuǎn)手給我,價(jià)格請加Q1922234601詳談。
2016-08-12 15:23:27
如何玩轉(zhuǎn)STM32-F429系列
2021-10-13 06:45:39
如何玩轉(zhuǎn)STM32-F429系列控制器?
2021-11-12 06:06:38
如何玩轉(zhuǎn)STM32?
2022-01-20 07:11:33
如何玩轉(zhuǎn)TencentOS tiny物聯(lián)網(wǎng)終端操作系統(tǒng)?
2021-11-11 06:22:31
如何玩轉(zhuǎn)ZigBee?
2021-05-13 06:16:59
如何玩轉(zhuǎn)allegro的手勢stroke?
2021-04-25 07:10:25
/Adam-Taylor-s-MicroZed-Chronicles-Part-180-All-about-the-Xilinx/ba-p/756988但該芯片自帶板,Zynq 7020屬于Zynq家族。是否可以在電路板上使用它?如果沒有,支持reVision的官方(Xilinx / AVNet / ...)主板的最低成本是多少?籌碼怎么樣?
2019-10-10 06:25:58
如何花式玩轉(zhuǎn)51單片機(jī)?
2021-10-11 08:43:31
如何輕松玩轉(zhuǎn)adc?
2022-01-21 06:28:29
如何零死角玩轉(zhuǎn)STM32-F429系列
2021-10-13 08:47:02
如何零死角玩轉(zhuǎn)STM32-F429系列?
2021-10-12 07:43:14
你好我在Zynq 7010設(shè)計(jì)上添加了一個UART 16550 IP,中斷直接連接到Zynq INTC。在petalinux中導(dǎo)入硬件設(shè)計(jì)后,pl.dtsi結(jié)構(gòu)似乎沒問題,但是當(dāng)我編譯圖像并啟動板
2020-04-08 07:50:34
見附圖,請教:“零死角玩轉(zhuǎn) STM32—F429”例程 在哪里可以找到呀 ?非常感謝!附圖
2016-11-09 09:16:40
請問Arduino如何玩轉(zhuǎn)電機(jī)?如何讓舵機(jī)轉(zhuǎn)到指定角度?
2021-10-19 08:06:52
本系列教程的宗旨是在力求全面介紹Altera及其QuartusII軟件原理的基礎(chǔ)上,對何如使用Altera FPGA進(jìn)行基礎(chǔ)設(shè)計(jì)、時序分析、驗(yàn)證、優(yōu)化四大方面進(jìn)行講解通向FPGA之路---七天玩轉(zhuǎn)
2012-12-04 14:36:51
零死角玩轉(zhuǎn)stm32
2018-12-02 22:31:22
8小時玩轉(zhuǎn)TFT彩屏視頻教程資料
2011-12-06 17:33:12
0 《零死角輕松玩轉(zhuǎn) STM32》 系列教程由初級篇、 中級篇、 高級篇、 系統(tǒng)篇、
四個部分組成,根據(jù)野火 STM32 開發(fā)板舊版教程升級而來,且經(jīng)過重新深入編
寫,重新排版,更適合初學(xué)者
2016-04-28 14:23:37
0 By Adam Taylor 到目前為止的文章中,我們已經(jīng)研究了MicroZed開發(fā)板上使用以太網(wǎng)的數(shù)據(jù)傳輸問題。我們還沒有涉及片上外設(shè)通信的問題:實(shí)時時鐘,非易失內(nèi)存以及獨(dú)特的傳感器。這些通信涉及到I2C或者SPI總線。
2017-01-13 11:07:11
748 在Adam Taylor玩轉(zhuǎn)MicroZed系列的前期部分中,我們介紹了IP棧的概念。(見Adam Taylor玩轉(zhuǎn)MicroZed系列第79部分:Zynq SoC以太網(wǎng)第3部分)接下來就是在我們的設(shè)計(jì)中使用該協(xié)議棧了。SDK開發(fā)環(huán)境允許我們創(chuàng)建BSP的時候包含一個輕量級的IP棧(lwIP)。
2017-01-13 11:17:11
1033 
By Adam Taylor 在本系列博客的前兩部分中,我們研究了帶有Zynq SoC PS(處理器系統(tǒng))的以太網(wǎng)MAC(介質(zhì)訪問控制層),包括深入探討了一個MAC使用范例。以太網(wǎng)MAC是一個基礎(chǔ)的構(gòu)建模塊,它允許我們實(shí)現(xiàn)一個IP棧,然后因此給我們的工程創(chuàng)建聯(lián)網(wǎng)條件。
2017-01-13 11:24:11
669 By Adam Taylor 在約束系列的最后,我們講講關(guān)聯(lián)布局宏(RPM)的約束。RPM允許你在FPGA的布局中將DSP、FF、LUT和RAMS等資源組合在一起。與PBlocks不同,RPM并不
2017-11-10 14:49:02
748 By Adam Taylor 在過去一周中,我接到了很多不同人的來信,他們正在使用以Zynq為基礎(chǔ)的開發(fā)工具。他們非常想知道怎么樣去把MicroZed系列博客教程應(yīng)用到他們所選擇的硬件平臺上。加上
2017-02-08 02:12:49
426 
研究了相關(guān)的時序約束后,在設(shè)計(jì)中我們也不能忽視所能運(yùn)用到的物理約束。一個工程師最常用的物理約束是I/O管腳的放置和與每個I/O腳相關(guān)的參數(shù)定義(標(biāo)準(zhǔn)、驅(qū)動能力等)。然而,還有其它類型的物理約束: ?放置約束——定義元件位置 ?布線約束——定義信號布線 ?I/O腳約束——定義I/O腳位置和I/O腳參數(shù) ?配置約束——定義配置方法 按照慣例,有一些約束獨(dú)立于這些組之外。Vivado套件有三個約束,并且主要用于網(wǎng)表: ?DONT_TOUCH——用來防止
2017-02-08 02:20:11
206 
By Adam Taylor 在先前的博客中我們研究過I/O約束,下一個合乎邏輯的步驟就是研究如何在我們的設(shè)計(jì)中用FPGA進(jìn)行放置和布線約束。使用放置約束的原因如下:為了幫助實(shí)現(xiàn)時序,或者
2017-02-08 02:22:11
238 通過前面的學(xué)習(xí),我們已經(jīng)對Zynq系列的PL和PS部分已經(jīng)有了相當(dāng)多的了解。其中有關(guān)約束的部分我們曾經(jīng)提到過但是沒有重點(diǎn)關(guān)注。約束可以添加特定的信息到你的設(shè)計(jì),并在綜合工具和實(shí)現(xiàn)工具中可以得到實(shí)現(xiàn)
2017-02-08 03:58:43
645 
上周的博客中我們完成了硬件的搭建,并且把硬件部分導(dǎo)入到SDK,見Adam Taylor’s MicroZed Chronicles Part 67: AXI DMA II,下一步通過寫一個簡單的程序
2017-02-08 05:53:11
303 
上周的博客中我們學(xué)習(xí)了Zynq SoC的AXI DMA,我解釋了怎樣利用AXI DMA控制器將數(shù)據(jù)從PL搬運(yùn)到PS。在本期博客中我們將學(xué)習(xí)怎樣完成硬件的搭建。 首先我們要更深入的了解一下AXI
2017-02-08 08:10:39
286 在我最新一期發(fā)表的博客中介紹了如何通過Zynq PS(處理器系統(tǒng))內(nèi)部的AXI總線接口尋址Zynq SoC的XADC模塊以及如何調(diào)試與分析你的應(yīng)用程序。但是我們?nèi)匀粵]有看到Zynq SoC的一個非常
2017-02-08 08:14:11
153 
在本系列上一篇博客中,我們學(xué)習(xí)了解了使用XMD和XSDB來調(diào)試我們的應(yīng)用和系統(tǒng)。然而為了確保我們的應(yīng)用在性能上是優(yōu)化的,另一個非常重要的方面就是對應(yīng)用程序進(jìn)行詳細(xì)分析。 分析不同于調(diào)試,就分析功能
2017-02-08 09:53:00
130 在此系列博客的前面幾期中,我們已經(jīng)可以運(yùn)行示例應(yīng)用并獲得用于分析的程序運(yùn)行數(shù)據(jù)。運(yùn)行分析器可以生成一個gmon.out格式的文件,它包含了分析數(shù)據(jù)。當(dāng)應(yīng)用程序運(yùn)行自然結(jié)束或者通過SDK來終止應(yīng)用程序
2017-02-08 09:56:49
180 
在上一篇的MicroZed系列博客中,我們學(xué)習(xí)了兩種與XADC進(jìn)行通信的方法:Zynq SoC 的AXI或者DevC接口。通過在每個驅(qū)動程序中輸出XADC的基地址,我演示了這兩種XADC通信方法
2017-02-08 09:58:42
221 本周的博客內(nèi)容將繼續(xù)學(xué)習(xí)Zynq SoC的XADC,上周一名讀者提出了一個非常有意思的問題,我覺得有必要探究一下這個關(guān)于XADC的問題,也有必要中斷一下正在進(jìn)行的關(guān)于PicoBlaze處理器的學(xué)習(xí)
2017-02-08 10:04:11
242 前面的幾篇博客中,我們通過介紹怎樣驅(qū)動CCD的一些知識了解了PicoBlaze的一些特點(diǎn),同時也知道了通過Zynq PS(處理器系統(tǒng))可是實(shí)現(xiàn)PicoBlaze的動態(tài)可重配置,我覺得在這次博客當(dāng)中
2017-02-08 11:11:37
134
已全部加載完成
評論