電子發(fā)燒友網(wǎng)訊:新的一周悄然而至,PLD行業(yè)在過去的一周發(fā)生哪些讓工程師們流連忘返的行業(yè)大事件。 Xilinx、Altera、Lattice等廠商本周有何動(dòng)態(tài)?推出了哪些新品?PLD市場(chǎng)最近戰(zhàn)況如何?電子發(fā)燒友網(wǎng)為您對(duì)過去一周PLD行業(yè)焦點(diǎn)進(jìn) 行梳理和整合,特此推出最新一期《PLD每周焦點(diǎn)聚焦 (11.12-11.18)》,以饗讀者。
1. PLD廠商資訊快遞
1.1 賽靈思(Xilinx)宣布新一代20納米工藝技術(shù)
電子發(fā)燒友網(wǎng)訊:日前賽靈思宣布了其20納米的產(chǎn)品規(guī)劃。作為行業(yè)領(lǐng)導(dǎo)者,賽靈思正在積極地推動(dòng)20納米的研發(fā)。下一代20納米的技術(shù),同樣會(huì)應(yīng)用到FPGA、3D IC和SoC三大類別,且主要是針對(duì)五大類別的應(yīng)用。新工藝的芯片代工伙伴會(huì)有一些變化,這與28納米一直在與TSMC合作不同。
20納米的SoC將實(shí)現(xiàn)2倍的系統(tǒng)級(jí)性能、2倍的內(nèi)存帶寬,50%的總功耗和1.5倍多的邏輯功能集成和關(guān)鍵系統(tǒng)建模。新一代20納米的3D IC也將繼續(xù)在28納米的基礎(chǔ)上提升性能,包括采用同構(gòu)和異構(gòu)(Heterogeneous)多核的架構(gòu)。
1.2 Altera將演示具備最佳系統(tǒng)集成的電機(jī)控制開發(fā)平臺(tái)
Altera公司2012年11月13號(hào)宣布,最新電機(jī)控制開發(fā)平臺(tái)前所未有的提高了電機(jī)控制系統(tǒng)設(shè)計(jì)的系統(tǒng)集成度和靈活性、具備可擴(kuò)展性能、能大幅度縮短開發(fā)時(shí)間、降低設(shè)計(jì)過程中的風(fēng)險(xiǎn)。
該平臺(tái)包括一組可定制的單軸和多軸芯片驅(qū)動(dòng)參考設(shè)計(jì)以及系列電機(jī)控制硬件開發(fā)板。結(jié)合系統(tǒng)和軟件設(shè)計(jì)方法,能滿足下一代驅(qū)動(dòng)系統(tǒng)的多種需求。將于2012年12月提供Altera電機(jī)控制開發(fā)工作臺(tái)。
1.3 萊迪思(Lattice)和ACAMAR將在2012中國(guó)安博會(huì)上推出SDI攝像頭
萊迪思半導(dǎo)體公司2012年11月12日宣布將在于12月3日至6日在中國(guó)北京舉辦的中國(guó)國(guó)際社會(huì)公共安全產(chǎn)品博覽會(huì)(China Security Expo)上展出基于LatticeECP3 FPGA的SDI(串行數(shù)字接口)攝像頭,Acamar的ACM701。
ACM701 支持720P并且是Acamar第一款配備BEYONDVISION的攝像頭產(chǎn)品,BEYONDVISION是一種獨(dú)特的圖像處理技術(shù),實(shí)現(xiàn)了高清、光線條件差的情況下良好的圖像質(zhì)量、擴(kuò)展的動(dòng)態(tài)范圍,以及在所有光照條件下忠實(shí)的色彩還原能力。ACM701采用了低成本、低功耗的 LatticeECP3?FPGA,該器件提供了所有高清攝像頭的特性和功能。
1.4 關(guān)于賽靈思(Xilinx) 20nm公告最新常見問題解答
電子發(fā)燒友網(wǎng)訊【編譯/Triquinne】:賽靈思公司(Xilinx)今天發(fā)布公告,宣布其20nm產(chǎn)品系列 發(fā)展戰(zhàn)略,包括下一代8系列All Programmable FPGA以及第二代3D IC和SoC。20nm產(chǎn)品系列建立在業(yè)經(jīng)驗(yàn)證的28nm技術(shù)突破之上,在系統(tǒng)性能、功耗和可編程系統(tǒng)集成方面領(lǐng)先競(jìng)爭(zhēng)企業(yè)整整一代。電子發(fā)燒友網(wǎng)小編就 其公告常見問題進(jìn)行翻譯,為大家提供關(guān)于賽靈思(Xilinx)公司20nm相關(guān)問題的最新解答。詳細(xì)解答,參見:【關(guān)于賽靈思(Xilinx) 20nm公告最新常見問題解答 】
1.5 Synopsys全新基于FPGA的原型驗(yàn)證解決方案將系統(tǒng)性能提升高達(dá)3倍
電子發(fā)燒友網(wǎng)訊:新思科技公司(Synopsys)日前宣布:該公司推出其Synopsys HAPS-70系列基于FPGA的原型驗(yàn)證系統(tǒng),從而擴(kuò)展了其HAPS產(chǎn)品線以應(yīng)對(duì)系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的不斷增加的規(guī)模及復(fù)雜度。
該系統(tǒng)亮點(diǎn)在于:系統(tǒng)性能提升高達(dá)3倍;適合從單個(gè)IP單元到處理器子系統(tǒng)再到完整SoC的各種規(guī)模的設(shè)計(jì);多FPGA分區(qū)的產(chǎn)能加速高達(dá)10倍;提升糾錯(cuò)的能力和混合原型驗(yàn)證的性能;可確保IP單元的高效集成和更早的軟件開發(fā)。
2. PLD芯品新知
2.1 簡(jiǎn)化工業(yè)以太網(wǎng)設(shè)計(jì),Altera推出工業(yè)以太網(wǎng)解決方案
Altera公司11月13日宣布,提供能夠簡(jiǎn)化工廠自動(dòng)化系統(tǒng)中基于FPGA的工業(yè)以太網(wǎng)設(shè)計(jì)集成的許可結(jié)構(gòu)。這一新的許可結(jié)構(gòu)是與Softing工業(yè)自動(dòng)化有限公司聯(lián)合開發(fā)的,系統(tǒng)開發(fā)人員通過它可以使用先進(jìn)的工業(yè)以太網(wǎng)協(xié)議,沒有前端許可費(fèi)用,不需要每單元版稅報(bào)告,也沒有延期協(xié)商。
兩家公司密切協(xié)作的結(jié)果是,客戶能夠在一片Altera FPGA中實(shí)現(xiàn)各種工業(yè)以太網(wǎng)協(xié)議。所有這些都經(jīng)過了硬件測(cè)試,完全兼容。兩家公司將在2012年11月27號(hào)至29號(hào)德國(guó)紐倫堡舉行的SPS IPS Drives上演示工業(yè)以太網(wǎng)解決方案。
?
2.2 ADI FPGA夾層卡簡(jiǎn)化數(shù)據(jù)轉(zhuǎn)換器與FPGA的連接
在2012年德國(guó)慕尼黑電子元器件貿(mào)易展上,ADI公司推出了應(yīng)用JEDEC JESD204B SerDes(串行器/解串器)技術(shù)的FPGA夾層卡(FMC),它可讓數(shù)字和模擬設(shè)計(jì)人員簡(jiǎn)化高速數(shù)據(jù)轉(zhuǎn)換器與FPGA的連接。
FMC176 是一款14位250-MSPS模/數(shù)轉(zhuǎn)換器FMC,支持JESD204B 1子類確定性延遲,提供優(yōu)異的連通性和功能,以在各種基于FPGA的計(jì)算密集型應(yīng)用中迅速結(jié)合賽靈思公司的Kintex-7和Virtex-7 FPGA平臺(tái)。此外,它還采用了亞德諾半導(dǎo)體的AD9129 14位RF模/數(shù)轉(zhuǎn)換器,以支持吞吐量最高達(dá)5.6 GSPS的高速通信應(yīng)用。
2.3 Altera與Northwest開發(fā)用于高端FPGA的存儲(chǔ)器接口解決方案
電子發(fā)燒友網(wǎng)訊:Altera 公司與Northwest Logic 2012年11月14號(hào)宣布,開始提供硬件成熟的1,600 Mbps低延時(shí)DRAM (RLDRAM)3存儲(chǔ)器接口解決方案,可用于其高端28 nm Stratix V FPGA。
RLDRAM 3存儲(chǔ)器接口結(jié)合了Altera的自動(dòng)校準(zhǔn)RLDRAM 3 UniPHY IP以及Northwest Logic的全功能RLDRAM 3控制器內(nèi)核,顯著簡(jiǎn)化高端網(wǎng)絡(luò)應(yīng)用中RLDRAM 3存儲(chǔ)器和FPGA之間的接口設(shè)計(jì),同時(shí)提高存儲(chǔ)器吞吐量。
3.PLD市場(chǎng)動(dòng)態(tài)掃描
3.1 FPGA:大幅滲透醫(yī)療電子領(lǐng)域,逐步SoC化
深陷在消費(fèi)電子紅海中的OEM,不妨將目光轉(zhuǎn)向醫(yī)療電子這片需求不斷增長(zhǎng)的藍(lán)海。目前,世界各地對(duì)醫(yī)療保健的需求在不斷增長(zhǎng),對(duì)保健模式的要求也越來越高。
本文由FPGA廠商Altera醫(yī)療業(yè)務(wù)部高級(jí)市場(chǎng)經(jīng)理John Sotir、賽靈思亞太區(qū)新業(yè)務(wù)拓展經(jīng)理黃文杰及京微雅格市場(chǎng)總監(jiān)竇祥峰(人物關(guān)系:與下面圖片從左至右相互對(duì)應(yīng)即可)分別就各自在醫(yī)療電子領(lǐng)域的開發(fā)與應(yīng)用為大家談醫(yī)療成像和便攜醫(yī)療對(duì)FPGA和SoC的需求。具體分析,詳見原文:【FPGA:大幅滲透醫(yī)療電子領(lǐng)域,逐步SoC化 】
3.2 湯立人:華為采用ASIC替代FPGA系誤讀
不久前,據(jù)國(guó)外媒體報(bào)道,華為公司正在首次使用ASIC來替代其設(shè)備中的FPGA芯片,而這些芯片原本采購(gòu)于FPGA主要廠商之一Altera。該報(bào)道評(píng)論說,華為的舉動(dòng)是對(duì)“FPGA正在逐步取代ASIC地位”說法的當(dāng)頭一棒。
近日,另一家FPGA主要廠商Xilinx的高級(jí)副總裁湯立人先生則表示,所謂華為采用ASIC替代FPGA的說法系媒體誤讀(那篇報(bào)道曾造成Xilinx的競(jìng)爭(zhēng)廠商Altera的股價(jià)大跌)。實(shí)際上,湯立人剛剛拜訪了華為,并獲得了華為公司授予Xilinx的金牌供應(yīng)商獎(jiǎng)?wù)?。?jiǎng)?wù)鲁浞终f明了華為對(duì)FPGA的態(tài)度。湯先生出示金牌供應(yīng)商獎(jiǎng)牌,一方面為FPGA正了名,另一方面又含蓄地打壓了競(jìng)爭(zhēng)對(duì)手Altera,做事水平實(shí)在高超。原文詳細(xì)內(nèi)容,請(qǐng)參見:【Xilinx 湯立人:華為采用ASIC替代FPGA系誤讀 】
3.3 賽靈思(Xilinx)解讀20nm的價(jià)值:繼續(xù)領(lǐng)先一代?
電子發(fā)燒友網(wǎng)訊:20nm為創(chuàng)造更高的客戶價(jià)值提供了巨大的機(jī)會(huì),比如賽靈思,它使其客戶能夠應(yīng)用到領(lǐng)先其領(lǐng)先競(jìng)爭(zhēng)對(duì)手整整一代的產(chǎn)品系列,而且將為他們提供比以往任何時(shí)候都更具吸引力的ASIC和ASSP可編程替代方案。
賽靈思正在打造20nm All Programmable 產(chǎn)品系列,專門滿足下一代的、更加“智能”、集成度更高、亟需更高帶寬的系統(tǒng)。
把20nm技術(shù)部署在一個(gè)All Programmable FPGA和第二代SoC和3D IC技術(shù)相結(jié)合的產(chǎn)品系列之中,將使得賽靈思能夠提供領(lǐng)先典型工藝節(jié)點(diǎn)整整一代的更高價(jià)值,同時(shí)也使得賽靈思及其客戶都能夠領(lǐng)先其競(jìng)爭(zhēng)對(duì)手整整一代。當(dāng)賽靈思的產(chǎn)品系列正式推出的時(shí)候?qū)?huì)宣布每個(gè)系列的更多細(xì)節(jié)。關(guān)于Xilinx 20nm詳細(xì)內(nèi)容,參見原文詳解:【賽靈思(Xilinx)解讀20nm的價(jià)值:繼續(xù)領(lǐng)先一代 】
3.4?傳聞不攻自破?華為和Altera合力實(shí)現(xiàn)2.5D異構(gòu)封裝技術(shù)!
電子發(fā)燒友網(wǎng)訊:【編譯/Triquinne】為打破通訊系統(tǒng)內(nèi)存帶寬限制,華為和Altera將合力研發(fā)以2.5D封裝形式集成FPGA和內(nèi)存單元。這一消息的公布,使得之前關(guān)于華為或使用ASIC而導(dǎo)致Altera公司財(cái)務(wù)狀況業(yè)績(jī)不佳的傳聞不攻自破。
新2.5-D設(shè)備將取代10至20 DDR存儲(chǔ)器以及目前華為系統(tǒng)正在使用的ASIC,節(jié)省了近18%的電路板空間和兩倍的帶寬/瓦。廣泛的I/O組件將支持8個(gè)128位渠道;FPGA將包括華為邏輯、PCI Express模塊以及至少3 Gbit / s的SERDES鏈路。
Mohammed表示一切充滿著未知,希望大家一起分享創(chuàng)意確保技術(shù)成功。但就算不成功,也沒什么好驚訝的,畢竟未知因素太多。2.5D的方法是由硅通孔向完整3-D堆疊芯片轉(zhuǎn)變的中間步驟。就在兩個(gè)星期前,一位分析師推測(cè)Altera公司的財(cái)務(wù)狀況業(yè)績(jī)的下降是由于華為FPGA設(shè)計(jì)的減少。關(guān)于分析師預(yù)測(cè)相關(guān)文章詳見電子發(fā)燒友網(wǎng)報(bào)道:【華為ASIC設(shè)計(jì)案,F(xiàn)PGA雙雄勝算幾何??】,事后Xilinx對(duì)此事的反應(yīng)請(qǐng)瀏覽電子發(fā)燒友網(wǎng)報(bào)道:【湯立人:華為采用ASIC替代FPGA系誤讀?】。原文鏈接:【傳聞不攻自破?華為和Altera合力實(shí)現(xiàn)2.5D異構(gòu)封裝技術(shù)!】
——電子發(fā)燒友網(wǎng)整合,本站版權(quán)所有,轉(zhuǎn)載請(qǐng)注明出處!
評(píng)論