資料介紹
引言
目前,隨著視頻處理領(lǐng)域的不斷深入發(fā)展,作為其實(shí)現(xiàn)的主要平臺(tái)——DSP系統(tǒng)的設(shè)計(jì)成為了決定視頻處理算法是否能高速實(shí)時(shí)運(yùn)行的首要因素。
一個(gè)優(yōu)秀的DSP系統(tǒng)框架應(yīng)該至少具有功能的高效實(shí)施性和良好的軟硬件擴(kuò)展性。本文介紹的這種基于視頻處理的DSP系統(tǒng)的框架正是以傳統(tǒng)的數(shù)字信號(hào)處理方式為基礎(chǔ),以高效性和擴(kuò)展性為目標(biāo),并且能夠適應(yīng)大多數(shù)的器件而提出的在硬件上和在軟件上的解決方案。
可通用設(shè)計(jì)模式的思路
硬件結(jié)構(gòu)
傳統(tǒng)的數(shù)字信號(hào)處理過(guò)程是由“ADC + DSP + DAC”這種模式構(gòu)成的,其中并未具體的明確指出存儲(chǔ)器的如何使用以及ADC、DSP和DAC之間的數(shù)字邏輯電路關(guān)系如何,而這兩點(diǎn)正是實(shí)現(xiàn)高效實(shí)時(shí)系統(tǒng)的關(guān)鍵所在。
以視頻處理為背景,基于可通用設(shè)計(jì)模式的思路從硬件功能上將DSP系統(tǒng)按圖1中所示的模塊框圖設(shè)計(jì)。從圖中可以看到整個(gè)DSP系統(tǒng)被分為六大模塊:DSP模塊、ADC模塊、DAC模塊、存儲(chǔ)器模塊、數(shù)字邏輯電路模塊和其它模塊。其中,數(shù)字邏輯電路模塊起到了模塊間相互通信的中間“橋”作用,通常選用具有足夠的可編程引腳和內(nèi)部邏輯單元的CPLD或FPGA加上適當(dāng)數(shù)目的開(kāi)關(guān)器件來(lái)實(shí)現(xiàn);而存儲(chǔ)器模塊則由針對(duì)DSP模塊、ADC模塊和DAC模塊的三個(gè)獨(dú)立且結(jié)構(gòu)相同的子模塊組成。

由于各存儲(chǔ)器子模塊間的地址總線(xiàn)、數(shù)據(jù)總線(xiàn)和控制總線(xiàn)的相互獨(dú)立,通過(guò)數(shù)字邏輯電路模塊可以使ADC、DSP和DAC三個(gè)模塊在同一時(shí)刻擁有各自獨(dú)立的存儲(chǔ)空間從而為三者的并行無(wú)阻礙運(yùn)行提供了有效的硬件保證。如圖2中所示,三個(gè)存儲(chǔ)器子模塊處于循環(huán)式的流水線(xiàn)工作狀態(tài),它們?cè)谙到y(tǒng)中的地位等價(jià);其中每個(gè)存儲(chǔ)器子模塊一般都以整幀圖像為存儲(chǔ)單位,故可簡(jiǎn)稱(chēng)為幀存。整個(gè)系統(tǒng)處于ADC、DSP和DAC三個(gè)模塊同步并行的工作方式,即DSP處理當(dāng)前幀圖像的同時(shí)ADC正采集下一幀圖像而DAC正傳送上一幀圖像給顯示設(shè)備,這樣DSP只負(fù)責(zé)圖像的處理過(guò)程而不涉及圖像在存儲(chǔ)空間中的簡(jiǎn)單搬移。
相應(yīng)的數(shù)字邏輯電路模塊按圖3中所示的互相關(guān)聯(lián)的各子模塊來(lái)設(shè)計(jì)。其中,操作控制子模塊用于實(shí)現(xiàn)DSP對(duì)ADC及DAC的控制(復(fù)位或下電ADC及DAC、選擇標(biāo)準(zhǔn)I2C或模擬I2C進(jìn)行配置、同步三者的并行等)與DSP外部中斷的使能,并控制圖3中其它的子模塊;狀態(tài)計(jì)數(shù)子模塊用于產(chǎn)生四類(lèi)狀態(tài):上電初始態(tài)和三類(lèi)工作態(tài);ADC或DAC譯址及控制轉(zhuǎn)化子模塊用于產(chǎn)生ADC或DAC控制相應(yīng)存儲(chǔ)空間的邏輯;狀態(tài)切換控制子模塊則通過(guò)接收?qǐng)D3中其它子模塊的信息來(lái)最終實(shí)現(xiàn)存儲(chǔ)空間與ADC、DSP及DAC的相互對(duì)應(yīng)。

當(dāng)系統(tǒng)設(shè)計(jì)中不要求使用DAC或ADC時(shí),圖4中示出了圖1中模塊互連部分與圖2的簡(jiǎn)化;由此可以看出以上基于可通用設(shè)計(jì)模式的DSP系統(tǒng)框架簡(jiǎn)化為了具有以乒乓式存取的雙存儲(chǔ)器子模塊的情況,故基于乒乓式存取的數(shù)據(jù)系統(tǒng)是其特例。此外,該框架可以實(shí)現(xiàn)多路ADC及多路DAC的并行工作,通常選用相應(yīng)數(shù)目的SDRAM作為存儲(chǔ)器子模塊來(lái)配合使用。
目前,隨著視頻處理領(lǐng)域的不斷深入發(fā)展,作為其實(shí)現(xiàn)的主要平臺(tái)——DSP系統(tǒng)的設(shè)計(jì)成為了決定視頻處理算法是否能高速實(shí)時(shí)運(yùn)行的首要因素。
一個(gè)優(yōu)秀的DSP系統(tǒng)框架應(yīng)該至少具有功能的高效實(shí)施性和良好的軟硬件擴(kuò)展性。本文介紹的這種基于視頻處理的DSP系統(tǒng)的框架正是以傳統(tǒng)的數(shù)字信號(hào)處理方式為基礎(chǔ),以高效性和擴(kuò)展性為目標(biāo),并且能夠適應(yīng)大多數(shù)的器件而提出的在硬件上和在軟件上的解決方案。
可通用設(shè)計(jì)模式的思路
硬件結(jié)構(gòu)
傳統(tǒng)的數(shù)字信號(hào)處理過(guò)程是由“ADC + DSP + DAC”這種模式構(gòu)成的,其中并未具體的明確指出存儲(chǔ)器的如何使用以及ADC、DSP和DAC之間的數(shù)字邏輯電路關(guān)系如何,而這兩點(diǎn)正是實(shí)現(xiàn)高效實(shí)時(shí)系統(tǒng)的關(guān)鍵所在。
以視頻處理為背景,基于可通用設(shè)計(jì)模式的思路從硬件功能上將DSP系統(tǒng)按圖1中所示的模塊框圖設(shè)計(jì)。從圖中可以看到整個(gè)DSP系統(tǒng)被分為六大模塊:DSP模塊、ADC模塊、DAC模塊、存儲(chǔ)器模塊、數(shù)字邏輯電路模塊和其它模塊。其中,數(shù)字邏輯電路模塊起到了模塊間相互通信的中間“橋”作用,通常選用具有足夠的可編程引腳和內(nèi)部邏輯單元的CPLD或FPGA加上適當(dāng)數(shù)目的開(kāi)關(guān)器件來(lái)實(shí)現(xiàn);而存儲(chǔ)器模塊則由針對(duì)DSP模塊、ADC模塊和DAC模塊的三個(gè)獨(dú)立且結(jié)構(gòu)相同的子模塊組成。

由于各存儲(chǔ)器子模塊間的地址總線(xiàn)、數(shù)據(jù)總線(xiàn)和控制總線(xiàn)的相互獨(dú)立,通過(guò)數(shù)字邏輯電路模塊可以使ADC、DSP和DAC三個(gè)模塊在同一時(shí)刻擁有各自獨(dú)立的存儲(chǔ)空間從而為三者的并行無(wú)阻礙運(yùn)行提供了有效的硬件保證。如圖2中所示,三個(gè)存儲(chǔ)器子模塊處于循環(huán)式的流水線(xiàn)工作狀態(tài),它們?cè)谙到y(tǒng)中的地位等價(jià);其中每個(gè)存儲(chǔ)器子模塊一般都以整幀圖像為存儲(chǔ)單位,故可簡(jiǎn)稱(chēng)為幀存。整個(gè)系統(tǒng)處于ADC、DSP和DAC三個(gè)模塊同步并行的工作方式,即DSP處理當(dāng)前幀圖像的同時(shí)ADC正采集下一幀圖像而DAC正傳送上一幀圖像給顯示設(shè)備,這樣DSP只負(fù)責(zé)圖像的處理過(guò)程而不涉及圖像在存儲(chǔ)空間中的簡(jiǎn)單搬移。
相應(yīng)的數(shù)字邏輯電路模塊按圖3中所示的互相關(guān)聯(lián)的各子模塊來(lái)設(shè)計(jì)。其中,操作控制子模塊用于實(shí)現(xiàn)DSP對(duì)ADC及DAC的控制(復(fù)位或下電ADC及DAC、選擇標(biāo)準(zhǔn)I2C或模擬I2C進(jìn)行配置、同步三者的并行等)與DSP外部中斷的使能,并控制圖3中其它的子模塊;狀態(tài)計(jì)數(shù)子模塊用于產(chǎn)生四類(lèi)狀態(tài):上電初始態(tài)和三類(lèi)工作態(tài);ADC或DAC譯址及控制轉(zhuǎn)化子模塊用于產(chǎn)生ADC或DAC控制相應(yīng)存儲(chǔ)空間的邏輯;狀態(tài)切換控制子模塊則通過(guò)接收?qǐng)D3中其它子模塊的信息來(lái)最終實(shí)現(xiàn)存儲(chǔ)空間與ADC、DSP及DAC的相互對(duì)應(yīng)。

當(dāng)系統(tǒng)設(shè)計(jì)中不要求使用DAC或ADC時(shí),圖4中示出了圖1中模塊互連部分與圖2的簡(jiǎn)化;由此可以看出以上基于可通用設(shè)計(jì)模式的DSP系統(tǒng)框架簡(jiǎn)化為了具有以乒乓式存取的雙存儲(chǔ)器子模塊的情況,故基于乒乓式存取的數(shù)據(jù)系統(tǒng)是其特例。此外,該框架可以實(shí)現(xiàn)多路ADC及多路DAC的并行工作,通常選用相應(yīng)數(shù)目的SDRAM作為存儲(chǔ)器子模塊來(lái)配合使用。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 交流采樣技術(shù)及其DSP設(shè)計(jì)實(shí)現(xiàn)
- 系統(tǒng)仿真及其Matlab實(shí)現(xiàn) 27次下載
- 基于ADMCF341DSP控制器的改進(jìn)型單次電流傳感方法及其實(shí)現(xiàn)
- 交流伺服系統(tǒng)通用技術(shù)條件資料分享 4次下載
- DSP嵌入式系統(tǒng)開(kāi)發(fā)典型案例,第9章 Viterbi譯碼及其實(shí)現(xiàn) 4次下載
- 恒壓供水系統(tǒng)控制策略及其實(shí)現(xiàn) 15次下載
- 基于云計(jì)算的電力調(diào)度軟交換系統(tǒng)研究及其實(shí)現(xiàn) 8次下載
- SVPWM在變頻調(diào)速系統(tǒng)中的應(yīng)用及其DSP實(shí)現(xiàn) 9次下載
- 地區(qū)電網(wǎng)數(shù)據(jù)采集與監(jiān)控系統(tǒng)通用技術(shù) 18次下載
- 線(xiàn)性調(diào)頻信號(hào)數(shù)字脈壓的分析及其實(shí)現(xiàn)系統(tǒng) 4次下載
- 直擴(kuò)QPSK系統(tǒng)中Costas環(huán)原理及其實(shí)現(xiàn) 0次下載
- 基于DSP的CT圖像重建研究及其實(shí)現(xiàn)
- 機(jī)載航電系統(tǒng)通用ATS設(shè)計(jì)
- 數(shù)字清江GIS平臺(tái)設(shè)計(jì)及其實(shí)現(xiàn)
- 3G業(yè)務(wù)及其實(shí)現(xiàn)
- 示波器的采集模式及其作用 1.9k次閱讀
- 一種高性能多通道通用DMA設(shè)計(jì)與實(shí)現(xiàn) 1.1k次閱讀
- 基于DSP實(shí)現(xiàn)多幀數(shù)據(jù)準(zhǔn)確通信系統(tǒng)的設(shè)計(jì) 2.6k次閱讀
- 基于XC95108芯片實(shí)現(xiàn)DSP和ARM的并行通信系統(tǒng)的設(shè)計(jì) 5.7k次閱讀
- 基于DSP技術(shù)和USB通信技術(shù)相結(jié)合實(shí)現(xiàn)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 1.1w次閱讀
- 基于定點(diǎn)DSP系列ADSP2181芯片實(shí)現(xiàn)通用多DSP目標(biāo)系統(tǒng)的設(shè)計(jì) 1.6k次閱讀
- 一款基于DSP內(nèi)核處理器的FPGA驗(yàn)證實(shí)現(xiàn)設(shè)計(jì) 1.4k次閱讀
- 基于PPI接口的紅外視頻處理通用模塊構(gòu)架應(yīng)用研究 1.6k次閱讀
- 怎樣設(shè)計(jì)實(shí)現(xiàn)一個(gè)基于DSP和PCI總線(xiàn)的通信數(shù)據(jù)采集系統(tǒng)? 2.2k次閱讀
- 干貨:動(dòng)力電池系統(tǒng)失效模式分析! 1.1w次閱讀
- 基于EMIF接口的DSP控制系統(tǒng)設(shè)計(jì) 6.5k次閱讀
- 基于DSP的智能電源系統(tǒng)設(shè)計(jì) 6.2k次閱讀
- 基于DSP的語(yǔ)音識(shí)別系統(tǒng)的實(shí)現(xiàn)及分析 1.1w次閱讀
- 基于DSP的H.324終端實(shí)現(xiàn) 1.2k次閱讀
- 基于MPLS的VPN技術(shù)原理及其實(shí)現(xiàn) 1.3k次閱讀
下載排行
本周
- 1MDD品牌三極管BC807數(shù)據(jù)手冊(cè)
- 3.00 MB | 次下載 | 免費(fèi)
- 2MDD品牌三極管BC817數(shù)據(jù)手冊(cè)
- 2.51 MB | 次下載 | 免費(fèi)
- 3MDD品牌三極管D882數(shù)據(jù)手冊(cè)
- 3.49 MB | 次下載 | 免費(fèi)
- 4MDD品牌三極管MMBT2222A數(shù)據(jù)手冊(cè)
- 3.26 MB | 次下載 | 免費(fèi)
- 5MDD品牌三極管MMBTA56數(shù)據(jù)手冊(cè)
- 3.09 MB | 次下載 | 免費(fèi)
- 6MDD品牌三極管MMBTA92數(shù)據(jù)手冊(cè)
- 2.32 MB | 次下載 | 免費(fèi)
- 7STM32G474 HRTIME PWM 丟波問(wèn)題分析與解決
- 1.00 MB | 次下載 | 3 積分
- 8新能源電動(dòng)汽車(chē)高壓線(xiàn)束的銅鋁連接解決方案
- 2.71 MB | 次下載 | 2 積分
本月
- 1愛(ài)華AIWA HS-J202維修手冊(cè)
- 3.34 MB | 37次下載 | 免費(fèi)
- 2NB-IoT芯片廠(chǎng)商的資料說(shuō)明
- 0.31 MB | 22次下載 | 1 積分
- 3PC5502負(fù)載均流控制電路數(shù)據(jù)手冊(cè)
- 1.63 MB | 22次下載 | 免費(fèi)
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測(cè)距通信定位模塊規(guī)格書(shū)
- 838.47 KB | 5次下載 | 免費(fèi)
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8蘇泊爾DCL6909(即CHK-S009)單芯片電磁爐原理圖資料
- 0.08 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開(kāi)源硬件-PMP21529.1-4 開(kāi)關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191439次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問(wèn)
發(fā)資料
發(fā)視頻
上傳資料賺積分
評(píng)論