完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 仿真
仿真(Simulation),即使用項(xiàng)目模型將特定于某一具體層次的不確定性轉(zhuǎn)化為它們對(duì)目標(biāo)的影響,該影響是在項(xiàng)目仿真項(xiàng)目整體的層次上表示的。項(xiàng)目仿真利用計(jì)算機(jī)模型和某一具體層次的風(fēng)險(xiǎn)估計(jì),一般采用蒙特卡洛法進(jìn)行仿真。
文章:2323個(gè) 瀏覽:135548次 帖子:2797個(gè)
通過(guò)多樣的幾何形狀來(lái)訓(xùn)練機(jī)器人從仿真到現(xiàn)實(shí)轉(zhuǎn)換的裝配技能
家庭和工業(yè)環(huán)境中的大多數(shù)物品都由多個(gè)部件組裝而成。而裝配工作一般交給人工,但在汽車(chē)等一些行業(yè),機(jī)器人裝配已十分普遍。 這些機(jī)器人大多用于執(zhí)行重復(fù)性較高的...
調(diào)試指的是在遇到工程問(wèn)題的時(shí)候,通過(guò)一些手段來(lái)進(jìn)一步診斷問(wèn)題原因,探索解決方法,最終使得系統(tǒng)功能正常運(yùn)行的必要過(guò)程。
被人忽視的“ILD”指標(biāo),竟隱藏著高速設(shè)計(jì)的核心思維
經(jīng)常把高速信號(hào)做砸的朋友們都知道要關(guān)心通道的插損“IL”這個(gè)無(wú)源指標(biāo),而那些能把高速信號(hào)做好的朋友除了關(guān)注 它之外,一定還會(huì)去關(guān)注一個(gè)縮寫(xiě)叫“ILD”的指標(biāo)。
2024-11-25 標(biāo)簽:仿真無(wú)源高速設(shè)計(jì) 1405 0
UltraEM?的Corner Sweep仿真實(shí)例
UltraEM可以使用Corner Sweep來(lái)仿真工藝變化對(duì)器件結(jié)構(gòu)造成的影響,具體包含三種仿真模式:MonteCarlo仿真、Perturbatio...
2023-06-19 標(biāo)簽:物聯(lián)網(wǎng)電感仿真 1404 0
為了確保IC符合其規(guī)格,在IC制造過(guò)程中設(shè)計(jì)了幾層工程安全因素,以平均可能的誤差。沒(méi)有工程團(tuán)隊(duì)愿意運(yùn)送“不合格”的零件。因此,設(shè)計(jì)人員在零件規(guī)格方面留有...
在《HyperLynx 2409丨新一代電子系統(tǒng)設(shè)計(jì)的革新之旅(上)》中,我們介紹了HyperLynx 2409的新增部分。接下來(lái),我們將繼續(xù)深入探討這...
2024-11-12 標(biāo)簽:電源電子系統(tǒng)仿真 1401 0
FPGA的設(shè)計(jì)流程包括算法設(shè)計(jì)、代碼仿真以及設(shè)計(jì)、板機(jī)調(diào)試,設(shè)計(jì)者以及實(shí)際需求建立算法架構(gòu),利用EDA建立設(shè)計(jì)方案或HD編寫(xiě)設(shè)計(jì)代碼,通過(guò)代碼仿真保證設(shè)...
芯和半導(dǎo)體射頻系統(tǒng)仿真解決方案全面進(jìn)入云平臺(tái)時(shí)代
近幾年,隨著全球從4G到5G的演進(jìn),對(duì)于以智能手機(jī)為代表的移動(dòng)終端設(shè)備來(lái)說(shuō),射頻模塊需要處理的頻段數(shù)量和頻率大幅增加,帶來(lái)手機(jī)內(nèi)部射頻模塊的復(fù)雜度加劇,...
2023-03-09 標(biāo)簽:仿真5G射頻系統(tǒng) 1394 0
阻塞賦值與非阻塞賦值區(qū)別 異步復(fù)位、同步復(fù)位和異步復(fù)位同步撤銷(xiāo)
前不久一位朋友發(fā)來(lái)一道驗(yàn)證題,雖然題目不是很復(fù)雜,但是琢磨了下感覺(jué)其中需要掌握的內(nèi)容還是很多的,正所謂麻雀雖小五臟俱全。下面將對(duì)此題涉及的一些內(nèi)容進(jìn)行挖...
結(jié)合案例,將中興WCDMA的網(wǎng)絡(luò)仿真結(jié)果與試驗(yàn)網(wǎng)路測(cè)結(jié)果進(jìn)行對(duì)比分析。 分析結(jié)果表明,二者的誤差可以控制在可接受的范圍之內(nèi),從而驗(yàn)證WCDMA網(wǎng)絡(luò)仿真結(jié)...
法動(dòng)科技系統(tǒng)級(jí)電路仿真設(shè)計(jì)平臺(tái)FDSPICE介紹
5G和5.5G的快速發(fā)展與普遍應(yīng)用,對(duì)原模擬電路仿真工具提出了新的挑戰(zhàn)和更高要求。市場(chǎng)與用戶(hù)需要電路仿真工具具備更高精度、更強(qiáng)算力和更靈活的功能,以支持...
使用Matlab實(shí)現(xiàn)了一個(gè)通用無(wú)源網(wǎng)絡(luò)仿真引擎
本節(jié)主要是對(duì)通用無(wú)源電路網(wǎng)絡(luò)的原理圖構(gòu)建和電路仿真。主要介紹了電路方程的改進(jìn)節(jié)點(diǎn)法和原理圖構(gòu)建中所使用的圖論相關(guān)分析方法。最后結(jié)合實(shí)際濾波器電路,使用M...
2023-02-20 標(biāo)簽:matlab仿真無(wú)源網(wǎng)絡(luò) 1388 0
封裝設(shè)計(jì)與仿真工具現(xiàn)狀及發(fā)展趨勢(shì)
集成電路和電子系統(tǒng)的快速發(fā)展,推動(dòng)著封裝和集成技術(shù)向著輕型化、高集成度、多樣化的方向不斷革新,也帶動(dòng)了封裝的電/熱/機(jī)械及結(jié)構(gòu)的設(shè)計(jì)與仿真工具的快速發(fā)展。
電源抑制(Power Supply Rejection)能力是SoC系統(tǒng)中電源模塊很重要的指標(biāo),在當(dāng)今數(shù)字和模擬電路高度集成的趨勢(shì)下,一個(gè)能提供穩(wěn)定輸出...
什么是ASIC設(shè)計(jì)?使用HDL和SystemC代碼生成進(jìn)行ASIC設(shè)計(jì)
ASIC 設(shè)計(jì)是開(kāi)發(fā)復(fù)雜電子系統(tǒng)的過(guò)程。該系統(tǒng)可制造成特殊用途的半導(dǎo)體設(shè)備,通常用于大批量應(yīng)用或具有嚴(yán)格的功耗、性能和尺寸限制的應(yīng)用。ASIC 系統(tǒng)設(shè)計(jì)...
一種負(fù)電壓產(chǎn)生電路的結(jié)構(gòu)
由于負(fù)電壓在電路設(shè)計(jì)過(guò)程中有時(shí)候是需要的,比如對(duì)微弱信號(hào)放大時(shí)需要對(duì)運(yùn)放進(jìn)行正負(fù)雙電壓供電(任何運(yùn)放都既可以用單電壓也可以用正負(fù)雙電壓供電,但在此時(shí)若用...
2023-04-20 標(biāo)簽:電路設(shè)計(jì)負(fù)電壓仿真 1365 0
邏輯功能的門(mén)級(jí)實(shí)現(xiàn)受門(mén)扇入的限制。本文探討了邏輯分解、分組和電平增加,以在有限的輸入門(mén)下實(shí)現(xiàn)邏輯功能。 了解如何利用 組合邏輯功能 并簡(jiǎn)化組合邏輯電路!...
2023-01-27 標(biāo)簽:電路設(shè)計(jì)仿真邏輯 1362 0
一種集成Helmholtz諧振腔的聲壓增強(qiáng)型PMUT設(shè)計(jì)
壓電式微機(jī)械超聲波換能器(PMUT)在醫(yī)療成像、測(cè)距、無(wú)損檢測(cè)和流量感應(yīng)等領(lǐng)域有著廣闊的應(yīng)用前景。PMUT通過(guò)撓性膜的振動(dòng)輸出超聲壓力波,因此,輸出聲壓...
編輯推薦廠(chǎng)商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |