完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 寄存器
寄存器是中央處理器內(nèi)的組成部分。寄存器是有限存貯容量的高速存貯部件,它們可用來暫存指令、數(shù)據(jù)和地址。在中央處理器的控制部件中,包含的寄存器有指令寄存器(IR)和程序計(jì)數(shù)器(PC)。在中央處理器的算術(shù)及邏輯部件中,存器有累加器(ACC)。
文章:3686個(gè) 瀏覽:129247次 帖子:6096個(gè)
關(guān)于PWM發(fā)生器的性能分析和應(yīng)用介紹
在這篇實(shí)例之前,說點(diǎn)自己的兩點(diǎn)感受。 一、這個(gè)zynq開發(fā)流程基本上是這樣一個(gè)節(jié)奏:PlanAhead為軟硬件結(jié)合的載體,在此可以設(shè)計(jì)硬件,然后將硬件導(dǎo)...
分享關(guān)于用戶IP設(shè)計(jì)和應(yīng)用程序設(shè)計(jì)流程
通過前面的幾個(gè)例子,我們可以看出,在使用Zynq做設(shè)計(jì)時(shí),合理使用Xilinx已有的IP核非常的關(guān)鍵,可以極大地方便與簡(jiǎn)化我們的開發(fā)。但是有的時(shí)候我們需...
2019-10-06 標(biāo)簽:fpga寄存器應(yīng)用程序 1.3k 0
關(guān)于處理FPGA輸出時(shí)鐘和數(shù)據(jù)的方法介紹
在FPGA的源同步的系統(tǒng)設(shè)計(jì)中,常常我們會(huì)碰到把隨路時(shí)鐘和數(shù)據(jù)一同輸出的情形,如同下面的系統(tǒng): 在這樣的系統(tǒng)中,要求輸出時(shí)鐘o_clk和o_dat要由嚴(yán)...
地址空間(Address Space)。任何程序跑在IA-32處理器上的時(shí)候都可以看到一個(gè)線性地址空間,該地址空間大小為2的32次方。該線性地址空間需要...
2017-02-04 標(biāo)簽:寄存器嵌入式設(shè)計(jì)x86處理器 2k 1
每通道 1.5Msps 快速 16 位 8 通道同時(shí)采樣 SAR ADC 在高達(dá)奈奎斯特頻率保持 AC 性能
凌力爾特公司 (Linear Technology Corporation) 推出16 位、每通道 1.5Msps、無延遲逐次逼近型寄存器(SAR) A...
FPGA和CPLD內(nèi)部自復(fù)位電路設(shè)計(jì)方案
本文描述了復(fù)位的定義,分類及不同復(fù)位設(shè)計(jì)的影響,并討論了針對(duì)FPGA和CPLD的內(nèi)部自復(fù)位方案。
Diodes為強(qiáng)化CMOS邏輯系列新增移位寄存器及譯碼器
Diodes公司 (Diodes Incorporated) 為旗下強(qiáng)化了的74HC、74HCT、74AHC及74AHCT CMOS (互補(bǔ)金屬氧化物...
MCU的支撐電路一般需要外部時(shí)鐘來給MCU提供時(shí)鐘信號(hào),而外部時(shí)鐘的頻率可能偏低,為了使系統(tǒng)更加快速穩(wěn)定運(yùn)行,需要提升系統(tǒng)所需要的時(shí)鐘頻率。這就得用到鎖...
2012-09-21 標(biāo)簽:MCU鎖相環(huán)AVR單片機(jī) 2.5k 0
基于VerilogHDL語言的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)
引言 數(shù)字濾波器是語音與圖像處理、模式識(shí)別、雷達(dá)信號(hào)處理、頻譜分析等應(yīng)用中的一種基本的處理部件, 它能滿足波器對(duì)幅度和相位特性的嚴(yán)格要求, 避免模擬濾波...
2012-08-13 標(biāo)簽:寄存器數(shù)字濾波器FIR 4.1k 0
基于GSM通信和動(dòng)態(tài)重構(gòu)技術(shù)的FPGA動(dòng)態(tài)配置
隨著現(xiàn)場(chǎng)可編程門陣列的廣泛應(yīng)用,對(duì)其進(jìn)行靈活的重新配置的研究也越來越多。目前絕大多數(shù)FPGA都是基于查找表LUT(Look UP Table)的技術(shù),采...
引言 當(dāng)人們考慮有兩個(gè)圖像傳感器的應(yīng)用時(shí),首先很可能想到的是一個(gè)三維攝相機(jī)。不過,也有許多設(shè)計(jì)可以通過使用來自兩個(gè)圖像傳感器的數(shù)據(jù)進(jìn)行改善;一個(gè)例子是汽...
作為設(shè)計(jì)者,在 FPGA 設(shè)計(jì)中您可以訪問眾多外設(shè)器件的內(nèi)部 寄存器 。一旦將FPGA設(shè)計(jì)下載到目標(biāo)器件中并且代碼已經(jīng)運(yùn)行在相應(yīng)處理器上,與這些寄存器進(jìn)...
解決軟硬件接口的嵌入式系統(tǒng)設(shè)計(jì)實(shí)例
本文從兩個(gè)設(shè)計(jì)實(shí)例的比較入手,介紹了嵌入式系統(tǒng)的設(shè)計(jì)原則以及關(guān)于寄存器及其域的種種考慮。
2011-11-01 標(biāo)簽:寄存器嵌入式系統(tǒng) 1.4k 0
DM642和CPLD外部中斷的寄存器式鍵盤設(shè)計(jì)
介紹了一種采用DM642和CPLD相配合的擴(kuò)展鍵盤方法。CPLD管理鍵盤電路中的芯片邏輯,DM642的外部中斷監(jiān)控按鍵的狀態(tài)。簡(jiǎn)單闡述了鍵盤的分類,給出...
基于ADIS16365的慣性傳感系統(tǒng)設(shè)計(jì)
設(shè)計(jì)了以LM3S8962為核心處理器,以ADIS16365為慣性傳感器的慣性系統(tǒng)。該系統(tǒng)利用ADIS16365自身的數(shù)據(jù)處理功能對(duì)三軸角速度和角加速度數(shù)...
本文采用的矩陣-樹狀結(jié)構(gòu)移位寄存器,配合指令預(yù)處理技術(shù),能有效實(shí)現(xiàn)32位數(shù)據(jù)的移位操作,并兼容INTEL X86系列的所有移位類指令還可作為通用硬件方便...
基于FPGA的移位寄存器流水線結(jié)構(gòu)FFT處理器
快速傅里葉變換(FFT)在雷達(dá)、通信和電子對(duì)抗等領(lǐng)域有廣泛應(yīng)用。近年來現(xiàn)場(chǎng)可編程門陣列(FPGA)的飛速發(fā)展,與DSP技術(shù)相比,由于其并行信號(hào)處理結(jié)構(gòu),...
德國(guó)赫優(yōu)訊netTAP 30網(wǎng)關(guān)在美國(guó)邦納傳感器上的應(yīng)用說明
一.?系統(tǒng)設(shè)計(jì)? 在某工廠的自動(dòng)控制項(xiàng)目中,需要將相隔?3公里的兩臺(tái)西門子?S7-300控制系統(tǒng)設(shè)備實(shí)現(xiàn)數(shù)據(jù)交換。由于兩設(shè)備相距甚遠(yuǎn),而且間隔山
2010-09-20 標(biāo)簽:寄存器 676 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |