完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > cpld
CPLD(Complex Programmable Logic Device)復(fù)雜可編程邏輯器件,是從PAL和GAL器件發(fā)展出來(lái)的器件,相對(duì)而言規(guī)模大,結(jié)構(gòu)復(fù)雜,屬于大規(guī)模集成電路范圍。是一種用戶(hù)根據(jù)各自需要而自行構(gòu)造邏輯功能的數(shù)字集成電路。其基本設(shè)計(jì)方法是借助集成開(kāi)發(fā)軟件平臺(tái),用原理圖、硬件描述語(yǔ)言等方法,生成相應(yīng)的目標(biāo)文件,通過(guò)下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標(biāo)芯片中,實(shí)現(xiàn)設(shè)計(jì)的數(shù)字系統(tǒng)。
文章:653個(gè) 瀏覽:171255次 帖子:502個(gè)
大唐電信FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享(2)
異步設(shè)計(jì)不是總能滿(mǎn)足(它們所饋送的觸發(fā)器的)建立和保持時(shí)間的要求。因此,異步輸入常常會(huì)把錯(cuò)誤的數(shù)據(jù)鎖存到觸發(fā)器,或者使觸發(fā)器進(jìn)入亞穩(wěn)定的狀態(tài),在該狀態(tài)下...
大唐電信FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享(1)
在數(shù)字電路的設(shè)計(jì)中,時(shí)序設(shè)計(jì)是一個(gè)系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對(duì)時(shí)序控制的抽象度也相應(yīng)提高,因此在設(shè)計(jì)中較難把握,但在理解RTL電路時(shí)序模型...
千萬(wàn)門(mén)級(jí)國(guó)產(chǎn)FPGA芯片突破還待時(shí)日
同創(chuàng)國(guó)芯董事長(zhǎng)祝昌華在發(fā)布會(huì)上表示:“全球FPGA芯片市場(chǎng)規(guī)模大約50億美元左右,其中中國(guó)約15億美元。由于行業(yè)的技術(shù)以及資本門(mén)檻比較高,美國(guó)廠商占據(jù)了...
2016-01-18 標(biāo)簽:FPGACPLD半導(dǎo)體芯片 7868 0
五大優(yōu)勢(shì)凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長(zhǎng)
可編程邏輯器件的兩種類(lèi)型是現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。在這兩類(lèi)可編程邏輯器件中,F(xiàn)PGA是在PAL、GAL、EPLD等...
CPLD單穩(wěn)態(tài)電子電路設(shè)計(jì)詳解
隨著電子技術(shù)特別是數(shù)字集成電路技術(shù)的迅猛發(fā)展,市面上出現(xiàn)了FPGA、CPLD等大規(guī)模數(shù)字集成電路,并且其工作速度和產(chǎn)品質(zhì)量不斷提高。
2015-05-22 標(biāo)簽:CPLD應(yīng)用電路開(kāi)關(guān)控制 3332 0
采用CPLD電器定時(shí)開(kāi)關(guān)控制系統(tǒng)電路
隨著當(dāng)今社會(huì)工作和生活節(jié)奏的加快,人們對(duì)許多電器、儀器、設(shè)備的自動(dòng)化要求也越來(lái)越高,但現(xiàn)有的許多電器還不具備定時(shí)開(kāi)啟和關(guān)閉功能,許多需要在固定時(shí)間開(kāi)關(guān)的...
2015-03-18 標(biāo)簽:CPLD應(yīng)用電路開(kāi)關(guān)控制 2489 0
CPLD與FPGA的發(fā)展與應(yīng)用之對(duì)比
可編程邏輯器件(PLD)給數(shù)字系統(tǒng)的設(shè)計(jì)帶來(lái)了革命性的變化。他的影響絲毫不亞于20世紀(jì)70年代單片機(jī)的發(fā)明和使用,可以毫不夸張的講,PLD能完成任何數(shù)字...
2015-02-04 標(biāo)簽:FPGACPLD數(shù)字通信系統(tǒng) 1.3萬(wàn) 0
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)作為專(zhuān)用集成電路(ASIC)領(lǐng)域的一種半定制電路,可以根據(jù)設(shè)計(jì)的需要靈活實(shí)現(xiàn)各種接口或者總線的輸出,在設(shè)備端的通信產(chǎn)品中已得...
基于CPLD的數(shù)字式大功率激光驅(qū)動(dòng)電源設(shè)計(jì)
激光加工主要是利用CO:激光束聚焦在材料表 面使材料熔化,同時(shí)用與激光束同軸的壓縮氣體吹 走被熔化的材料,來(lái)完成所需軌跡圖形的切割或者相應(yīng)工藝品表面的雕刻。
2014-09-16 標(biāo)簽:CPLD驅(qū)動(dòng)電源 1203 0
基于CPLD實(shí)現(xiàn)QPSK調(diào)制電路的設(shè)計(jì)
QPSK是數(shù)字通信系統(tǒng)中一種常用的多進(jìn)制調(diào)制方式。其調(diào)制的基本原理:對(duì)輸入的二進(jìn)制序列按每?jī)晌淮a元分為一組,用載波的四種相位表征它們。
2014-09-04 標(biāo)簽:CPLDQPSK調(diào)制 2319 0
基于DSP+CPLD的嵌入式高速圖像通信系統(tǒng)設(shè)計(jì)
隨著現(xiàn)代的圖形采集技術(shù)發(fā)展迅速,各種基于ISA,PCI,USB1.1等總線的圖形采集卡速度已經(jīng)不能滿(mǎn)足用戶(hù)的需求,而采用 USB2.0以后就可以解決這個(gè)...
2014-09-01 標(biāo)簽:DSPCPLD數(shù)字信號(hào)處理 1918 0
基于CPLD技術(shù)的MOSFET器件保護(hù)電路的設(shè)計(jì)方案
介紹了一種基于CPLD技術(shù)的MOSFET器件保護(hù)電路的設(shè)計(jì)與實(shí)現(xiàn)。該電路設(shè)計(jì)方案具有抗干擾能力強(qiáng)、響應(yīng)速度快和通用性好的優(yōu)點(diǎn)。通過(guò)試驗(yàn)驗(yàn)證了該方案的正確...
基于CPLD和VHDL的智能撥號(hào)報(bào)警系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
本文采用CPLD控制核心實(shí)現(xiàn)了智能報(bào)警系統(tǒng)。由于利用EDA技術(shù)進(jìn)行系統(tǒng)設(shè)計(jì),外圍器件少、體積小、功耗低、可靠性高。通過(guò)修改VHDL源程序就可以增加一些新...
2013-02-20 標(biāo)簽:CPLD報(bào)警系統(tǒng)VHDL 5125 0
基于DSP與CPLD設(shè)計(jì)智能變電站電網(wǎng)的IED
眾所周知,電網(wǎng)信號(hào)量極多且相關(guān)性很強(qiáng),這給采集計(jì)算和實(shí)時(shí)監(jiān)測(cè)帶來(lái)了很大的麻煩。為了解決這一問(wèn)題。本文的設(shè)計(jì)師基于DSP和CPLD搭建的智能IED(Int...
2013-01-25 標(biāo)簽:DSP智能電網(wǎng)CPLD 1469 0
基于Altera公司EPM240芯片的智能撥號(hào)報(bào)警系統(tǒng)設(shè)計(jì)
本文采用CPLD控制核心實(shí)現(xiàn)了智能報(bào)警系統(tǒng)。由于利用EDA技術(shù)進(jìn)行系統(tǒng)設(shè)計(jì),外圍器件少、體積小、功耗低、可靠性高。通過(guò)修改VHDL源程序就可以增加一些新...
2013-01-17 標(biāo)簽:CPLD報(bào)警系統(tǒng)VHDL 3696 0
基于DSP和CPLD的智能開(kāi)關(guān)電源數(shù)字控制器的設(shè)計(jì)與實(shí)現(xiàn)
本文的創(chuàng)新點(diǎn)在于利用DSP的強(qiáng)大數(shù)據(jù)處理功能和CPLD可編程特點(diǎn),設(shè)計(jì)了具有數(shù)字化、智能化、通用性好的開(kāi)關(guān)電源數(shù)字控制器,使得應(yīng)用該數(shù)字控制器的開(kāi)關(guān)電源...
2013-01-07 標(biāo)簽:電源開(kāi)關(guān)電源CPLD 3065 0
在實(shí)際中設(shè)計(jì)者不需要直接選擇布線資源,布局布線器可自動(dòng)地根據(jù)輸入邏輯網(wǎng)表的拓?fù)浣Y(jié)構(gòu)和約束條件選擇布線資源來(lái)連通各個(gè)模塊單元。從本質(zhì)上講,布線資源的使用方...
基于單片機(jī)集成器件及CPLD的程控濾波電路設(shè)計(jì)與實(shí)現(xiàn)
在測(cè)控、通訊以及信號(hào)處理等領(lǐng)域,存在著頻率在較寬范圍內(nèi)變化的信號(hào),對(duì)這樣的信號(hào)進(jìn)行濾波,需要濾波器能靈活變換通帶。由RC網(wǎng)絡(luò)與運(yùn)算放大器構(gòu)成的 RC有源...
基于CPLD和LVPECL的可調(diào)窄脈沖信號(hào)發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)
本文采用CPLD和LCPECL門(mén)電路器件來(lái)設(shè)計(jì)可調(diào)窄脈沖發(fā)生器。本方案包括LVPECL窄脈沖產(chǎn)生電路和CPLD控制電路兩部分,利用CPLD提供10 MH...
2012-12-13 標(biāo)簽:CPLD無(wú)線通信號(hào)發(fā)生器 1.1萬(wàn) 1
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |