完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12560個 瀏覽:616545次 帖子:7885個
基于System Generator的FPGA開發(fā)總結(jié)
前一陣一直在忙,所以沒有來得及寫博文。弄完雜七雜八的事情,又繼續(xù)FPGA的研究。使用Verilog HDL語言和原理圖輸入來完成FPGA設(shè)計的方法都試驗...
7 FPGA SATA3.0 6Gbps Host IP通過UNH
IntelliProp的SATA 6Gb/s Host IP核剛剛在新罕布什爾大學(xué)互通測試實驗室(UNH-IOL)通過認(rèn)證測試。
借助Intel i7 處理器和 Xilinx FPGA實現(xiàn)的開放式毫米波測試平臺
美國國家儀器公司(NI)和德國德累斯頓工業(yè)大學(xué)開展合作,通過世界上第一臺開放式毫米波測試平臺來拓展德累斯頓5G實驗室(D5GL),該測試平臺能實時處理超...
一步一步學(xué)ZedBoard Zynq(三):使用自帶外設(shè)IP讓ARM PS訪問FPGA
這一節(jié)的目的是使用XPS為ARM PS?處理系統(tǒng)?添加額外的IP。從IP Catalog 標(biāo)簽添加GPIO,并與ZedBoard板子上的8個LED燈相連...
一步一步學(xué)ZedBoard Zynq(二):使用PL做流水燈
《一步一步學(xué)ZedBoard & Zynq》系列第二篇,目的是為了學(xué)習(xí)不使用ARM PS情況下,只對Zynq PL的編程方法,同時學(xué)習(xí)Xilinx?Pl...
Luke Miller并非一開始就是HLS(高層次綜合)的倡導(dǎo)者。在使用早期的工具版本的時候,他似乎有過一些糟糕的經(jīng)歷。
2017-02-10 標(biāo)簽:FPGAFPGA設(shè)計HLS 3796 0
基于賽靈思Kintex-7 FPGA設(shè)計或硬件原型的快速部署方法
PLDA集團(tuán)的990美元XpressK7 PCIe板卡,為系統(tǒng)設(shè)計師提供了一個基于賽靈思Kintex-7 FPGA設(shè)計或硬件原型的快速部署方法。這個主板...
2017-02-10 標(biāo)簽:FPGAFPGA設(shè)計賽靈思 2505 0
基于FPGA的低成本MIPI接口,專門針對視頻顯示器和攝像頭的。設(shè)計嵌入式系統(tǒng)DSI和CSI-2視頻接口的用戶現(xiàn)在即可采用低成本MIPI接口
Maxim為三款Xilinx FPGA參考設(shè)計提供電源管理方案
Maxim Integrated Products, Inc. (NASDAQ: MXIM)宣布成為Xilinx UltraScale FPGA電源方案...
深度學(xué)習(xí)算法有望在FPGA和超級計算機(jī)上運(yùn)行
由NSF資助的一個研究項目,目前正在研究如何使用RDMA高性能連接器將深度學(xué)習(xí)算法在FPGA和跨系統(tǒng)之間運(yùn)行;另一個由Andrew Ng和兩個超算專家牽...
2017-02-10 標(biāo)簽:FPGA人工智能深度學(xué)習(xí) 938 0
利用All Programmable FPGA 和 SoC 實現(xiàn)高速無線電設(shè)計
“更快”是每個系統(tǒng)設(shè)計師必備的詞匯,基于FPGA的設(shè)計亦是如此。如果您經(jīng)常試圖從FPGA設(shè)計中最大化地發(fā)掘每個MHz的性能,那么無疑Xilinx剛發(fā)布的...
在那里,毫無疑問你會駐足在賽靈思展位前(# 23)觀看一個基于賽靈思Virtex UltraScale VU095 FPGA評估板VCU109的Spir...
“軟”定義規(guī)范環(huán)境(SDNet)擴(kuò)展至數(shù)據(jù)層實現(xiàn)高速SDN
一個月前Xilinx 新興技術(shù)研究會上,斯坦福大學(xué)計算機(jī)科學(xué)系教授Nick McKeown教授說“未來的SDN芯片看起來將類似FPGA或某種可以在FPG...
一個FPGA中現(xiàn)在可集成多少32位RISC處理器?
Jan Gray是在FPGA中集成32位RISC處理器的專家,他寫了一篇博客叫作FPGA CPU 新聞,副標(biāo)題為 “使用FPGA開發(fā)并行計算機(jī)體系架構(gòu)”。
SDAccel突破編程局限 實現(xiàn)FPGA應(yīng)用加速
近年來,云計算和大數(shù)據(jù)應(yīng)用呈爆發(fā)式增長,在推動數(shù)據(jù)中心產(chǎn)業(yè)升級的同時,也為數(shù)據(jù)中心的應(yīng)用開發(fā)與運(yùn)行維護(hù)帶來了一系列問題。
搶攻數(shù)據(jù)中心 賽靈思發(fā)布OpenCL開發(fā)工具
賽靈思(Xilinx)推出首款支持OpenCL的開發(fā)工具?,F(xiàn)場可編程門陣列(FPGA)廠商正積極推出可支持OpenCL設(shè)計工具的新一代解決方案,期能協(xié)助...
數(shù)字電路經(jīng)過半個世紀(jì),從分立元件到小規(guī)模集成電路、中等規(guī)模集成電路、大規(guī)模、超大規(guī)模,集成度越來越高,運(yùn)算能力越來越強(qiáng),功耗越來越低,人類已經(jīng)將數(shù)字集成...
2018-07-13 標(biāo)簽:fpga 2614 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |