完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12560個(gè) 瀏覽:616480次 帖子:7885個(gè)
基于FPGA和DDS的信號(hào)源設(shè)計(jì)
基于FPGA和DDS的信號(hào)源設(shè)計(jì) 1 引言 直接數(shù)字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣...
拉普拉斯算子的FPGA實(shí)現(xiàn)方法 引 言 在圖像處理系統(tǒng)中常需要對(duì)圖像進(jìn)行預(yù)處理。由于圖像處理的數(shù)據(jù)量大,對(duì)于實(shí)時(shí)性要求高的系統(tǒng),采用軟件實(shí)現(xiàn)通常
基于FPGA和DSP的衛(wèi)星導(dǎo)航接收機(jī)測(cè)試平臺(tái)
基于FPGA和DSP的衛(wèi)星導(dǎo)航接收機(jī)測(cè)試平臺(tái) 衛(wèi)星導(dǎo)航接收機(jī)是衛(wèi)星導(dǎo)航系統(tǒng)的用戶終端,用以給用戶提供精確的經(jīng)度、緯度、高度和速度等信息?,F(xiàn)在
基于FPGA的高速定點(diǎn)FFT算法的設(shè)計(jì)方案
基于FPGA的高速定點(diǎn)FFT算法的設(shè)計(jì)方案 引 言 快速傅里葉變換(FFT)作為計(jì)算和分析工具,在眾多學(xué)科領(lǐng)域(如...
基于FPGA的步進(jìn)電機(jī)控制器設(shè)計(jì)
基于FPGA的步進(jìn)電機(jī)控制器設(shè)計(jì) ?????? 目前大多數(shù)步進(jìn)電機(jī)控制器需要主控制器發(fā)送時(shí)鐘信號(hào),并且要至少一個(gè)I/O口來(lái)輔助控
2010-02-09 標(biāo)簽:FPGA步進(jìn)電機(jī) 2912 0
基于FPGA的新型誤碼測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn)
基于FPGA的新型誤碼測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn) 本文設(shè)計(jì)實(shí)現(xiàn)了一種用于測(cè)量基帶傳輸信道的誤碼儀,闡述了主要模塊的工作原理,提出了一種新的積分鑒相同步時(shí)鐘提取的實(shí)
基于FPGA的光電抗干擾電路設(shè)計(jì)方案 光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時(shí),光電傳感器會(huì)響應(yīng)這種變化而產(chǎn)生電信號(hào)。這就
2010-02-09 標(biāo)簽:FPGA 843 0
基于現(xiàn)場(chǎng)FPGA核心的實(shí)施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計(jì)
基于現(xiàn)場(chǎng)FPGA核心的實(shí)施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計(jì) 這項(xiàng)技術(shù)具有多種優(yōu)勢(shì),如廢棄組件管理、降低設(shè)計(jì)風(fēng)險(xiǎn)、提高集成度、減小體積、降低功耗
2010-02-09 標(biāo)簽:FPGA 614 0
FPGA芯片選擇策略和原則 由于FPGA具備設(shè)計(jì)靈活、可以重復(fù)編程的優(yōu)點(diǎn),因此在電子產(chǎn)品設(shè)計(jì)領(lǐng)域得到了越來(lái)越廣泛的應(yīng)用。在工程項(xiàng)目或者產(chǎn)品設(shè)計(jì)
2010-02-09 標(biāo)簽:FPGA 3308 0
FPGA基礎(chǔ)知識(shí)簡(jiǎn)介 FPGA技術(shù)的發(fā)展歷史縱觀數(shù)字集成電路的發(fā)展歷史,經(jīng)歷了從電子管、晶體管、小規(guī)模集成電路到大規(guī)模以及超大規(guī)模集成
2010-02-09 標(biāo)簽:FPGA 1366 0
FPGA硬件系統(tǒng)的調(diào)試方法 在調(diào)試FPGA電路時(shí)要遵循一定的原則和技巧,才能減少調(diào)試時(shí)間,避免誤操作損壞電路。一般情況下,可以參考以下步驟進(jìn)行
Samplify推出新版Prism 壓縮/解壓縮技術(shù)
Samplify推出新版Prism 壓縮/解壓縮技術(shù) ? 賽靈思聯(lián)盟合作伙伴,混合信號(hào)半導(dǎo)體和 IP 信號(hào)壓縮廠商 Samplify Systems...
2010-02-08 標(biāo)簽:fpga 682 0
Opal Kelly推出基于Virtex-5的USB集成模塊
Opal Kelly推出基于Virtex-5的USB集成模塊 ?總部位于俄勒岡州波特蘭的 Opal Kelly 公司專門(mén)從事基于 FPGA 的 USB...
基于FPGA的數(shù)據(jù)采集控制模塊設(shè)計(jì)
基于FPGA的數(shù)據(jù)采集控制模塊設(shè)計(jì) 0 引 言 數(shù)據(jù)采集和控制系統(tǒng)是對(duì)生產(chǎn)過(guò)程或科學(xué)實(shí)驗(yàn)中各種物理量進(jìn)行實(shí)時(shí)采集、測(cè)試和反饋控制的
2010-02-08 標(biāo)簽:FPGA數(shù)據(jù)采集 1711 0
基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器
基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器 在現(xiàn)代雷達(dá)系統(tǒng)的研制和調(diào)試過(guò)程中,對(duì)雷達(dá)性能和指標(biāo)的測(cè)試是一個(gè)重要環(huán)節(jié),在這個(gè)環(huán)節(jié)中,利用模擬目標(biāo)信號(hào)的方式與外場(chǎng)
FC-AL系統(tǒng)中FPGA的彈性緩存設(shè)計(jì)
FC-AL系統(tǒng)中FPGA的彈性緩存設(shè)計(jì) 引? 言一個(gè)簡(jiǎn)化的異步數(shù)據(jù)通信系統(tǒng)如圖1所示。接收機(jī)端從接收到的來(lái)自串行鏈路的比特流中提取時(shí)鐘信號(hào)Clk1,作...
2010-02-06 標(biāo)簽:FPGA 633 0
采用帶有收發(fā)器的全系列40-nm FPGA和ASIC實(shí)現(xiàn)創(chuàng)新
采用帶有收發(fā)器的全系列40-nm FPGA和ASIC實(shí)現(xiàn)創(chuàng)新設(shè)計(jì) 人們對(duì)寬帶服務(wù)的帶寬要求越來(lái)越高,促使芯片供應(yīng)商使用更多的...
理解FPGA中的壓穩(wěn)態(tài) ? 本白皮書(shū)介紹FPGA 中的壓穩(wěn)態(tài),為什么會(huì)出現(xiàn)這一現(xiàn)象,它是怎樣導(dǎo)致設(shè)計(jì)失敗的。介紹怎樣計(jì)算壓穩(wěn)態(tài)MTBF,重點(diǎn)是對(duì)結(jié)果造...
2010-02-04 標(biāo)簽:FPGA 871 0
基于FPGA的掃頻信號(hào)源的研究與設(shè)計(jì)
基于FPGA的掃頻信號(hào)源的研究與設(shè)計(jì) 掃頻技術(shù)是電子測(cè)量中的一種重要技術(shù),廣泛用于調(diào)頻放大器、寬頻帶放大器、各種濾波器、鑒相器以及其他有源或無(wú)源網(wǎng)絡(luò)的頻率
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |