完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > vhdl
VHDL全名Very-High-Speed Integrated Circuit Hardware Description Language,誕生于1982年。1987年底,VHDL被IEEE和美國國防部確認(rèn)為標(biāo)準(zhǔn)硬件描述語言 。
文章:306個 瀏覽:129879次 帖子:562個
首先應(yīng)進(jìn)行系統(tǒng)模塊的劃分,規(guī)定每一個模塊的功能以及各模塊之間的接口,最終設(shè)計方案分為三大模塊:16路花樣彩燈控制器、四頻率輸出分頻器、四選一控制器。四選...
基于VHDL的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用
在世界范圍內(nèi),關(guān)于VHDL在多個領(lǐng)域尤其在芯片,系統(tǒng)設(shè)計方面的應(yīng)用研究已經(jīng)取得眾多矚目成果。而將VHDL與醫(yī)學(xué)相結(jié)合,勢必成為電子自動化設(shè)計(EDA)一...
按鍵消抖通常的按鍵所用開關(guān)為機(jī)械彈性開關(guān),當(dāng)機(jī)械觸點斷開、閉合時,由于機(jī)械觸點的彈性作用,一個按鍵開關(guān)在閉合時不會馬上穩(wěn)定地接通,在斷開時也不會一下子斷...
基于單片機(jī)的表決式單片機(jī)多機(jī)冗余設(shè)計及VHDL語言編程示例
本文提出一種表決式單片機(jī)多機(jī)冗余設(shè)計方案。該方案不同于中央系統(tǒng)的多機(jī)冗余設(shè)計。大規(guī)模系統(tǒng)冗余大多采用完善而復(fù)雜的機(jī)間通訊協(xié)議實現(xiàn)系統(tǒng)重構(gòu),不太注重系統(tǒng)的...
testbench怎么寫_testbench經(jīng)典教程VHDL
testbench是一種驗證的手段。首先,任何設(shè)計都是會有輸入輸出的。但是在軟環(huán)境中沒有激勵輸入,也不會對你設(shè)計的輸出正確性進(jìn)行評估。那么此時便有一種...
2017-12-01 標(biāo)簽:VHDL 5.7萬 0
利用VHDL硬件描述語言和FPGA技術(shù)完成驅(qū)動時序電路的實現(xiàn)
CCD驅(qū)動 電路的實現(xiàn)是CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片實現(xiàn)驅(qū)動電路,CCD外圍電路復(fù)雜,為了克服以上方法的缺點,利用VHDL硬件描...
基于VHDL語言并選用FPGA設(shè)計了一個卷積碼編碼器
數(shù)字信號在有噪聲的信道中傳輸時,由于受到干擾的影響,會發(fā)生誤碼。在設(shè)計數(shù)字通信系統(tǒng)時,首先應(yīng)合理設(shè)計基帶信號,選擇調(diào)制、解調(diào)方式,并采用均衡措施等,使誤...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計vhdl 2428 0
使用VHDL語言設(shè)計的基于FPGA的實時NPR系統(tǒng)
在進(jìn)行非真實感渲染(NPR)處理時需要大量的計算,這對高幀率、高分辨率的視頻做實時的NPR渲染是一個難題。根據(jù)FPGA以并行運算為主的特點,對傳統(tǒng)的N...
簡述BSDL邊界掃描語言,BSDL邊界掃描語言的應(yīng)用
BSDL邊界掃描語言的邊界掃描是一個完善的測試技術(shù)。 邊界掃描在自當(dāng)聯(lián)合測試行動組(JTAG)90年代初發(fā)明了一種解決方案來測試使用了許多新的印刷電路,...
基于EDA技術(shù)和VHDL語言的新型智能電子密碼鎖的設(shè)計與實現(xiàn)
本文介紹一種利用 EDA 技術(shù) 和 VHDL 語言 ,在 MAX+PLUSⅡ環(huán)境下,設(shè)計了一種新型的智能密碼鎖。它體積小、功耗低、價格便宜、安全可靠,維...
EDA技術(shù)基礎(chǔ)知識及數(shù)字系統(tǒng)設(shè)計實例
本文著重介紹EDA技術(shù)的發(fā)展、EDA技術(shù)的基本特征及使用EDA技術(shù)的數(shù)字系統(tǒng)設(shè)計實例分析
在通信系統(tǒng)中,通信芯片是整個硬件平臺的基礎(chǔ),它不僅完成OSI物理層中的數(shù)據(jù)發(fā)送和接收,還能根據(jù)傳輸方式和協(xié)議的不同實現(xiàn)不同的數(shù)據(jù)校驗方式及數(shù)據(jù)組幀格式。
電子發(fā)燒友網(wǎng)核心提示 :對于FPGA初學(xué)者而言,正確的入門參考書籍對其至關(guān)重要。應(yīng)廣大FPGA初學(xué)者和愛好者要求,電子發(fā)燒友網(wǎng)編輯根據(jù)多名在FPGA領(lǐng)域...
基于FPGA和VHDL的簡易微機(jī)的結(jié)構(gòu)分析與應(yīng)用
隨著可編程邏輯器件的廣泛應(yīng)用,為數(shù)字系統(tǒng)的設(shè)計帶來了極大的靈活性,用戶可以利用FPGA(現(xiàn)場可編程門陣列)來開發(fā)出一個精簡指令的CPU,同時對微型計算機(jī)...
在高速實時或者非實時信號處理系統(tǒng)當(dāng)中,使用大容量存儲器實現(xiàn)數(shù)據(jù)緩存是一個必不可少的環(huán)節(jié),也是系統(tǒng)實現(xiàn)中的重點和難點之一。詳細(xì)闡讀SDRAM數(shù)據(jù)文檔的前提...
專訪NI行銷經(jīng)理郭皇志:FPGA提升PXI儀器客制能力
電子發(fā)燒友網(wǎng)訊 :現(xiàn)場可編程門陣列(FPGA)元件將大幅提升PXI模組儀器客制化程度。為強(qiáng)化PXI模組儀器量測作業(yè)的效率與獲取資料的運算速度,PXI儀器...
電子發(fā)燒友網(wǎng)核心提示 :目前,硬件描述語言(HDL)可謂是百花齊放,有VHDL、Superlog、Verilog、SystemC、Cynlib C++、...
電子發(fā)燒友網(wǎng)核心提示 :硬件描述語言HDL是一種用形式化方法描述數(shù)字電路和系統(tǒng)的語言。 利用這種語言,數(shù)字電路系統(tǒng)的設(shè)計可以從上層到下層(從抽象到具體)...
2012-10-15 標(biāo)簽:HDLVHDLVerilog HDL 4387 0
電子發(fā)燒友網(wǎng)核心提示 :本文將為軟件工程師揭開FPGA 的神秘面紗,主要介紹了如何為 FPGA嵌入式處理器開發(fā)軟件的一些實用技巧。 隨著產(chǎn)品設(shè)計復(fù)雜性的...
在傳統(tǒng)的控制系統(tǒng)中,人們常常采用單片機(jī)作為控制核心。但這種方法硬件連線復(fù)雜,可靠性差,且單片機(jī)的端口數(shù)目、內(nèi)部定時器和中斷源的個數(shù)都有限,在實際應(yīng)用中往...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |