完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1667個(gè) 瀏覽:124012次 帖子:5352個(gè)
此款開(kāi)發(fā)板使用的是 Xilinx 公司的 Zynq7000 系列的芯片,型號(hào)為 XC7Z020-2CLG484I,484 個(gè)引腳的 FBGA 封裝。
2024-10-24 標(biāo)簽:芯片Xilinx開(kāi)發(fā)板 2152 0
Xilinx設(shè)計(jì)工具怎么設(shè)置環(huán)境變量
如果您不確定如何設(shè)置環(huán)境變量,嘗試"1" 或 "TRUE"。
基于VDMA的遠(yuǎn)程圖像采集系統(tǒng)參考設(shè)計(jì)
本文參考設(shè)計(jì)基于 AMD ZYNQ 7000 Device, 使用 VDMA 做原始圖像采集系統(tǒng),在 Petalinux 下做服務(wù)器,通過(guò) Socket...
Multi-Scaler IP的Linux示例以及Debug(下)
設(shè)置好 2022.2 Petalinux 環(huán)境。使用 2022.2 ZCU06 BSP,創(chuàng)建 Petalinux 工程:
如何在FPGA中實(shí)現(xiàn)隨機(jī)數(shù)發(fā)生器
分享如何在Xilinx Breadboardable Spartan-7 FPGA, CMOD S7中實(shí)現(xiàn)4位偽隨機(jī)數(shù)發(fā)生器(PRNGs)。
快速開(kāi)箱即用體驗(yàn) AMD / Xilinx Kria? KD240驅(qū)動(dòng)器入門(mén)套件
快速開(kāi)箱即用體驗(yàn) AMD / Xilinx Kria? KD240驅(qū)動(dòng)器入門(mén)套件
2024-06-22 標(biāo)簽:驅(qū)動(dòng)器amdXilinx 8409 0
LOC約束是FPGA設(shè)計(jì)中最基本的布局約束和綜合約束,能夠定義基本設(shè)計(jì)單元在FPGA芯片中的位置,可實(shí)現(xiàn)絕對(duì)定位、范圍定位以及區(qū)域定位。
深入剖析Xilinx Zynq的前沿優(yōu)勢(shì)
傳感器是任何工業(yè)系統(tǒng),尤其是工業(yè)物聯(lián)網(wǎng)解決方案的關(guān)鍵組成部分。從簡(jiǎn)單的溫度測(cè)量熱電偶,到結(jié)合多個(gè)異構(gòu)傳感器的用來(lái)測(cè)量特定物理量的復(fù)雜傳感器融合,工業(yè)物聯(lián)...
2024-04-26 標(biāo)簽:傳感器Xilinx機(jī)器學(xué)習(xí) 1024 0
Xilinx7系列FPGA由四個(gè)FPGA系列組成,可滿足一系列系統(tǒng)需求,從低成本、小尺寸、成本敏感的大容量應(yīng)用到最苛刻的高性能應(yīng)用的超高端連接帶寬、邏輯...
Xilinx FPGA BGA設(shè)計(jì):NSMD和SMD焊盤(pán)的區(qū)別
Xilinx建議使用非阻焊定義的(NSMD)銅材BGA焊盤(pán),以實(shí)現(xiàn)最佳板設(shè)計(jì)。NSMD焊盤(pán)是不被任何焊料掩模覆蓋的焊盤(pán),而阻焊定義的(SMD)焊盤(pán)中有少...
Vivado編譯常見(jiàn)錯(cuò)誤與關(guān)鍵警告梳理與解析
Xilinx Vivado開(kāi)發(fā)環(huán)境編譯HDL時(shí),對(duì)時(shí)鐘信號(hào)設(shè)置了編譯規(guī)則,如果時(shí)鐘由于硬件設(shè)計(jì)原因分配到了普通IO上,而非_SRCC或者_(dá)MRCC專用時(shí)...
2024-04-15 標(biāo)簽:Xilinx編譯器時(shí)鐘信號(hào) 7967 0
XC7K410T-FFG900外設(shè)之DDR3硬件設(shè)計(jì)方案分享
在數(shù)據(jù)速率帶寬約束方面,DDR3運(yùn)行速度受限于其與K7-410T FPGA互聯(lián)的I/O Bank 管腳以及FPGA器件的速度等級(jí)。
Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)述
以傳統(tǒng)的現(xiàn)場(chǎng)可編程門(mén)陣列結(jié)構(gòu)(Field Programmable Gate Array,F(xiàn)PGA)為基礎(chǔ),將專用的中央處理器單元(Central Pr...
2024-04-06 標(biāo)簽:mcu嵌入式系統(tǒng)soc 845 0
詳解Vivado非工程模式的精細(xì)設(shè)計(jì)過(guò)程
將設(shè)置設(shè)計(jì)的輸出路徑,設(shè)置設(shè)計(jì)輸出路徑的步驟如下所示。 第一步:如圖4.3所示,在“Vivado%”提示符后輸入命令“set outputDir ./g...
2024-04-03 標(biāo)簽:XilinxWINDOWS操作系統(tǒng) 2298 0
對(duì)設(shè)計(jì)者很通常的情況是花費(fèi)幾天或幾周的時(shí)間圍繞一個(gè)設(shè)計(jì)來(lái)滿足時(shí)序,甚至多半利用上面描述的自動(dòng)種子變化,只面對(duì)可以起伏通過(guò)已有布局的小改變和時(shí)序特性完全改變。
FPGA實(shí)現(xiàn)的“俄羅斯方塊”游戲系統(tǒng)設(shè)計(jì)
本項(xiàng)目主要在FPGA上實(shí)現(xiàn)了一個(gè)經(jīng)典小游戲“俄羅斯方塊”。本項(xiàng)目基本解決方案是,使用Xilinx Zynq系列開(kāi)發(fā)板 ZedBoard 作為平臺(tái),實(shí)現(xiàn)主...
FPGA芯片是一種可編程的集成電路芯片,根據(jù)用戶的需求,通過(guò)編程來(lái)改變其硬件功能,從而滿足各種不同的應(yīng)用需求。它具有高度的靈活性和可編程性,被廣泛應(yīng)用于...
FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)芯片是一種可編程邏輯器件,其內(nèi)部包含了大量的可編程邏輯單元和連接關(guān)系,可以通過(guò)編程來(lái)實(shí)現(xiàn)不同的邏輯功能。目前市面上有許多常見(jiàn)...
FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)開(kāi)發(fā)通常使用一系列專門(mén)的軟件工具,這些工具涵蓋了從設(shè)計(jì)、仿真到編譯和調(diào)試的整個(gè)流程。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |