隨著器件工作頻率越來(lái)越高,高速PCB設(shè)計(jì)所面臨的信號(hào)完整性等問(wèn)題成為傳統(tǒng)設(shè)計(jì)的一個(gè)瓶頸,工程師在設(shè)計(jì)出完整的解決方案上面臨越來(lái)越大的挑戰(zhàn)。盡管有關(guān)的高速仿真工具和互連工具可以幫助設(shè)計(jì)設(shè)計(jì)師解決部分難題,但高速PCB設(shè)計(jì)中也更需要經(jīng)驗(yàn)的不斷積累及業(yè)界間的深入交流。
電子工程專輯網(wǎng)站為此特別邀請(qǐng)精通PCB設(shè)計(jì)和高速電路信號(hào)完整性仿真問(wèn)題的奧肯思(AcconSys)北京科技有限公司應(yīng)用工程師李寶龍,擔(dān)任《高速PCB設(shè)計(jì)新難題與解決》專題研討的嘉賓,與眾多設(shè)計(jì)工程師就PCB設(shè)計(jì)過(guò)程中遇到的一些難題進(jìn)行探討,下面列舉的是其中一些廣受關(guān)注的問(wèn)題。
布線拓樸對(duì)信號(hào)完整性的影響
當(dāng)信號(hào)在高速PCB板上沿傳輸線傳輸時(shí)可能會(huì)產(chǎn)生信號(hào)完整性問(wèn)題。意法半導(dǎo)體的網(wǎng)友tongyang問(wèn):對(duì)于一組總線(地址,數(shù)據(jù),命令)驅(qū)動(dòng)多達(dá)4、5個(gè)設(shè)備(FLASH、SDRAM等)的情況,在PCB布線時(shí),是總線依次到達(dá)各設(shè)備,如先連到SDRAM,再到FLASH……還是總線呈星型分布,即從某處分離,分別連到各設(shè)備。這兩種方式在信號(hào)完整性上,哪種較好?
對(duì)此,李寶龍指出,布線拓?fù)鋵?duì)信號(hào)完整性的影響,主要反映在各個(gè)節(jié)點(diǎn)上信號(hào)到達(dá)時(shí)刻不一致,反射信號(hào)同樣到達(dá)某節(jié)點(diǎn)的時(shí)刻不一致,所以造成信號(hào)質(zhì)量惡化。一般來(lái)講,星型拓?fù)浣Y(jié)構(gòu),可以通過(guò)控制同樣長(zhǎng)的幾個(gè)分支,使信號(hào)傳輸和反射時(shí)延一致,達(dá)到比較好的信號(hào)質(zhì)量。在使用拓?fù)渲g,要考慮到信號(hào)拓?fù)涔?jié)點(diǎn)情況、實(shí)際工作原理和布線難度。不同的Buffer,對(duì)于信號(hào)的反射影響也不一致,所以星型拓?fù)洳⒉荒芎芎媒鉀Q上述數(shù)據(jù)地址總線連接到FLASH和SDRAM的時(shí)延,進(jìn)而無(wú)法確保信號(hào)的質(zhì)量;另一方面,高速的信號(hào)一般在DSP和SDRAM之間通信,F(xiàn)LASH加載時(shí)的速率并不高,所以在高速仿真時(shí)只要確保實(shí)際高速信號(hào)有效工作的節(jié)點(diǎn)處的波形,而無(wú)需關(guān)注FLASH處波形;星型拓?fù)浔容^菊花鏈等拓?fù)鋪?lái)講,布線難度較大,尤其大量數(shù)據(jù)地址信號(hào)都采用星型拓?fù)鋾r(shí)。
焊盤(pán)對(duì)高速信號(hào)的影響
在PCB中,從設(shè)計(jì)的角度來(lái)看一個(gè)過(guò)孔主要由兩部分組成:中間的鉆孔和鉆孔周圍的焊盤(pán)。有名為fulonm的工程師請(qǐng)教嘉賓焊盤(pán)對(duì)高速信號(hào)有何影響,對(duì)此,李寶龍表示:焊盤(pán)對(duì)高速信號(hào)有影響,其影響類似器件的封裝對(duì)器件的影響。詳細(xì)的分析,信號(hào)從IC內(nèi)出來(lái)以后,經(jīng)過(guò)邦定線、管腳、封裝外殼、焊盤(pán)、焊錫到達(dá)傳輸線,這個(gè)過(guò)程中的所有關(guān)節(jié)都會(huì)影響信號(hào)的質(zhì)量。但實(shí)際分析時(shí),很難給出焊盤(pán)、焊錫加上管腳的具體參數(shù)。所以一般就用IBIS模型中的封裝的參數(shù)將他們都概括了,當(dāng)然這樣的分析在較低的頻率上可以接收,但對(duì)于更高頻率信號(hào)更高精度仿真就不夠精確?,F(xiàn)在的一個(gè)趨勢(shì)是用IBIS的V-I、V-T曲線描述Buffer特性,用SPICE模型描述封裝參數(shù)。
如何抑制電磁干擾
PCB是產(chǎn)生電磁干擾(EMI)的源頭,所以PCB設(shè)計(jì)直接關(guān)系到電子產(chǎn)品的電磁兼容性(EMC)。如果在高速PCB設(shè)計(jì)中對(duì)EMC/EMI予以重視,將有助縮短產(chǎn)品研發(fā)周期加快產(chǎn)品上市時(shí)間。因此,不少工程師在此次論壇中非常關(guān)注抑制電磁干擾的問(wèn)題。例如,無(wú)錫祥生醫(yī)學(xué)影像有限責(zé)任公司的舒劍表示,在EMC測(cè)試中發(fā)現(xiàn)時(shí)鐘信號(hào)的諧波超標(biāo)十分嚴(yán)重,請(qǐng)問(wèn)是不是要對(duì)使用到時(shí)鐘信號(hào)的IC的電源引腳做特殊處理,目前只是在電源引腳上連接去耦電容。在PCB設(shè)計(jì)中還有需要注意哪些方面以抑止電磁輻射呢?對(duì)此,李寶龍指出,EMC的三要素為輻射源,傳播途徑和受害體。傳播途徑分為空間輻射傳播和電纜傳導(dǎo)。所以要抑制諧波,首先看看它傳播的途徑。電源去耦是解決傳導(dǎo)方式傳播,此外,必要的匹配和屏蔽也是需要的。
李寶龍也在回答WHITE網(wǎng)友的問(wèn)題時(shí)指出,濾波是解決EMC通過(guò)傳導(dǎo)途徑輻射的一個(gè)好辦法,除此之外,還可以從干擾源和受害體方面入手考慮。干擾源方面,試著用示波器檢查一下信號(hào)上升沿是否太快,存在反射或Overshoot、undershoot或ringing,如果有,可以考慮匹配;另外盡量避免做50%占空比的信號(hào),因?yàn)檫@種信號(hào)沒(méi)有偶次諧波,高頻分量更多。受害體方面,可以考慮包地等措施。
RF布線是選擇過(guò)孔還是打彎布線
此次論壇中,也不有少網(wǎng)友就高速模擬電路設(shè)計(jì)提問(wèn)。如精恒電子的一位網(wǎng)友問(wèn):在高速PCB中,過(guò)也可以減少很大的回流路徑,但有人說(shuō)情愿彎一下也不要打過(guò)也,那應(yīng)該如何取舍?
對(duì)此,李寶龍指出,分析RF電路的回流路徑,與高速數(shù)字電路中信號(hào)回流不太一樣。二者有共同點(diǎn),都是分布參數(shù)電路,都是應(yīng)用Maxwell方程計(jì)算電路的特性。但射頻電路是模擬電路,有電路中電壓V=V(t)、電流I=I(t)兩個(gè)變量都需要進(jìn)行控制,而數(shù)字電路只關(guān)注信號(hào)電壓的變化V=V(t)。因此,在RF布線中,除了考慮信號(hào)回流外,還需要考慮布線對(duì)電流的影響。即打彎布線和過(guò)孔對(duì)信號(hào)電流有沒(méi)有影響。此外,大多數(shù)RF板都是單面或雙面PCB,并沒(méi)有完整的平面層,回流路徑分布在信號(hào)周圍各個(gè)地和電源上,仿真時(shí)需要使用3D場(chǎng)提取工具分析,這時(shí)候打彎布線和過(guò)孔的回流需要具體分析;高速數(shù)字電路分析一般只處理有完整平面層的多層PCB,使用2D場(chǎng)提取分析,只考慮在相鄰平面的信號(hào)回流,過(guò)孔只作為一個(gè)集總參數(shù)的R-L-C處理。
[本文已被作者于2005-12-31 9:08:55編輯過(guò)]
- 高速PC(6826)
相關(guān)推薦
基于PROTEL的高速PCB設(shè)計(jì)
1146高速PCB設(shè)計(jì)中有關(guān)阻抗的一些知識(shí)
2947PCB Layout的一些總結(jié)
PCB相關(guān)優(yōu)秀技術(shù)文章匯總
PCB設(shè)計(jì)中的自動(dòng)布線和手動(dòng)布線
PCB設(shè)計(jì)中,常見(jiàn)的串口通訊線(TX、RX)是否屬于高速信號(hào)線?
PCB設(shè)計(jì)前需要準(zhǔn)備一些什么呢
PCB設(shè)計(jì)的一些QA
PCB設(shè)計(jì)的重點(diǎn)是什么?
一些protel PCB設(shè)計(jì)資料
高速PCB抄板與PCB設(shè)計(jì)策略
高速PCB設(shè)計(jì)中的電磁輻射檢測(cè)技術(shù),總結(jié)的太棒了
高速PCB設(shè)計(jì)中的過(guò)孔設(shè)計(jì),你曉得不?
高速PCB設(shè)計(jì)之一 何為高速PCB設(shè)計(jì)
高速PCB設(shè)計(jì)之Allegro實(shí)戰(zhàn)解答,教你如何玩轉(zhuǎn)PCB設(shè)計(jì)!
高速PCB設(shè)計(jì)常見(jiàn)問(wèn)題
高速PCB設(shè)計(jì)的信號(hào)完整性問(wèn)題
高速PCB設(shè)計(jì)系列基礎(chǔ)知識(shí)
高速PCB設(shè)計(jì)系列基礎(chǔ)知識(shí)66 | PCB設(shè)計(jì)中絲印的要求及擺放
高速PCB設(shè)計(jì)經(jīng)驗(yàn)與體會(huì)
高速PCB設(shè)計(jì)解決EMI問(wèn)題的九大規(guī)則
高速pcb設(shè)計(jì)中,阻抗失配
高速pcb設(shè)計(jì)指南。
《Cadence Allegro實(shí)戰(zhàn)攻略與高速PCB設(shè)計(jì)》
《PADS PCB設(shè)計(jì)指南》-你值得擁有的一本PCB設(shè)計(jì)書(shū)籍
【漢普觀點(diǎn)】PCB設(shè)計(jì)面臨的挑戰(zhàn)
【轉(zhuǎn)】高速PCB抄板與PCB設(shè)計(jì)策略
分享PCB 設(shè)計(jì)的一些心得及入門(mén)資料
分享一下用AD畫(huà)PCB過(guò)程中的一些基礎(chǔ)知識(shí)
原創(chuàng)|高速PCB設(shè)計(jì)中,處理關(guān)鍵信號(hào)的注意事項(xiàng)
在pcb設(shè)計(jì)中FPGA與高速并行DAC的布線應(yīng)該注意什么?
基于Cadence的高速PCB設(shè)計(jì)方法,不看肯定后悔
基于Protel99SE對(duì)在高頻PCB設(shè)計(jì)中的一些問(wèn)題進(jìn)行研究
如何應(yīng)對(duì)高速PCB設(shè)計(jì)傳輸線效應(yīng)?
如何解決PCB設(shè)計(jì)中的阻抗匹配問(wèn)題
整理了有關(guān)pcb設(shè)計(jì)的一些技巧分享給大家
淺談高速PCB設(shè)計(jì)
熱門(mén)PCB設(shè)計(jì)技術(shù)方案
能介紹一些國(guó)外關(guān)于高速PCB設(shè)計(jì)的技術(shù)書(shū)籍和資料嗎?
設(shè)計(jì)各種PCB項(xiàng)目,有沒(méi)有一些規(guī)律總結(jié)?
(免費(fèi)資料+福利)多層高速pcb設(shè)計(jì)中那些不得不說(shuō)的事
高速PCB設(shè)計(jì)指南
0#pcb設(shè)計(jì) 分享一些感覺(jué)設(shè)計(jì)不錯(cuò)的pcb


電容在高速PCB設(shè)計(jì)中的應(yīng)用
0高速PCB設(shè)計(jì)入門(mén)知識(shí)問(wèn)答集
907高速PCB設(shè)計(jì)指南之一
600高速PCB抄板與PCB設(shè)計(jì)方案
824論劍過(guò)壓保護(hù)解決之道,三大廠商聚首中國(guó)電子展
538基于Cadence的高速PCB設(shè)計(jì)
954高速PCB設(shè)計(jì)經(jīng)驗(yàn)與體會(huì)
0Cadence高速PCB設(shè)計(jì)
0高速PCB設(shè)計(jì)誤區(qū)與對(duì)策
0信號(hào)完整性分析及其在高速PCB設(shè)計(jì)中的應(yīng)用
15高速pcb設(shè)計(jì)指南(史上最全設(shè)計(jì)資料)
0AI將實(shí)現(xiàn)國(guó)內(nèi)IC設(shè)計(jì)業(yè)的解決之道
3426高速PCB設(shè)計(jì)中的走線技巧
5303高速PCB設(shè)計(jì)中高速信號(hào)與高速PCB設(shè)計(jì)須知
10310
高速PCB設(shè)計(jì)技巧有哪些
1537PIC何謂讀-修改-寫(xiě),導(dǎo)致的問(wèn)題及其解決之道
2
電子發(fā)燒友App







評(píng)論