chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計之高速電路

jf_pJlTbmA9 ? 來源: 凡億PCB ? 作者: 凡億PCB ? 2023-12-05 14:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文轉載自: 凡億PCB微信公眾號

在工作中經(jīng)常會遇到有人問什么是高速電路,或者在設計高速電路的時候需要注意什么。每當遇到這種問題就頭腦發(fā)懵,其實不同的產(chǎn)品、不同的人對其都有不同的理解。今天簡單總結一下最基本的一些概念包括對高速電路的理解、什么是信號完整性還有信號的帶寬等。

一、高速電路的定義

本人從各種資料和書中看到許多關于高速電路的定義,可能不同的產(chǎn)品對于高速信號的定義不同,具體還要看設計的產(chǎn)品類型,簡單整理主要有以下幾種:

1.是指由于信號的高速變化使電路中的模擬特性,如導線的電感、電容等發(fā)生作用的電路。

2.信號工作頻率超過50MHz,并且在這個頻率之上的電路已經(jīng)占到了整個電子系統(tǒng)相當?shù)姆至俊?/p>

3.根據(jù)信號的上升沿和下降沿的時間來定義。

4.大家通常比較熟悉的DDR、Serdes、UFS等一些上G傳輸速率的layout等

二、信號完整性問題

信號完整性要求就是信號從發(fā)送端到互連傳輸過程中以正確的時序、幅度及相位到達接受端,并且接受端能正常的工作,或者可以說信號在互連傳輸中能很好的保持時域和頻域的特性。通常還有以下兩種定義:

1.當信號的邊沿時間小于4-6倍的互連傳輸時延,需要考慮信號的完整性問題。

2.當線傳播時延大于驅動端的上升沿或下降沿將會引起傳輸?shù)姆穷A期的結果。

3.下面在簡單說下時域和頻域的關系,因為當初本人接觸到這兩個概念是一頭霧水,很懵:

wKgaomVdjUyAFvAJAABUllVymuQ606.png

wKgZomVdjU2AZPMAAAF_McI77AM179.png

wKgZomVdjU-AU2FKAAB2snGN00g024.png

wKgZomVdjVCAf4MaAACNvpmGwQU555.png

wKgZomVdjVGAF35GAAB5zw6kkTM974.png

以上資料主要參考《Cadence 高速電路設計》、《ANSYS信號完整性分析與仿真實例》

如有雷同或錯誤,希望各位大神留言指正,感謝??!

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 信號
    +關注

    關注

    11

    文章

    2871

    瀏覽量

    79280
  • 高速電路
    +關注

    關注

    8

    文章

    164

    瀏覽量

    24750
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計一塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代
    的頭像 發(fā)表于 09-01 14:24 ?4768次閱讀
    深度解讀<b class='flag-5'>PCB設計</b>布局準則

    PCB設計如何用電源去耦電容改善高速信號質量

    PCB設計電源去耦電容改善高速信號質量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?376次閱讀
    <b class='flag-5'>PCB設計</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質量

    原理圖和PCB設計中的常見錯誤

    在電子設計領域,原理圖和PCB設計是產(chǎn)品開發(fā)的基石,但設計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?705次閱讀

    高速PCB板的電源布線設計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設計提出了更高的要求。本文正是基于這種背景下,對高速
    發(fā)表于 04-29 17:31

    DDR模塊的PCB設計要點

    高速PCB設計中,DDR模塊是絕對繞不過去的一關。無論你用的是DDR、DDR2還是DDR3,只要設計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?1900次閱讀
    DDR模塊的<b class='flag-5'>PCB設計</b>要點

    高速PCB設計基礎篇

    基本概念 v 高速電路定義 v 電磁干擾(EMI)和 電磁兼容(EMC) v 信號完整性(signal integrity) v 反射(reflection) v 串擾(crosstalk
    發(fā)表于 04-21 15:50

    PCB】四層電路板的PCB設計

    摘要 詳細介紹有關電路板的PCB設計過程以及應注意的問題。在設計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB電路
    發(fā)表于 03-12 13:31

    揭秘PCB阻抗在高速信號傳輸中的重要性

    ,對更高速度、更大功能和更緊湊設計的需求使得PCB阻抗的精確控制成為PCB設計和制造過程中至關重要的一環(huán)。理解和管理PCB阻抗對于確保信號完整性、減少電磁干擾(EMI)以及實現(xiàn)電子
    的頭像 發(fā)表于 02-27 09:24 ?602次閱讀

    PCB設計全攻略:必備資料與詳細流程解析

    一站式PCBA智造廠家今天為大家講講PCB設計需要提供的資料及設計流程有哪些?PCB設計需要的資料及設計流程。在電子產(chǎn)品開發(fā)過程中,印刷電路板(PCB)的設計是一個至關重要的環(huán)節(jié)。一個
    的頭像 發(fā)表于 02-06 10:00 ?936次閱讀

    電子工程師的PCB設計經(jīng)驗

    本文分享了電子工程師在PCB設計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內容,旨在幫助初學者掌握PCB設計的關鍵技術。
    的頭像 發(fā)表于 01-21 15:15 ?2010次閱讀

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設計中什么是高速信號?PCB設計中為什么高頻會出現(xiàn)信號失真。在電子設備制造中,高速信號的處理成為PCB設計
    的頭像 發(fā)表于 12-30 09:41 ?944次閱讀

    Kerman的KiCad學習筆記:第6章 PCB設計流程

    電路原理圖設計的最終目的是生產(chǎn)滿足需要的PCB(印制電路板)。利用KiCad 8.0軟件可以非常輕松地從原理圖設計轉入PCB設計。KiCad 8.0為用戶提供了一個完整的
    的頭像 發(fā)表于 12-25 15:34 ?3302次閱讀
    Kerman的KiCad學習筆記:第6章 <b class='flag-5'>PCB設計</b>流程

    高速PCB設計EMI防控手冊:九大關鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設計EMI有什么規(guī)則?高速PCB設計EMI九大關鍵規(guī)則。隨著電子產(chǎn)品信號上升沿時間的縮短和信號頻率的提高,電磁干擾(EMI)問題越來越受到
    的頭像 發(fā)表于 12-24 10:08 ?745次閱讀

    HDMI模塊的PCB設計

    在前面各類設計的理論講解、設計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結合前面三種類型進行整體學習—模塊設計,本期推出第一章HDMI模塊的PCB設計,后續(xù)會繼續(xù)更新各類模塊的PCB設計教學,以及PCB設計理論、設計技巧
    的頭像 發(fā)表于 10-22 14:16 ?1944次閱讀

    高速PCB設計指南

    如今,可以認為大多數(shù)PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數(shù)字設計相關。高速PCB設計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的
    的頭像 發(fā)表于 10-18 14:06 ?2237次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>指南