chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>PCB設(shè)計(jì)>PCB雜散電容大小計(jì)算方法 PCB雜散電容怎么消除

PCB雜散電容大小計(jì)算方法 PCB雜散電容怎么消除

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

電感對(duì)IGBT開關(guān)過程的影響(2)

為驗(yàn)證對(duì)主回路電感效應(yīng)的分析并考察不同電感量以及門極驅(qū)動(dòng)情況下的實(shí)際情況,我們?nèi)藶閷?duì)Lp 大小進(jìn)行了干預(yù),其具體方法是在D 的陰極與電路PCB 之間(即Lp2 與Lc1之間)加入長度可調(diào)的導(dǎo)線,用試湊辦法得到期望的附加電感量。
2025-04-28 14:08:471214

PCB布線設(shè)計(jì)時(shí)寄生電容計(jì)算方法

PCB布線設(shè)計(jì)時(shí)寄生電容計(jì)算方法PCB上布兩條靠近的走線,很容易產(chǎn)生寄生電容。由于這種寄生電容的存在,
2009-09-30 15:13:3328853

最麻煩的PLL信號(hào)——整數(shù)邊界

鎖相環(huán) (PLL) 和壓控振蕩器 (VCO) 輸出特定頻率的RF信號(hào),理想情況下此信號(hào)應(yīng)當(dāng)是輸出中的唯一信號(hào)。但事實(shí)上,輸出中存在干擾信號(hào)和相位噪聲。本文討論最麻煩的信號(hào)之一——整數(shù)邊界,它如何仿真與消除,你真的搞清楚了?
2023-05-22 11:10:3510626

高速TIA如何減小電容Cstrayne ?

對(duì)于高速TIA的PCB來說,最大的挑戰(zhàn)就是如何減小電容Cstray了** 。這是為什么呢?假如帶寬很高,增益很高,那么Cf可能需要設(shè)置在如0.5pF,而普通貼片電阻的電容就有0.1pF。
2023-11-01 10:59:042532

6種常見的成因分析及解決辦法

就更加困難了。信號(hào)可能源于ADC周圍的不合理電路,也有可能是因惡劣工作環(huán)境下出現(xiàn)的外部干擾而導(dǎo)致。 針對(duì)高分辨率、精密ADC應(yīng)用中的問題,這里將介紹6種判斷其根本原因的方法,并提出相應(yīng)的解決方案
2019-02-14 14:18:45

測(cè)試線損問題?

測(cè)試線損問題? 有的時(shí)候測(cè)得是一個(gè)范圍,怎么確定線損呢?
2016-09-11 23:41:06

相關(guān)問題解答

惱人的問題怎么破?散來源如何確定?...請(qǐng)參考本帖中列舉的相關(guān)實(shí)戰(zhàn)問題!在此版主將整理發(fā)布有關(guān)的一問一答專題帖,將理論聯(lián)系到實(shí)際應(yīng)用總結(jié)出可行方案!包括AD9914、HMC833...當(dāng)然
2019-01-16 12:27:07

問題如何解決?

惱人的問題怎么破?散來源如何確定?...請(qǐng)參考本帖中列舉的相關(guān)實(shí)戰(zhàn)問題!在此版主將整理發(fā)布有關(guān)的一問一答專題帖,將理論聯(lián)系到實(shí)際應(yīng)用總結(jié)出可行方案!當(dāng)然鼓勵(lì)跟帖向大家分享你的實(shí)戰(zhàn)經(jīng)驗(yàn)~Q
2017-04-27 15:58:16

電容器的電感和寄生電感的區(qū)別是什么?

電容器的電感和寄生電感的區(qū)別是什么?
2023-04-11 16:59:39

電容器的寄生作用與電容

電容器的寄生作用與電容
2012-08-14 11:29:08

AD9164問題如何解決?

出現(xiàn)一個(gè)與基帶信號(hào)相關(guān)的點(diǎn)幅度-50dBm左右,影響了射頻輸出的Sfdr。具體現(xiàn)象: 輸出2.2ghz點(diǎn)頻時(shí),點(diǎn)在2.6GHz 輸出2.3ghz點(diǎn)頻時(shí),在2.5ghz 輸出2.4ghz點(diǎn)頻
2023-12-04 07:39:16

AD9361的TX輸出

我們準(zhǔn)備把AD9361用于TDD系統(tǒng),但由于時(shí)延等問題,想把9361配置成FDD模式,通過外部的開關(guān)實(shí)現(xiàn)TDD切換;需要了解一下FDD模式下TX通道的/噪底等情況,以便設(shè)計(jì)開關(guān)的收發(fā)隔離;1
2018-12-27 09:24:47

AD9467采集信號(hào)有

各位大牛,請(qǐng)教一下。我現(xiàn)在用AD9467-250,采樣時(shí)鐘用AD9517-3出的200MHz,采集70M、0dBm單音信號(hào)。頻譜上出現(xiàn)較多的。ADC前端電路按照AD9467手冊(cè)推薦的設(shè)計(jì)。ADC
2019-01-25 08:21:14

AD9467采集信號(hào)的如何消除?

各位大牛,請(qǐng)教一下。我現(xiàn)在用AD9467-250,采樣時(shí)鐘用AD9517-3出的200MHz,采集70M、0dBm單音信號(hào)。頻譜上出現(xiàn)較多的。ADC前端電路按照AD9467手冊(cè)推薦的設(shè)計(jì)。ADC
2023-12-08 06:52:03

AD9912的DAC輸出端比較大

1GHz分頻為500MHz;該500MHz與單音輸出頻率(比如230MHz)混頻后產(chǎn)生了較大(混出270MHz)。 請(qǐng)問:如何才能能降低該?有沒有方法讓AD9912內(nèi)部不產(chǎn)生sysclk的2分頻信號(hào)或降低該分頻信號(hào)帶來的干擾?
2019-03-08 15:14:23

AD9912輸出有

參考輸入為245.76MHz/0dBm,輸出61.44MHz附近給鎖相環(huán)做參考,可是輸出一直有。我改用信號(hào)源直接給鎖相環(huán)提供參考就沒有散了,所以推斷出是AD9912引入的。我同事他也用
2018-12-25 11:41:21

AD9958只有80左右的抑制

前段時(shí)間做了一個(gè)關(guān)于AD9958的板子,輸出頻率在14MHz到22MHz,從其PDF資料上的相位噪聲曲線看,15MHz在10KHz以內(nèi)的非常好,而實(shí)際上做出來近端幾百Hz的最差的只有80左右
2019-02-22 08:27:59

ADF4351有輸出

我使用ADF4351,其輸出在中心頻率偏移184k附近有輸出,通過減小環(huán)路帶寬,減小充電電流等,有一定的降低, 此時(shí)帶來靠近中心頻率出的噪聲升高,通過對(duì)比不同的板卡,都存在類似的現(xiàn)象,環(huán)路
2018-10-12 09:24:23

CC1120 gfsk問題

我用cc1120實(shí)現(xiàn)頻分復(fù)用,現(xiàn)在發(fā)現(xiàn)存在現(xiàn)象,尤其是2個(gè)以上不同信道一起發(fā)射時(shí),他們的疊加導(dǎo)致其他信道被污染,請(qǐng)問這種情況有解決方法
2018-06-24 03:14:54

DAC3482存在怎么解決?

芯片對(duì)調(diào)回來,發(fā)現(xiàn)好的單板近端還是存在 3)領(lǐng)取新的TPS74801,重新貼在之前好的單板上,發(fā)現(xiàn)好的單板近端還是存在。 另外,無論通過調(diào)整fpga端還是DAC3482內(nèi)部寄存器端關(guān)于數(shù)據(jù)和時(shí)鐘之間的時(shí)延,也無法消除故障單板的近端
2024-12-16 06:23:44

HMC704非整數(shù)邊界

~2MHz 現(xiàn)象:輸出10025MHz和10075MHz時(shí)在主頻兩邊相隔512KHz處有,大小約50dBc,(測(cè)試排除電源引入的可能)當(dāng)輸出偏50Hz(10025MHz+-50Hz,10075MHz+-50Hz)時(shí)消失 輸出為10050MHz時(shí)沒有 請(qǐng)問可能是什么原因?
2019-02-21 14:05:56

LMX2594EVM分母用最大,出現(xiàn)跑動(dòng)的怎么避免?

現(xiàn)象是分母用最大,很多頻點(diǎn)會(huì)出現(xiàn)跑動(dòng)的,有些頻點(diǎn)又不會(huì)出現(xiàn),該怎么去消除。如果需要通過改變分母,該怎么避免小數(shù)
2024-11-11 06:48:34

LMX2594如何降低整數(shù)邊界?

我的參考頻率為80MHz,鑒相頻率為160MHz,現(xiàn)在為80 的整數(shù)倍,是否為整數(shù)邊界?如何降低整數(shù)邊界?如何計(jì)算哪些點(diǎn)的整數(shù)邊界高?哪些點(diǎn)的整數(shù)邊界低?
2024-11-11 08:02:42

使用AD9783時(shí)遇到的問題如何解決?

每隔3KHz存在,無法通過降低信號(hào)功率,改變時(shí)鐘數(shù)據(jù)相位來改善 更改參考時(shí)鐘為60MHz,間隔變?yōu)?5K 更改參考時(shí)鐘為20MHz是,消失 請(qǐng)問各位大神這個(gè)問題應(yīng)該怎么考慮,謝謝 另外當(dāng)去掉DAC輸出輔助之后用示波器測(cè)試波形如下,這種現(xiàn)象是信號(hào)發(fā)生反射了嗎?
2023-12-07 07:09:55

使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織,有什么方法降低Fs/2-Fin處的

我在使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織,在開了前景校準(zhǔn)和offset filtering后,F(xiàn)s/4和Fs/2處的明顯變小,但是Fs/2-Fin仍然很大。請(qǐng)問有什么方法降低Fs/2-Fin處的?多謝回答!
2024-12-13 15:14:02

如何仿真并消除整數(shù)邊界

整數(shù)邊界不受歡迎的原因有哪些?如何改變PFD頻率?怎樣將ADIsimFrequencyPlanner應(yīng)用到寬帶VCO里?
2021-04-12 06:28:29

如何抑制DDS輸出信號(hào)中問題?

DDS的工作原理是什么?如何抑制DDS輸出信號(hào)中問題?
2021-05-26 07:15:37

如何確定DDS輸出信號(hào)頻譜中的

直接數(shù)據(jù)頻率合成器(DDS)因能產(chǎn)生頻率捷變且殘留相位噪聲性能卓越而著稱。另外,多數(shù)用戶都很清楚DDS輸出頻譜中存在的噪聲,比如相位截?cái)?b class="flag-6" style="color: red">雜以及與相位-幅度轉(zhuǎn)換過程相關(guān)的等。此類是實(shí)際
2023-12-15 07:38:37

構(gòu)建手機(jī)RF傳導(dǎo)與輻射實(shí)驗(yàn)室,求證

傳導(dǎo)和輻射的FCC限值是什么情況,沒看懂,求指點(diǎn)。另外,2G和3G的測(cè)試,除了測(cè)試頻率范圍不同外,還有哪些不同,提前謝謝大神?。。。。。。?/div>
2013-03-10 21:38:03

求教有關(guān)鎖相環(huán)的問題

小弟正在調(diào)試一款X波段(9.6-10.8GHz)的鎖相環(huán),采用的是內(nèi)部集成VCO的HMC778LP6CE芯片。在調(diào)試中,我發(fā)現(xiàn)在距中心頻率50Hz整數(shù)倍的頻率處有很多,請(qǐng)問各位大神這些
2014-07-21 15:47:54

深入解析晶振時(shí)鐘信號(hào)干擾源:寄生電容電容與分布電容

的影響 改變晶振的負(fù)載,導(dǎo)致實(shí)際輸出頻率偏離設(shè)計(jì)值。 增加電路中的能量損失,降低晶振的穩(wěn)定性和可靠性。 引起電路中的諧波干擾,影響系統(tǒng)性能。 三、減小電容方法 材料選擇:選用低介電常數(shù)的材料
2024-09-26 14:49:27

直流電流干擾的判別方法

值、管地電位波動(dòng)、管道附近的土壤電位梯度和管道中的電流值四種方法判斷是否存在電流干擾。表1 我國直流干擾程度判斷標(biāo)準(zhǔn) 管地電位正向偏移值(mV) 直流干擾程度
2020-12-01 16:22:35

請(qǐng)問AD9914問題如何解決

貴公司的專家們好,我最近在做的項(xiàng)目使用的AD9914芯片,芯片使用3.2GHz參考時(shí)鐘,DDS輸出950MHz信號(hào)時(shí)150MHz,200MHz,處有-65dBc左右的,300MHz處有
2018-11-13 09:35:04

請(qǐng)問ADF4351的輸出和相噪怎么減小?

ADF4351輸出,相噪遠(yuǎn)不及器件參考值理想。而且在離中心頻率最近處的散出現(xiàn)在偏離中心頻率5KHz的地方。從頻譜來分析,我估計(jì)如果能減小或者消除,則相噪應(yīng)該可以明顯變好。電源我采用了兩顆
2018-09-29 15:40:47

請(qǐng)問ADF4355近端有什么解決辦法

Current可優(yōu)化至51dBc左右。ADIsimfrequencyPlanner也沒有這么近的仿真值提供,該從何而來,有何推薦的解決方法?(設(shè)置輸出為4100MHz則無此)另外若采用
2018-08-22 10:40:08

請(qǐng)問HMC833整數(shù)邊界緣由是什么?

如圖,這是數(shù)據(jù)手冊(cè)上說的HMC833參考為50MHz輸出為5900.8Mhz時(shí)的情況。圖上頻偏頻偏為400KHz和800Khz的地方都有。根據(jù)數(shù)據(jù)手冊(cè)上的理論,我能理解800Khz處的是整數(shù)邊界,但我沒弄懂400Khz處的緣由?哪位明白的,可以解釋一下?謝謝
2018-10-09 17:57:58

請(qǐng)問HMC833是否有低模式

HMC833低(1)HMC833是否有低模式。(2)改變seed in fraction是否有作用?
2019-01-15 08:42:05

請(qǐng)問LMX2694-EP輸出信號(hào)中有小數(shù)分頻該如何解決?

大家好,如下圖所示,輸出的1GHz信號(hào)近端有小數(shù)分頻,后發(fā)現(xiàn)有的頻點(diǎn)沒有,有的頻點(diǎn)會(huì)更多,小數(shù)分頻的分子分母是計(jì)算出來可以正好輸出1GHz整數(shù)頻率; 相關(guān)配置:環(huán)路濾波器是用的參考設(shè)計(jì)中
2024-11-11 06:05:42

請(qǐng)問開關(guān),邊帶的含義是什么?

各位好我在看模擬對(duì)話的時(shí)候,看到邊帶和開關(guān)不太明白,請(qǐng)問大家這其中的含義以及它將導(dǎo)致什么后果?謝謝大家了?。。?/div>
2019-01-09 09:29:01

邊帶和開關(guān)的含義是什么?會(huì)對(duì)電路造成什么影響?

我在看ADC供電部分的時(shí)候,看到邊帶和開關(guān)這兩詞不知道它的含義。請(qǐng)問下大家它們的含義以及它們將會(huì)對(duì)電路造成什么影響? 謝謝大家了?。。。?!
2024-12-31 06:32:31

鑒相頻率的與環(huán)路濾波器的布線怎么改善

了,最好能抑制再高些。 常用的抑制鑒相頻率方法是環(huán)路濾波器的多級(jí)設(shè)計(jì),如3級(jí)。在鑒相頻率固定、3級(jí)環(huán)路濾波器固定且濾波器帶寬已經(jīng)10KHz不能再低的條件下,還有哪些方法可以改善上面提到的這些
2018-11-07 09:03:01

風(fēng)扇引入的及噪聲問題

最近調(diào)試遇到個(gè)問題,40W功放輸出功率時(shí)在225K左右會(huì)有,抑制在-50dB左右,初步認(rèn)為是由于風(fēng)扇引起的,如過是風(fēng)扇引起的話,該如何解決
2014-03-28 09:58:41

電容器的寄生作用與電容.pdf

電容器的寄生作用與電容.pdf
2006-04-04 23:33:030

基于CAN總線的地鐵電流監(jiān)測(cè)系統(tǒng)設(shè)計(jì)

分析了地鐵電流的形成及危害, 闡述了地鐵電流監(jiān)測(cè)控制系統(tǒng)的功能,設(shè)計(jì)了基于CAN 總線的地鐵電流的監(jiān)測(cè)系統(tǒng)。論文對(duì)該系統(tǒng)的下位機(jī)軟硬件結(jié)構(gòu),PC-CAN接口卡以及
2010-01-20 15:29:5421

基于DDS技術(shù)的分析及抑制方法

直接數(shù)字頻率合成(DDS)技術(shù)推動(dòng)了頻率合成領(lǐng)域的高速發(fā)展,但固有的特性極大的限制了其應(yīng)用發(fā)展。在分析DDS工作原理及噪聲來源的基礎(chǔ)上,介紹了幾種抑制的方法
2010-07-31 10:36:1932

電容器的寄生作用與電容

電容器的寄生作用與電容 電容器的寄生作用問:我想知道如何為具體的應(yīng)用選擇合適的電容器,但我又不清楚許多不同種類 的電容器有哪些優(yōu)點(diǎn)和缺點(diǎn)?
2009-11-26 10:44:193031

電容器的寄生作用與電容

電容器的寄生作用與電容 電容器的寄生作用問:我想知道如何為具體的應(yīng)用選擇合適的電容器,但我又不清楚許多不同種類 的電容器有哪
2010-01-04 17:03:541706

動(dòng)態(tài)范圍(SFDR)

動(dòng)態(tài)范圍(SFDR) SFDR(無動(dòng)態(tài)范圍)衡量的只是相對(duì)于轉(zhuǎn)換器滿量程范圍(dBFS)或輸入信號(hào)電平(dBc)的最差頻譜偽像。比較ADC時(shí)
2011-01-01 12:14:5614335

基于二階相位擾動(dòng)的DDS抑制新方法

在研究基本相位擾動(dòng)法的基礎(chǔ)上,提出了一種新的二階相位擾動(dòng)法,該方法可使分量的抑制達(dá)到每相位位18 dB。因此在同樣精度的要求下,使用該方法的設(shè)計(jì)可以減少ROM尋址的位
2011-08-19 10:45:452950

快速跳頻PLL優(yōu)化抑制比分析

系統(tǒng)地研究了快速跳頻PLL 中散來源,給出了環(huán)路模型,定義了抑制比。定性分析了MF2SK2FH 通信系統(tǒng)檢測(cè)誤碼率Pe 與抑制比之間的關(guān)系,并通過計(jì)算機(jī)輔助分析,定量計(jì)算出誤
2011-09-01 16:30:4546

PLL頻率合成器的性能分析

抑制是PLL 頻率合成器的幾個(gè)關(guān)鍵指標(biāo)之一。在實(shí)際設(shè)計(jì)中,的輸出種類比較多,產(chǎn)生的原因也各不一樣,但是它們中的大多數(shù)并不常見。首先從的基本概念出發(fā),詳細(xì)地介紹了
2011-09-01 16:34:5669

確定噪聲來源

直接數(shù)據(jù)頻率合成器(DDS)因能產(chǎn)生頻率捷變且殘留相位噪聲性能卓越而著稱。另外,多數(shù)用戶都很清楚DDS輸出頻譜中存在的噪聲,比如相位截?cái)?b class="flag-6" style="color: red">雜以及與相位-幅度轉(zhuǎn)換過程相關(guān)的
2012-02-02 10:41:2144

LMX2531 整數(shù)優(yōu)化的案例分析

LMX2531 系列產(chǎn)品被廣泛應(yīng)用于無線通訊基站系統(tǒng),相比較整數(shù)分頻,采用小數(shù)分頻可以獲得更好的相位噪聲性能,但是小數(shù)分頻會(huì)導(dǎo)致問題,特別是整數(shù)邊界尤為突出。本文介紹一種在盡可能保證相位噪聲性能的基礎(chǔ)上,改善整數(shù)邊界達(dá)10dB。
2013-04-27 15:51:043492

新大管道電流干擾影響研究

新大管道電流干擾影響研究新大管道電流干擾影響研究
2015-11-16 14:43:220

分析、優(yōu)化和消除帶VCO的鎖相環(huán)在高達(dá)13.6 GHz處的整數(shù)邊界

v分析、優(yōu)化和消除帶VCO的鎖相環(huán)在高達(dá)13.6 GHz處的整數(shù)邊界
2016-01-07 14:50:350

電容器的寄生作用與電容

電容器的寄生作用與電容,還不錯(cuò)哦
2016-06-15 15:53:576

電容器的寄生作用與電容

電容器的寄生作用與電容
2017-01-28 21:32:495

電力電子裝置中母排電感提取方法

提取母排電感具有抗噪聲能力強(qiáng)、計(jì)算結(jié)果對(duì)波形形狀不敏感等優(yōu)點(diǎn),然而在簡單的積分運(yùn)算中積分時(shí)限的選取對(duì)計(jì)算結(jié)果有較大的影響。提出一種優(yōu)化的積分形式的母排電感的提取方法,在傳統(tǒng)積分法的基礎(chǔ)上考慮
2018-01-23 15:09:2715

變流器母排電感優(yōu)化方法

,結(jié)合對(duì)母排中電流流通路徑的分析,建立了不同母排結(jié)構(gòu)與電感大小之間的關(guān)系,提出了一種基于改善電流流通通道的低感母排結(jié)構(gòu)優(yōu)化方法。利用該方法對(duì)現(xiàn)有的一臺(tái)有源電力濾波器母排進(jìn)行了優(yōu)化設(shè)計(jì),采用雙脈沖法實(shí)驗(yàn)對(duì)優(yōu)化
2018-03-07 16:25:154

無線輻射的有效的調(diào)試方式

通過一個(gè)案例,使用是德科技測(cè)試測(cè)量解決方案,完成無線智能終端產(chǎn)品的輻射的最終優(yōu)化。
2018-07-13 16:37:208878

帶VCO的鎖相環(huán)的整數(shù)邊界信號(hào)的產(chǎn)生與消除方法

鎖相環(huán) (PLL) 和壓控振蕩器 (VCO) 輸出特定頻率的RF信號(hào),理想情況下此信號(hào)應(yīng)當(dāng)是輸出中的唯一信號(hào)。但事實(shí)上,輸出中存在干擾信號(hào)和相位噪聲。本文討論最麻煩的信號(hào)之一——整數(shù)邊界——的仿真與消除
2019-04-12 08:32:0013125

5G基站OTA測(cè)試的TRP問題

5G基站OTA測(cè)試要掃幾萬個(gè)TRP?
2020-07-23 10:26:004

整數(shù)邊界的仿真測(cè)試與消除方法分析

鎖相環(huán) (PLL) 和壓控振蕩器 (VCO) 輸出特定頻率的RF信號(hào),理想情況下此信號(hào)應(yīng)當(dāng)是輸出中的唯一信號(hào)。但事實(shí)上,輸出中存在干擾信號(hào)和相位噪聲。本文討論最麻煩的信號(hào)之一——整數(shù)邊界——的仿真與消除。
2020-09-09 10:09:564998

模塊數(shù)據(jù)手冊(cè)中電感的定義方法

換流回路中的電感會(huì)引起波形震蕩,EMI或者電壓過沖等問題。因此在電路設(shè)計(jì)的時(shí)候需要特別留意。本文給出了電路電感的測(cè)量方法以及模塊數(shù)據(jù)手冊(cè)中電感的定義方法。 圖1為半橋電路的原理電路以及
2021-10-13 15:36:135840

為什么要做測(cè)試?

對(duì)無線電管理工作來說,散發(fā)射是產(chǎn)生干擾的重要原因 . 在無線電發(fā)射設(shè)備檢測(cè)過程中,測(cè)試是一個(gè)重要的必測(cè)項(xiàng)目。是指在工作帶寬外某個(gè)頻點(diǎn)或某些頻率上的發(fā)射,其發(fā)射電平可降低但不影響相應(yīng)的信息傳遞。包括:諧波發(fā)射、寄生發(fā)射、互調(diào)產(chǎn)物、以及變頻產(chǎn)物,但帶外發(fā)射除外。
2022-09-16 15:49:555437

降低電力變壓器鐵芯損耗的5種方法

電力變壓器鐵芯損耗為鐵芯負(fù)載損耗中的特例,故單獨(dú)討論降低它的方法。電力變壓器鐵芯損耗包括結(jié)構(gòu)件(鐵芯夾件、屏蔽環(huán)等)的損耗;穿過導(dǎo)體地方(套管座)損耗;平行導(dǎo)體(通過大電流的引線)的損耗和油箱損耗。降低鐵芯損耗的方法主要有以下幾種方法。
2022-11-09 09:34:594910

分析優(yōu)化和消除具有高達(dá)13.6 GHz VCO的鎖相環(huán)中的整數(shù)邊界

鎖相環(huán)(PLL)和壓控振蕩器(VCO)以特定頻率輸出RF信號(hào),理想情況下,該信號(hào)將是輸出端存在的唯一信號(hào)。實(shí)際上,輸出端存在不需要的信號(hào)和相位噪聲。本文討論如何仿真和消除一種更麻煩的信號(hào)——整數(shù)邊界。
2023-01-08 15:40:423309

分析優(yōu)化和消除具有高達(dá)13.6GHz VCO的鎖相環(huán)中的整數(shù)邊界

假設(shè)某個(gè)調(diào)制方案指出整數(shù)邊界功率高于–80 dBc的通道不可用;那么圖10中大約1%的通道不再可用。為了克服這個(gè)問題,ADIsimFrequencyPlanner可以優(yōu)化PLL/VCO配置,以減少并在大多數(shù)情況下消除整數(shù)邊界。
2023-02-01 11:54:503033

如何測(cè)量IGBT換流回路中電感?

換流回路中的電感會(huì)引起波形震蕩,EMI或者電壓過沖等問題。
2023-02-07 16:43:475656

什么是干擾、互調(diào)干擾、阻塞干擾?

干擾主要是由于接收機(jī)的靈敏度不高造成的。 發(fā)射機(jī)輸出信號(hào)通常為大功率信號(hào),在產(chǎn)生大功率信號(hào)的過程中會(huì)在發(fā)射信號(hào)的頻帶之外產(chǎn)生較高的。 如果散落入某個(gè)系統(tǒng)接收頻段內(nèi)的幅度較高,則會(huì)導(dǎo)致接收
2023-05-08 16:18:383278

技術(shù)資訊 | 如何減少電子電路中的電容

-本文要點(diǎn)理解電路中的電容。了解電容如何影響電子電路。探索減少電路中電容的策略。電容就像被遺棄的寵物流浪在街道和巷子里一樣,它們潛伏在電路中。本文將了解電子電路中的電容是如何產(chǎn)生
2023-01-05 15:45:294611

如何減少PCB電容的影響

一站式PCBA智造廠家今天為大家講講如何減少PCB電容的影響?減少PCB電容PCB設(shè)計(jì)方法。當(dāng)提到PCBA上的電子電路時(shí),經(jīng)常使用的術(shù)語是電容。PCB上的導(dǎo)體、無源器件的預(yù)制電路板
2023-08-24 08:56:321436

什么是無動(dòng)態(tài)范圍 (SFDR)?為什么SFDR很重要?

什么是無動(dòng)態(tài)范圍 (SFDR)?為什么SFDR很重要? 無動(dòng)態(tài)范圍(SFDR)是指模擬信號(hào)中最大的無動(dòng)態(tài)范圍。它是在硬件設(shè)備中測(cè)量的。它是指能夠測(cè)量的模擬信號(hào)的最大幅度范圍,其中沒有
2023-10-31 09:34:2910715

電容器的寄生作用與電容.zip

電容器的寄生作用與電容
2022-12-30 09:21:514

電容器的寄生作用與電容.zip

電容器的寄生作用與電容
2023-03-01 15:37:551

用于計(jì)算特定相位截?cái)?b class="flag-6" style="color: red">雜的頻率和幅度的方法

電子發(fā)燒友網(wǎng)站提供《用于計(jì)算特定相位截?cái)?b class="flag-6" style="color: red">雜的頻率和幅度的方法.pdf》資料免費(fèi)下載
2023-11-28 11:32:120

變頻器控制引起的電機(jī)軸電壓

軸電壓是一個(gè)常見的問題,它對(duì)電機(jī)的正常運(yùn)行和壽命造成了影響。本文將詳細(xì)介紹變頻器控制引起的電機(jī)軸電壓的原因、影響和解決方法。 變頻器控制引起的電機(jī)軸電壓主要有兩個(gè)原因:PWM調(diào)制和電纜電容。首先,PWM調(diào)制是
2024-02-01 14:08:211619

時(shí)鐘對(duì)高速DAC性能的影響

電子發(fā)燒友網(wǎng)站提供《時(shí)鐘對(duì)高速DAC性能的影響.pdf》資料免費(fèi)下載
2024-10-17 11:10:280

有什么影響?從哪里來?

說到射頻的難點(diǎn)不得不提也是射頻被稱為“玄學(xué)”的來源。也是學(xué)習(xí)射頻必經(jīng)的一個(gè)難點(diǎn)。本篇文章就來講一下
2024-11-05 09:59:346929

什么是晶振的電容?

什么是晶振的電容?晶振的電容,也叫做寄生電容,是指電路中非人為設(shè)計(jì)、由物理結(jié)構(gòu)自然產(chǎn)生的、有害的隱藏電容。它為什么重要?(影響)電容之所以關(guān)鍵,是因?yàn)樗鼤?huì)直接影響晶振的振蕩頻率精度。核心
2025-11-13 18:13:41225

已全部加載完成