chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb常見(jiàn)阻抗匹配的方式

PCB線路板打樣 ? 來(lái)源: 云創(chuàng)硬見(jiàn) ? 作者: 云創(chuàng)硬見(jiàn) ? 2020-04-26 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

阻抗匹配是指在能量傳輸時(shí),要求負(fù)載阻抗要和傳輸線的特征阻抗相等,此時(shí)的傳輸不會(huì)產(chǎn)生反射,這表明所有能量都被負(fù)載吸收了。反之則在傳輸中有能量損失。在高速PCB設(shè)計(jì)中,阻抗的匹配與否關(guān)系到信號(hào)的質(zhì)量?jī)?yōu)劣。

PCB走線什么時(shí)候需要做阻抗匹配?

不主要看頻率,而關(guān)鍵是看信號(hào)的邊沿陡峭程度,即信號(hào)的上升/下降時(shí)間,一般認(rèn)為如果信號(hào)的上升/下降時(shí)間(按10%~90%計(jì))小于6倍導(dǎo)線延時(shí),就是高速信號(hào),必須注意阻抗匹配的問(wèn)題。導(dǎo)線延時(shí)一般取值為150ps/inch。

特征阻抗

信號(hào)沿傳輸線傳播過(guò)程當(dāng)中,如果傳輸線上各處具有一致的信號(hào)傳播速度,并且單位長(zhǎng)度上的電容也一樣,那么信號(hào)在傳播過(guò)程中總是看到完全一致的瞬間阻抗。由于在整個(gè)傳輸線上阻抗維持恒定不變,我們給出一個(gè)特定的名稱,來(lái)表示特定的傳輸線的這種特征或者是特性,稱之為該傳輸線的特征阻抗。特征阻抗是指信號(hào)沿傳輸線傳播時(shí),信號(hào)看到的瞬間阻抗的值。特征阻抗與PCB導(dǎo)線所在的板層、PCB所用的材質(zhì)(介電常數(shù))、走線寬度、導(dǎo)線與平面的距離等因素有關(guān),與走線長(zhǎng)度無(wú)關(guān)。特征阻抗可以使用軟件計(jì)算。高速PCB布線中,一般把數(shù)字信號(hào)的走線阻抗設(shè)計(jì)為50歐姆,這是個(gè)大約的數(shù)字。一般規(guī)定同軸電纜基帶50歐姆,頻帶75歐姆,對(duì)絞線(差分)為100歐姆。

常見(jiàn)阻抗匹配的方式

1、串聯(lián)終端匹配

在信號(hào)源端阻抗低于傳輸線特征阻抗的條件下,在信號(hào)的源端和傳輸線之間串接一個(gè)電阻R,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,抑制從負(fù)載端反射回來(lái)的信號(hào)發(fā)生再次反射。

匹配電阻選擇原則:匹配電阻值與驅(qū)動(dòng)器的輸出阻抗之和等于傳輸線的特征阻抗。常見(jiàn)的CMOS和TTL驅(qū)動(dòng)器,其輸出阻抗會(huì)隨信號(hào)的電平大小變化而變化。因此,對(duì)TTL或CMOS電路來(lái)說(shuō),不可能有十分正確的匹配電阻,只能折中考慮。鏈狀拓?fù)浣Y(jié)構(gòu)的信號(hào)網(wǎng)路不適合使用串聯(lián)終端匹配,所有的負(fù)載必須接到傳輸線的末端。

串聯(lián)匹配是最常用的終端匹配方法。它的優(yōu)點(diǎn)是功耗小,不會(huì)給驅(qū)動(dòng)器帶來(lái)額外的直流負(fù)載,也不會(huì)在信號(hào)和地之間引入額外的阻抗,而且只需要一個(gè)電阻元件。常見(jiàn)應(yīng)用:一般的CMOS、TTL電路的阻抗匹配。USB信號(hào)也采樣這種方法做阻抗匹配。

2、并聯(lián)終端匹配

在信號(hào)源端阻抗很小的情況下,通過(guò)增加并聯(lián)電阻使負(fù)載端輸入阻抗與傳輸線的特征阻抗相匹配,達(dá)到消除負(fù)載端反射的目的。實(shí)現(xiàn)形式分為單電阻和雙電阻兩種形式。

匹配電阻選擇原則:在芯片的輸入阻抗很高的情況下,對(duì)單電阻形式來(lái)說(shuō),負(fù)載端的并聯(lián)電阻值必須與傳輸線的特征阻抗相近或相等;對(duì)雙電阻形式來(lái)說(shuō),每個(gè)并聯(lián)電阻值為傳輸線特征阻抗的兩倍。

并聯(lián)終端匹配優(yōu)點(diǎn)是簡(jiǎn)單易行,顯而易見(jiàn)的缺點(diǎn)是會(huì)帶來(lái)直流功耗:?jiǎn)坞娮璺绞降闹绷鞴呐c信號(hào)的占空比緊密相關(guān);雙電阻方式則無(wú)論信號(hào)是高電平還是低電平都有直流功耗,但電流比單電阻方式少一半。

常見(jiàn)應(yīng)用:以高速信號(hào)應(yīng)用較多。

(1)DDR、DDR2等SSTL驅(qū)動(dòng)器。采用單電阻形式,并聯(lián)到VTT(一般為IOVDD的一半)。其中DDR2數(shù)據(jù)信號(hào)的并聯(lián)匹配電阻是內(nèi)置在芯片中的。

(2)TMDS等高速串行數(shù)據(jù)接口。采用單電阻形式,在接收設(shè)備端并聯(lián)到IOVDD,單端阻抗為50歐姆(差分對(duì)間為100歐姆)。

責(zé)任編輯:Ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4400

    文章

    23834

    瀏覽量

    422812
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44557
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    線路板阻抗匹配:實(shí)操中要避開(kāi)的 3 個(gè)設(shè)計(jì)誤區(qū)

    在了解阻抗匹配的基本原理后,很多工程師更關(guān)心如何在實(shí)際線路板(PCB)設(shè)計(jì)中落地執(zhí)行。其實(shí),做好阻抗匹配無(wú)需復(fù)雜計(jì)算,只需掌握幾個(gè)核心實(shí)操要點(diǎn),就能有效減少信號(hào)問(wèn)題。? 首先要明確阻抗
    的頭像 發(fā)表于 11-06 15:16 ?289次閱讀

    線路板阻抗匹配實(shí)操:過(guò)孔與拐角的處理技巧

    在了解阻抗匹配的基本原理后,很多工程師更關(guān)心如何在實(shí)際線路板(PCB)設(shè)計(jì)中落地執(zhí)行。其實(shí),做好阻抗匹配無(wú)需復(fù)雜計(jì)算,只需掌握幾個(gè)核心實(shí)操要點(diǎn),就能有效減少信號(hào)問(wèn)題。? 首先要明確阻抗
    的頭像 發(fā)表于 11-06 15:07 ?258次閱讀

    如何確保連接器與極細(xì)同軸線的阻抗匹配?

    在高速互連設(shè)計(jì)中,阻抗匹配不僅是一項(xiàng)理論要求,更是影響系統(tǒng)性能的關(guān)鍵工程指標(biāo)。對(duì)極細(xì)同軸線束而言,連接器的結(jié)構(gòu)精度、屏蔽連續(xù)性與裝配工藝質(zhì)量,直接決定信號(hào)完整性與系統(tǒng)穩(wěn)定性。只有讓整個(gè)通道保持幾何、電氣的一致性,才能實(shí)現(xiàn)真正的高速可靠傳輸。
    的頭像 發(fā)表于 10-08 14:12 ?1460次閱讀
    如何確保連接器與極細(xì)同軸線的<b class='flag-5'>阻抗匹配</b>?

    阻抗匹配技術(shù):信號(hào)完整性與功率傳輸?shù)幕??

    本文介紹阻抗匹配原理、方法及其在數(shù)字電路、射頻系統(tǒng)中的應(yīng)用,強(qiáng)調(diào)其對(duì)信號(hào)傳輸和系統(tǒng)性能的重要性。
    的頭像 發(fā)表于 09-24 13:41 ?869次閱讀

    技術(shù)資訊 I 信號(hào)完整性與阻抗匹配的關(guān)系

    本文要點(diǎn)PCB走線和IC走線中的阻抗控制主要著眼于預(yù)防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負(fù)載,同時(shí)避免其他信號(hào)完整性問(wèn)題。使用集成場(chǎng)求解器的PCB設(shè)計(jì)軟件可以評(píng)估阻抗匹配
    的頭像 發(fā)表于 09-05 15:19 ?5120次閱讀
    技術(shù)資訊 I 信號(hào)完整性與<b class='flag-5'>阻抗匹配</b>的關(guān)系

    基于史密斯圓圖實(shí)現(xiàn)天線阻抗匹配

    在現(xiàn)代無(wú)線通信系統(tǒng)中,天線阻抗匹配是確保信號(hào)高效傳輸?shù)年P(guān)鍵環(huán)節(jié)。阻抗失配不僅會(huì)導(dǎo)致信號(hào)反射、功率損耗,還可能影響整個(gè)系統(tǒng)的穩(wěn)定性和性能。史密斯圓圖(Smith Chart)作為一種經(jīng)典的圖形化
    的頭像 發(fā)表于 09-03 09:16 ?4383次閱讀
    基于史密斯圓圖實(shí)現(xiàn)天線<b class='flag-5'>阻抗匹配</b>

    極細(xì)同軸線(micro coaxial cable)的阻抗匹配原理

    極細(xì)同軸線束憑借可控的阻抗設(shè)計(jì)和優(yōu)異的屏蔽性能,成為高速信號(hào)傳輸中不可或缺的連接方案。理解并合理運(yùn)用阻抗匹配原理,不僅能保證信號(hào)完整性,還能有效提升系統(tǒng)的整體穩(wěn)定性與可靠性。
    的頭像 發(fā)表于 08-26 14:47 ?1315次閱讀
    極細(xì)同軸線(micro coaxial cable)的<b class='flag-5'>阻抗匹配</b>原理

    村田貼片電容的阻抗匹配問(wèn)題如何解決?

    村田貼片電容在阻抗匹配問(wèn)題上的解決方案需結(jié)合其高頻特性優(yōu)化與具體應(yīng)用場(chǎng)景設(shè)計(jì), 核心策略包括利用低ESL/ESR特性實(shí)現(xiàn)高頻阻抗控制、通過(guò)溫度穩(wěn)定材料保障參數(shù)一致性、采用多層堆疊技術(shù)滿足高速信號(hào)需求
    的頭像 發(fā)表于 07-25 15:23 ?490次閱讀

    村田貼片電容的高頻特性與阻抗匹配

    村田貼片電容憑借其卓越的高頻特性和精準(zhǔn)的阻抗匹配能力,成為射頻電路、通信模塊及高速數(shù)字系統(tǒng)的核心元件。其高頻性能的優(yōu)化源于材料科學(xué)、結(jié)構(gòu)設(shè)計(jì)與制造工藝的深度融合,以下從關(guān)鍵參數(shù)、技術(shù)突破及應(yīng)用場(chǎng)
    的頭像 發(fā)表于 06-25 15:26 ?654次閱讀
    村田貼片電容的高頻特性與<b class='flag-5'>阻抗匹配</b>

    如何確保模擬示波器的輸入阻抗匹配?

    輸入阻抗匹配是確保信號(hào)完整性和測(cè)量精度的關(guān)鍵。模擬示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 兩種輸入阻抗模式,需根據(jù)被測(cè)信號(hào)特性選擇匹配模式。以下是確保匹配的詳細(xì)步驟與注
    發(fā)表于 04-08 15:25

    BNC 接頭阻抗匹配:接線中的關(guān)鍵技術(shù)與注意事項(xiàng)

    阻抗匹配貫穿 BNC 連接器接線全程,依托德索的優(yōu)質(zhì)產(chǎn)品、先進(jìn)技術(shù)與專業(yè)指導(dǎo),掌握關(guān)鍵技術(shù),遵循注意事項(xiàng),才能保障信號(hào)高質(zhì)量傳輸,為依賴 BNC 連接的系統(tǒng)穩(wěn)定運(yùn)行筑牢根基。
    的頭像 發(fā)表于 03-12 10:42 ?1389次閱讀
    BNC 接頭<b class='flag-5'>阻抗匹配</b>:接線中的關(guān)鍵技術(shù)與注意事項(xiàng)

    阻抗匹配怎么設(shè)計(jì)?

    阻抗匹配設(shè)計(jì)有什么資料嗎?求推薦
    發(fā)表于 03-10 07:37

    阻抗匹配中所說(shuō)的50R,90R之類的阻抗是什么意思?

    阻抗匹配中所說(shuō)的50R,90R之類的阻抗是什么意思? 為啥我用萬(wàn)用表量十幾是0R?這里50歐姆到底是什么情況下50歐姆?
    發(fā)表于 03-06 06:49

    Aigtek:功率放大器如何進(jìn)行阻抗匹配

    阻抗匹配是功率放大器設(shè)計(jì)中非常重要的一部分,它涉及到信號(hào)傳輸?shù)男屎凸β实淖畲筝敵觥O旅嫖靼舶蔡⒃敿?xì)介紹功率放大器的阻抗匹配原理和方法。 阻抗是指電路對(duì)交流信號(hào)的阻礙程度,它由電阻(R)、電感(L
    的頭像 發(fā)表于 03-05 11:02 ?948次閱讀
    Aigtek:功率放大器如何進(jìn)行<b class='flag-5'>阻抗匹配</b>

    電源濾波器的阻抗匹配問(wèn)題:源阻抗和負(fù)載阻抗匹配時(shí)的優(yōu)化策略

    在電子設(shè)備中,電源濾波器的性能受到源阻抗和負(fù)載阻抗匹配的影響。諧振現(xiàn)象可能導(dǎo)致電感和電容元件形成共振回路,影響濾波器的濾波效果和電路元件的穩(wěn)定性。優(yōu)化濾波器設(shè)計(jì)采用 L 型匹配網(wǎng)絡(luò),
    的頭像 發(fā)表于 02-10 11:02 ?1430次閱讀
    電源濾波器的<b class='flag-5'>阻抗匹配</b>問(wèn)題:源<b class='flag-5'>阻抗</b>和負(fù)載<b class='flag-5'>阻抗</b>不<b class='flag-5'>匹配</b>時(shí)的優(yōu)化策略