chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計基礎(chǔ)的問題你知道哪一些

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-04-23 17:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、如何選擇 EDA 工具?

目前的 pcb 設(shè)計軟件中,熱分析都不是強項,所以并不建議選用,其它的功能 1.3.4 可以選擇 PADSCadence 性能價格比都不錯。 PLD 的設(shè)計的初學(xué)者可以采用 PLD 芯片廠家提供的集成環(huán)境,在做到百萬門以上的設(shè)計時可以選用單點工具。

2、請推薦一種適合于高速信號處理和傳輸?shù)?EDA 軟件。

常規(guī)的電路設(shè)計,INNOVEDA 的 PADS 就非常不錯,且有配合用的仿真軟件,而這類設(shè)計往往占據(jù)了 70%的應(yīng)用場合。在做高速電路設(shè)計,模擬和數(shù)字混合電路,采用 Cadence 的解決方案應(yīng)該屬于性能價格比較好的軟件,當然 Mentor 的性能還是非常不錯的,特別是它的設(shè)計流程管理方面應(yīng)該是最為優(yōu)秀的。(大唐電信技術(shù)專家 王升)

3、對 PCB 板各層含義的解釋

Topoverlay ----頂層器件名稱, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5,

IC10.bottomoverlay----同理 multilayer-----如果你設(shè)計一個 4 層板,你放置一個 free pad or via, 定義它作為multilay 那么它的 pad 就會自動出現(xiàn)在 4 個層 上,如果你只定義它是 top layer, 那么它的 pad 就會只出現(xiàn)在頂層上。

4、2G 以上高頻 PCB 設(shè)計,走線,排版,應(yīng)重點注意哪些方面?

2G 以上高頻 PCB 屬于射頻電路設(shè)計,不在高速數(shù)字電路設(shè)計討論范圍內(nèi)。而 射 頻電路的布局(layout)和布線(routing)應(yīng)該和原理圖一起考慮的,因為布局布線都會造成分布效應(yīng)。而且,射頻電路設(shè)計一些無源器件是通過參數(shù)化定義,特殊形狀銅箔實現(xiàn),因此要求 EDA 工具能夠提供參數(shù)化器件,能夠編輯特殊形狀銅箔。Mentor 公司的 boardstation 中有專門的 RF 設(shè)計模塊,能夠滿足這些要求。而且,一般射頻設(shè)計要求有專門射頻電路分析工具,業(yè)界最著名的是 agilent 的 eesoft,和 Mentor 的工具有很好的接口。

5、2G 以上高頻 PCB 設(shè)計,微帶的設(shè)計應(yīng)遵循哪些規(guī)則?

射頻微帶線設(shè)計,需要用三維場分析工具提取傳輸線參數(shù)。所有的規(guī)則應(yīng)該在這個場提取工具中規(guī)定。

6、對于全數(shù)字信號的 PCB,板上有一個 80MHz 的鐘源。除了采用絲網(wǎng)(接地)外,為了保證有足夠的驅(qū)動能力,還應(yīng)該采用什么樣的電路進行保護?

確保時鐘的驅(qū)動能力,不應(yīng)該通過保護實現(xiàn),一般采用時鐘驅(qū)動芯片。一般擔心時鐘驅(qū)動能力,是因為多個時鐘負載造成。采用時鐘驅(qū)動芯片,將一個時鐘信號變成幾個,采用點到點的連接。選擇驅(qū)動芯片,除了保證與負載基本匹配,信號沿滿足要求(一般時鐘為沿有效信號),在計算系統(tǒng)時序時,要算上時鐘在驅(qū)動芯片內(nèi)時延。

7、如果用單獨的時鐘信號板,一般采用什么樣的接口,來保證時鐘信號的傳輸受到的影響???

時鐘信號越短,傳輸線效應(yīng)越小。采用單獨的時鐘信號板,會增加信號布線長度。而且單板的接地供電也是問題。如果要長距離傳輸,建議采用差分信號。LVDS 信號可以滿足驅(qū)動能力要求,不過您的時鐘不是太快,沒有必要。

8、27M,SDRAM 時鐘線(80M-90M),這些時鐘線二三次諧波剛好在 VHF 波段,從接收端高頻竄入后干擾很大。除了縮短線長以外,還有那些好辦法?

如果是三次諧波大,二次諧波小,可能因為信號占空比為 50%,因為這種情況下,信號沒有偶次諧波。這時需要修改一下信號占空比。此外,對于如果是單向的時鐘信號,一般采用源端串聯(lián)匹配。這樣可以抑制二次反射,但不會影響時鐘沿速率。源端匹配值,可以采用下圖公式得到。

9、什么是走線的拓撲架構(gòu)?

Topology,有的也叫 routing order.對于多端口連接的網(wǎng)絡(luò)的布線次序。

10、怎樣調(diào)整走線的拓撲架構(gòu)來提高信號的完整性?

這種網(wǎng)絡(luò)信號方向比較復(fù)雜,因為對單向,雙向信號,不同電平種類信號,拓樸影響都不一樣,很難說哪種拓樸對信號質(zhì)量有利。而且作前仿真時,采用何種拓樸對工程師要求很高,要求對電路原理,信號類型,甚至布線難度等都要了解。

11、怎樣通過安排疊層來減少 EMI 問題?

首先,EMI 要從系統(tǒng)考慮,單憑 PCB 無法解決問題。層迭對 EMI 來講,我認為主要是提供信號最短回流路徑,減小耦合面積,抑制差模干擾。另外地層與電源層緊耦合,適當比電源層外延,對抑制共模干擾有好處。

12、為何要鋪銅?

一般鋪銅有幾個方面原因。1,EMC.對于大面積的地或電源鋪銅,會起到屏蔽作用,有些特殊地,如 PGND 起到防護作用。2,PCB 工藝要求。一般為了保證電鍍效果,或者層壓不變形,對于布線較少的PCB 板層鋪銅。3,信號完整性要求,給高頻數(shù)字信號一個完整的回流路徑,并減少直流網(wǎng)絡(luò)的布線。當然還有散熱,特殊器件安裝要求鋪銅等等原因。

13、在一個系統(tǒng)中,包含了 dsp 和 pld,請問布線時要注意哪些問題呢?

看你的信號速率和布線長度的比值。如果信號在傳輸在線的時延和信號變化沿時間可比的話,就要考慮信號完整性問題。另外對于多個 DSP,時 鐘 ,數(shù)據(jù) 信號走線拓普也會影響信號質(zhì)量和時序,需要關(guān)注。

14、除 protel 工具布線外,還有其他好的工具嗎?

至于工具,除了 PROTEL,還有很多布線工具,如 MENTOR 的 WG2000,EN2000 系列和 powerpcb,Cadence 的 allegro,zuken 的 cadstar,cr5000 等,各有所長。

15、什么是“信號回流路徑”?

信號回流路徑,即 return current。高速數(shù)字信號在傳輸時,信號的流向是從驅(qū)動器沿 PCB 傳輸線到負載,再由負載沿著地或電源通過最短路徑返回驅(qū)動器端。這個在地或電源上的返回信號就稱信號回流路徑。Dr.Johson 在他的書中解釋,高頻信號傳輸,實際上是對傳輸線與直流層之間包夾的介質(zhì)電容充電的過程。SI 分析的就是這個圍場的電磁特性,以及他們之間的耦合。

16、如何對接插件進行 SI 分析?

在 IBIS3.2 規(guī)范中,有關(guān)于接插件模型的描述。一般使用 EBD 模型。如果是特殊板,如背板,需要SPICE 模型。也可以使用多板仿真軟件(HYPERLYNX 或 IS_multiboard),建立多板系統(tǒng)時,輸入接插件的分布參數(shù),一般從接插件手冊中得到。當然這種方式會不夠精確,但只要在可接受范圍內(nèi)即可。

17、請問端接的方式有哪些?

端接(terminal),也稱匹配。一般按照匹配位置分有源端匹配和終端匹配。其中源端匹配一般為電阻串聯(lián)匹配,終端匹配一般為并聯(lián)匹配,方式比較多,有電阻上拉,電阻下拉,戴維南匹配,AC 匹配,肖特基二極管匹配。

18、采用端接(匹配)的方式是由什么因素決定的?

匹配采用方式一般由 BUFFER 特性,拓普情況,電平種類和判決方式來決定,也要考慮信號占空比,系統(tǒng)功耗等。

19、采用端接(匹配)的方式有什么規(guī)則?

數(shù)字電路最關(guān)鍵的是時序問題,加匹配的目的是改善信號質(zhì)量,在判決時刻得到可以確定的信號。對于電平有效信號,在保證建立、保持時間的前提下,信號質(zhì)量穩(wěn)定;對延有效信號,在保證信號延單調(diào)性前提下,信號變化延速度滿足要求。Mentor ICX 產(chǎn)品教材中有關(guān)于匹配的一些資料。另外《High Speed Digital design a hand book of blackmagic》有一章專門對 terminal 的講述,從電磁波原理上講述匹配對信號完整性的作用,可供參考。

20、能否利用器件的 IBIS 模型對器件的邏輯功能進行仿真?如果不能,那么如何進行電路的板級和系統(tǒng)級仿真?

IBIS 模型是行為級模型,不能用于功能仿真。功能仿真,需要用 SPICE 模型,或者其他結(jié)構(gòu)級模型。

責任編輯:Ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4391

    文章

    23746

    瀏覽量

    420817
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44389
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速PCB設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    站式PCBA加工廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速電路PCB設(shè)計EMI方法與技巧。在高速PCB設(shè)計中,電磁干擾(EMI)的控制至關(guān)重要,以下是
    的頭像 發(fā)表于 11-10 09:25 ?291次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b>EMI避坑指南:5個實戰(zhàn)技巧

    PCB設(shè)計師必看!這些‘反常識’操作正在毀掉的電路板

    站式PCBA加工廠家今天為大家講講PCB設(shè)計組裝失敗的原因有那些?PCB設(shè)計組裝失敗的原因及解決方法。PCB設(shè)計組裝失敗的原因涉及設(shè)計、材料、制造、組裝及環(huán)境等多個環(huán)節(jié),需針對性解決
    的頭像 發(fā)表于 10-13 09:57 ?269次閱讀

    深度解讀PCB設(shè)計布局準則

    無論您是在進行高速設(shè)計,還是正在設(shè)計塊高速PCB,良好的電路板設(shè)計實踐都有助于確保您的設(shè)計能夠按預(yù)期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計
    的頭像 發(fā)表于 09-01 14:24 ?7126次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b>布局準則

    電路板上助焊劑殘留的處理方法

    焊錫是在焊接線路中連接電子元器件的重要工業(yè)原材料,在pcb線路板上錫的工藝中有浸錫,印刷過回焊爐,還有種是機器焊錫機焊接或手工烙鐵焊接這幾種,但不管是哪一些工藝焊接后的PCB板上或多
    的頭像 發(fā)表于 06-19 15:36 ?1343次閱讀

    PCB設(shè)計,輕松歸檔,效率倍增!

    PCB設(shè)計鍵歸檔簡化流程,提升效率,鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計領(lǐng)域,PCB設(shè)計工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,
    的頭像 發(fā)表于 05-26 16:17 ?501次閱讀
    <b class='flag-5'>PCB設(shè)計</b>,輕松歸檔,效率倍增!

    原理圖和PCB設(shè)計中的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計中的常見錯誤,整理成份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?907次閱讀

    DDR模塊的PCB設(shè)計要點

    在高速PCB設(shè)計中,DDR模塊是絕對繞不過去的關(guān)。無論用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?2257次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計</b>要點

    提升PCB設(shè)計效率的秘訣

    PCB設(shè)計過程中,是否曾為找不到某個元器件而抓狂?或者在密密麻麻的器件中苦苦排列,只為讓布局更合理?如果有類似的經(jīng)歷,那你定不能錯過這篇文章!
    的頭像 發(fā)表于 04-15 10:01 ?993次閱讀
    提升<b class='flag-5'>PCB設(shè)計</b>效率的秘訣

    SMT貼片前必知!PCB設(shè)計審查全攻

    站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計進行審查和確認需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計審查流程。在SMT貼片加工中,
    的頭像 發(fā)表于 04-07 10:02 ?663次閱讀

    PCB】四層電路板的PCB設(shè)計

    摘要 詳細介紹有關(guān)電路板的PCB設(shè)計過程以及應(yīng)注意的問題。在設(shè)計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB電路以及
    發(fā)表于 03-12 13:31

    中興通訊的PCB設(shè)計規(guī)范

    中興通訊的PCB設(shè)計規(guī)范
    發(fā)表于 02-08 15:31 ?9次下載

    大功率PCB設(shè)計思路與技巧

    大功率PCB設(shè)計項挑戰(zhàn)性極強的任務(wù)。它不僅要求工程師具備深厚的電子理論知識,還需要豐富的實踐經(jīng)驗和精湛的設(shè)計技巧。以下是針對剛接觸大功率PCB設(shè)計的工程師的設(shè)計思路與技巧指南。
    的頭像 發(fā)表于 01-27 17:48 ?1569次閱讀
    大功率<b class='flag-5'>PCB設(shè)計</b>思路與技巧

    電子工程師的PCB設(shè)計經(jīng)驗

    本文分享了電子工程師在PCB設(shè)計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2342次閱讀

    PCB設(shè)計中填充銅和網(wǎng)格銅有什么區(qū)別?

    填充銅(SolidCopper)和網(wǎng)格銅(HatchedCopper)是PCB設(shè)計中兩種不同的鋪銅方式,它們在電氣性能、熱管理、加工工藝和成本方面存在一些區(qū)別:1.電氣性能:填充銅:提供連續(xù)的導(dǎo)電層
    的頭像 發(fā)表于 12-10 16:45 ?101次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中填充銅和網(wǎng)格銅有什么區(qū)別?

    PCB設(shè)計中填充銅和網(wǎng)格銅有什么區(qū)別?

    填充銅(SolidCopper)和網(wǎng)格銅(HatchedCopper)是PCB設(shè)計中兩種不同的鋪銅方式,它們在電氣性能、熱管理、加工工藝和成本方面存在一些區(qū)別:1.電氣性能:填充銅:提供連續(xù)的導(dǎo)電層
    的頭像 發(fā)表于 12-10 11:18 ?80次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中填充銅和網(wǎng)格銅有什么區(qū)別?