chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計(jì)存在怎樣的難題

PCB線路板打樣 ? 來源:面包板 ? 作者:面包板 ? 2020-03-19 08:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、什么叫做 20H 原則?

20H 原則是指電源層相對(duì)地層內(nèi)縮 20H 的距離,H 表示電源層與地層的距離。

當(dāng)然也是為抑制邊緣輻射效應(yīng)。在板的邊緣會(huì)向外輻射電磁干擾。將電源層內(nèi)縮,使得電場(chǎng)只在接地層的范圍內(nèi)傳導(dǎo),有效的提高了 EMC。若內(nèi)縮 20H 則可以將 70%的電場(chǎng)限制在接地邊沿內(nèi);內(nèi)縮 100H 則可以將 98%的電場(chǎng)限制在內(nèi)。

我們要求地平面大于電源或信號(hào)層,這樣有利于防止對(duì)外輻射干擾和屏蔽外界對(duì)自身的干擾,一般情況下在 PCB 設(shè)計(jì)的時(shí)候把電源層比地層內(nèi)縮 1mm 基本上就可以滿足 20H 的原則。

二、在 PCB 設(shè)計(jì)中如何來體現(xiàn) 3W 原則與 20H 原則?

第一,3W 原則,在 PCB 設(shè)計(jì)中很容易體現(xiàn),保證走線與走線的中心間距為 3 倍的線寬即可,如走線的線寬為 6mil。

那么為了滿足 3W 原則,在 Allegro 設(shè)置線到線的規(guī)則為 12mil 即可,軟件中的間距是計(jì)算邊到邊的間距,如圖所示:

PCB 中 3W 原則示意圖

第二,20H 原則,在 PCB 設(shè)計(jì)的時(shí)候,為了體現(xiàn) 20H 原則,我們一般在平面層分割的時(shí)候,將電源層比地層內(nèi)縮 1mm 就可以了。

然后在 1mm 的內(nèi)縮帶打上屏蔽地過孔,150mil 一個(gè),如圖所示:

PCB 中 20H 原則示意圖

三、PCB 中信號(hào)線分為哪幾類,區(qū)別在哪?

PCB 中的信號(hào)線分為兩種,一種是微帶線,一種是帶狀線。

微帶線,是走在表面層(microstrip),附在 PCB 表面的帶狀走線,如下圖所示, 藍(lán)色部分是導(dǎo)體,綠色部分是 PCB 的絕緣電介質(zhì),上面的藍(lán)色小塊兒是微帶線(microstrip line)。由于 microstrip line(微帶線)的一面裸露在空氣里面,可以向周圍形成輻射或受到周圍的輻射干擾,而另一面附在 PCB 的絕緣電介質(zhì)上,所以它形成的電場(chǎng)一部分分布在空中,另一部分分布在 PCB 的絕緣介質(zhì)中。但是 microstrip line 中的信號(hào)傳輸速度要比 stripline(帶狀線)中的信號(hào)傳輸速度快,這是其突出的優(yōu)點(diǎn)。

pcb設(shè)計(jì)存在怎樣的難題

圖微帶線示意圖

帶狀線:走在內(nèi)層(stripline/double stripline),埋在 PCB 內(nèi)部的帶狀走線,如下圖所示,藍(lán)色部分是導(dǎo)體,綠色部分是 PCB 的絕緣電介質(zhì),stripline 是嵌在兩層導(dǎo)體之間的帶狀導(dǎo)線。因?yàn)?stripline 是嵌在兩層導(dǎo)體之間,所以它的電場(chǎng)分布都在兩個(gè)包它的導(dǎo)體(平面)之間,不會(huì)輻射出去能量,也不會(huì)受到外部的輻射干擾。但是由于它的周圍全是電介質(zhì)(介電常數(shù)比 1 大),所以信號(hào)在 stripline 中的傳輸速度比在 microstrip line 中慢。

pcb設(shè)計(jì)存在怎樣的難題

帶狀線示意圖

四、什么叫做 EMC

EMC,是 Electro Magnetic Compatibility 的縮寫,翻譯過來就是電磁兼容性,是指設(shè)備或系統(tǒng)在其電磁環(huán)境中能正常工作且不對(duì)該環(huán)境中任何事物構(gòu)成不能承受電磁騷擾的能力。

傳感器電磁兼容性是指?jìng)鞲衅髟陔姶怒h(huán)境中的適應(yīng)性,保持其固有性能、完成規(guī)定功能的能力。它包含兩個(gè)方面要求:一方面要求傳感器在正常運(yùn)行過程中對(duì)所在環(huán)境產(chǎn)生電磁干擾不能超過一定限值;另一方面要求傳感器對(duì)所在環(huán)境中存在電磁干擾具有一定程度抗擾度。

五、PCB 設(shè)計(jì)中區(qū)分模擬地與數(shù)字地的設(shè)計(jì)方法有哪些

一般處理模擬地、數(shù)字地的方法有以下幾種:

?直接分開,在原理圖中將數(shù)字區(qū)域的地連接為 DGND,模擬區(qū)域的地連接為 AGND,然后 PCB 中的地平面分割為數(shù)字地與模擬地,并把間距拉大;

?數(shù)字地與模擬地之間用磁珠連接;

?數(shù)字地與模擬地之間用電容連接,運(yùn)用電容隔直通交的原理;

?數(shù)字地與模擬地之間用電感連接,感值從 uH 到幾十 uH 不等;

?數(shù)字地與模擬地之間用零歐姆電阻連接。

總結(jié)來說,電容隔直通交,造成浮地。電容不通直流,會(huì)導(dǎo)致壓差和靜電積累,摸機(jī)殼會(huì)麻手。如果把電容和磁珠并聯(lián),就是畫蛇添足,因?yàn)榇胖橥ㄖ?,電容將失效。串?lián)的話就顯得不倫不類。

電感體積大,雜散參數(shù)多,特性不穩(wěn)定,離散分布參數(shù)不好控制,體積大。電感也是陷波,LC 諧振(分布電容),對(duì)噪點(diǎn)有特效。

磁珠的等效電路相當(dāng)于帶阻陷波器,只對(duì)某個(gè)頻點(diǎn)的噪聲有抑制作用,如果不能預(yù)知噪點(diǎn),如何選擇型號(hào),況且,噪點(diǎn)頻率也不一定固定,故磁珠不是一個(gè)好的選擇。

0 歐電阻相當(dāng)于很窄的電流通路,能夠有效地限制環(huán)路電流,使噪聲得到抑制。電阻在所有頻帶上都有衰減作用(0 歐電阻也有阻抗),這點(diǎn)比磁珠強(qiáng)。

總之,關(guān)鍵是模擬地和數(shù)字地要一點(diǎn)接地。建議不同種類地之間用 0 歐電阻相連;電源引入高頻器件時(shí)用磁珠;高頻信號(hào)線耦合用小電容;電感用在大功率低頻上。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23481

    瀏覽量

    409234
  • emc
    emc
    +關(guān)注

    關(guān)注

    172

    文章

    4160

    瀏覽量

    186801
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43885
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    PCB設(shè)計(jì)一鍵歸檔簡(jiǎn)化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計(jì)領(lǐng)域,PCB設(shè)計(jì)工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測(cè)試部門,同時(shí)還需將設(shè)計(jì)文件進(jìn)行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?153次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    原理圖和PCB設(shè)計(jì)中的常見錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開發(fā)的基石,但設(shè)計(jì)過程中難免遇到各種問題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)中的常見錯(cuò)誤,整理成一份實(shí)用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?364次閱讀

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對(duì)PCB設(shè)計(jì)進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計(jì)審查流程。在SMT貼片加工中,PCB設(shè)計(jì)的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?307次閱讀

    中興通訊的PCB設(shè)計(jì)規(guī)范

    中興通訊的PCB設(shè)計(jì)規(guī)范
    發(fā)表于 02-08 15:31 ?7次下載

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?1459次閱讀

    PCB設(shè)計(jì)中的Stub對(duì)信號(hào)傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長(zhǎng)度和幾何形狀來降低它們對(duì)信號(hào)的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的Stub對(duì)信號(hào)傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    PCB設(shè)計(jì)中常見的DFM問題

    作為一個(gè)PCB設(shè)計(jì)師,您需要考慮電氣、結(jié)構(gòu)以及功能的方方面面。除此之外,還得確保PCB在指定的時(shí)間內(nèi),以最低的成本且保質(zhì)保量地生產(chǎn)出來。為了滿足以上需求,必須考慮DFM(Designfor Manufacture)的因素,這也是PCB設(shè)
    的頭像 發(fā)表于 10-25 11:46 ?1502次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中常見的DFM問題

    HDMI模塊的PCB設(shè)計(jì)

    在前面各類設(shè)計(jì)的理論講解、設(shè)計(jì)實(shí)操講解、以及軟件操作的講解的過后,粉絲后臺(tái)反饋想結(jié)合前面三種類型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計(jì),本期推出第一章HDMI模塊的PCB設(shè)計(jì),后續(xù)會(huì)繼續(xù)更新各類模塊的PCB設(shè)計(jì)教學(xué),以及PCB設(shè)計(jì)理論、設(shè)計(jì)技巧
    的頭像 發(fā)表于 10-22 14:16 ?1349次閱讀

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號(hào)完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號(hào)完整性、電源完整性和EMI/EMC問題影響的電路板設(shè)計(jì)。雖然沒有
    的頭像 發(fā)表于 10-18 14:06 ?1724次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b>指南

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    通用硬件設(shè)計(jì)/BGA PCB設(shè)計(jì)/BGA耦合

    電子發(fā)燒友網(wǎng)站提供《通用硬件設(shè)計(jì)/BGA PCB設(shè)計(jì)/BGA耦合.pdf》資料免費(fèi)下載
    發(fā)表于 10-12 11:35 ?0次下載
    通用硬件設(shè)計(jì)/BGA <b class='flag-5'>PCB設(shè)計(jì)</b>/BGA耦合

    如何將TRIZ應(yīng)用于PCB設(shè)計(jì)的優(yōu)化階段?

    Problem Solving,發(fā)明問題解決理論)作為一種強(qiáng)大的創(chuàng)新方法論,為PCB設(shè)計(jì)的優(yōu)化階段提供了全新的視角和工具。具體如深圳天行健企業(yè)管理咨詢公司下文所述: 一、理解TRIZ基礎(chǔ)與PCB設(shè)計(jì)優(yōu)化的需求 TRIZ理論是基于大量專利分析,提煉出解決技術(shù)
    的頭像 發(fā)表于 09-04 16:40 ?667次閱讀

    pcb設(shè)計(jì)中如何設(shè)置坐標(biāo)原點(diǎn)

    PCB設(shè)計(jì)中,坐標(biāo)原點(diǎn)是一個(gè)非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標(biāo)原點(diǎn)的定義 坐標(biāo)原點(diǎn)的概念 在PCB設(shè)計(jì)中,坐標(biāo)原點(diǎn)是一個(gè)參考點(diǎn),用于確定PCB布局的起始位
    的頭像 發(fā)表于 09-02 14:45 ?4585次閱讀

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?1088次閱讀

    電路仿真和PCB設(shè)計(jì)軟件

    關(guān)鍵要點(diǎn)電路仿真軟件和PCB設(shè)計(jì)軟件在PCB設(shè)計(jì)過程中發(fā)揮著互補(bǔ)作用,為工程師提供設(shè)計(jì)、仿真、驗(yàn)證和優(yōu)化電子電路的工具。有效的仿真分析有助于減少開發(fā)所需的設(shè)計(jì)、制造和測(cè)試迭代次數(shù),確保電路設(shè)計(jì)在板
    的頭像 發(fā)表于 07-13 08:12 ?2855次閱讀
    電路仿真和<b class='flag-5'>PCB設(shè)計(jì)</b>軟件