chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB板電磁干擾怎樣去減少

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-02-27 17:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

有人說,世界上只有兩種電子工程師:經(jīng)歷過電磁干擾(EMI)的和沒有經(jīng)歷過電磁干擾的。

隨著速度的提升,EMI變得越來越嚴重,并表現(xiàn)在很多方面上(例如互連處的電磁干擾),高速器件對此尤為敏感,它會因此接收到高速的假信號,而低速器件則會忽視這樣的假信號。

同時,EMI還威脅著電子設備的安全性、可靠性和穩(wěn)定性。因此,在設計電子產(chǎn)品時,PCB板的設計對解決EMI問題至關(guān)重要。

電磁干擾(EMI)的定義

電磁干擾(EMI,Electro MagneTIc Interference),可分為輻射和傳導干擾。輻射干擾就是干擾源以空間作為媒體把其信號干擾到另一電網(wǎng)絡。而傳導干擾就是以導電介質(zhì)作為媒體把一 個電網(wǎng)絡上的信號干擾到另一電網(wǎng)絡。在高速系統(tǒng)設計中,集成電路引腳、高頻信號線和各類接插頭都是PCB板設計中常見的輻射干擾源,它們散發(fā)的電磁波就是電磁干擾(EMI),自身和其他系統(tǒng)都會因此影響正常工作。

針對EMI的PCB板設計技巧

1、共模EMI干擾源(如在電源匯流排形成的瞬態(tài)電壓在去耦路徑的電感兩端形成的電壓降)

在電源層用低數(shù)值的電感,電感所合成的瞬態(tài)信號就會減少,共模EMI從而減少。

減少電源層到IC電源引腳連線的長度。

使用3-6 mil的PCB層間距和FR4介電材料。

2、減小環(huán)路

每個環(huán)路都相當于一個天線,因此我們需要盡量減小環(huán)路的數(shù)量,環(huán)路的面積以及環(huán)路的天線效應。確保信號在任意的兩點上只有唯一的一條回路路徑,避免人為環(huán)路,盡量使用電源層。

3、濾波

在電源線上和在信號線上都可以采取濾波來減小EMI,方法有三種:去耦電容、EMI濾波器、磁性元件。EMI濾波器如下圖所示。

▲濾波器的類型

4、電磁屏蔽

盡量把信號走線放在同一PCB層,而且要接近電源層或接地層。

電源層要盡量靠近接地層

5、零件的布局 (布局的不同都會影響到電路的干擾和抗干擾能力)

根據(jù)電路中不同的功能進行分塊處理(例如解調(diào)電路、高頻放大電路及混頻電路等),在這個過程中把強和弱的電信號分開,數(shù)字和模擬信號電路都要分開。

各部分電路的濾波網(wǎng)絡必須就近連接,這樣不僅可以減小輻,這樣可以提高電路的抗干擾能力和減少被干擾的機會。

易受干擾的零件在布局時應盡量避開干擾源,例如數(shù)據(jù)處理板上CPU的干擾等。

6、布線的考慮(不合理的布線會造成信號線之間的交叉干擾)

不能有走線貼近PCB板的邊框,以免于制作時造成斷線。

電源線要寬,環(huán)路電阻便會因而減少。

信號線盡可能短,并且減少過孔數(shù)目。

拐角的布線不可以用直角方法,應以135°角為佳。

數(shù)字電路與模擬電路應以地線隔離,數(shù)字地線與模擬地線都要分離,最后接電源地。

7、增加PCB板的介電常數(shù) / 增加PCB板的厚度

增加PCB板的介電常數(shù),可防止靠近板的傳輸線等高頻部分向外輻射;增加PCB板的厚度,盡量減小微帶線的厚度,可以防止電磁線的外溢,同樣可以防止輻射。

責任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23638

    瀏覽量

    417551
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3847

    瀏覽量

    133213
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44261
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    為了減少電磁干擾,裝置在硬件設計時應該遵循哪些原則?

    在硬件設計階段減少電磁干擾(EMI)對電能質(zhì)量在線監(jiān)測裝置的影響,需遵循 “ 源頭抑制、路徑阻斷、敏感防護 ” 三大核心邏輯,覆蓋元器件選型、電路拓撲、信號隔離、濾波設計、接地布局、PCB
    的頭像 發(fā)表于 09-19 15:41 ?229次閱讀

    怎樣減少電磁干擾對電能質(zhì)量在線監(jiān)測裝置的影響?

    減少電磁干擾(EMI)對電能質(zhì)量在線監(jiān)測裝置的影響,需從 硬件設計、安裝布線、接地屏蔽、軟件優(yōu)化、運維管理 五個核心維度系統(tǒng)施策,針對電磁干擾
    的頭像 發(fā)表于 09-19 14:48 ?263次閱讀
    <b class='flag-5'>怎樣</b><b class='flag-5'>減少</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>對電能質(zhì)量在線監(jiān)測裝置的影響?

    如何控制和減少電磁干擾對電能質(zhì)量在線監(jiān)測裝置校驗準確性的影響?

    要控制和減少電磁干擾(EMI)對電能質(zhì)量在線監(jiān)測裝置校驗準確性的影響,需從 干擾源頭阻斷、傳播路徑切斷、裝置抗擾能力提升、校驗環(huán)境管控 四個核心維度入手,結(jié)合硬件設計、安裝部署、校驗流
    的頭像 發(fā)表于 09-18 11:23 ?236次閱讀

    如何有效減少降壓轉(zhuǎn)換器中的電磁干擾(EMI)?

    在開關(guān)模式降壓轉(zhuǎn)換器中,如何緩解電磁干擾(EMI)是一個常見的議題。EMI通常由高頻電流流動所引起。本應用筆記首先討論了由輸入電流引起的EMI問題,并提出相對應的解決方案,以及其他更多如何減少EMI
    的頭像 發(fā)表于 09-16 08:34 ?1430次閱讀
    如何有效<b class='flag-5'>減少</b>降壓轉(zhuǎn)換器中的<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>(EMI)?

    怎樣有效的規(guī)避電磁干擾

    電磁干擾的形成有三個環(huán)節(jié):騷擾源、傳播途徑、敏感設備,三個環(huán)節(jié)缺一不可,同樣三個環(huán)節(jié)的任何一個環(huán)節(jié)沒有有效的控制都會影響到最終的測量數(shù)據(jù)。 之前有篇文章詳細介紹了前端數(shù)字化是是如何實現(xiàn)電磁
    的頭像 發(fā)表于 08-18 13:17 ?335次閱讀

    電磁干擾抑制:PCB濾波器如何濾除高頻噪聲

    。PCB濾波器作為電磁兼容性(EMC)設計的核心元件,通過特定的電路結(jié)構(gòu),能夠有效濾除高頻噪聲,保障電路的穩(wěn)定運行。 濾波器的基本原理PCB
    的頭像 發(fā)表于 07-09 18:03 ?407次閱讀

    時源芯微 開關(guān)電源電磁干擾的控制技術(shù)

    電路措施、EMI 濾波、元器件選型、屏蔽以及印制電路PCB)抗干擾設計等多個方面。 降低開關(guān)電源自身干擾 開關(guān)技術(shù)優(yōu)化 在傳統(tǒng)的硬開關(guān)電路中,通過增添電感和電容元件,借助二者的諧振
    的頭像 發(fā)表于 05-20 16:50 ?375次閱讀
    時源芯微 開關(guān)電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術(shù)

    如何減少電磁干擾對智能電位采集儀的影響

    減少外界電磁干擾對智能電位采集儀的影響,可從屏蔽技術(shù)、濾波措施、接地處理等方面著手,具體方法如下: 屏蔽技術(shù) 使用屏蔽線:連接智能電位采集儀與參比電極、被測量物體的導線應選用屏蔽線。屏蔽線的外層金屬
    的頭像 發(fā)表于 05-10 11:31 ?350次閱讀
    如何<b class='flag-5'>減少</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>對智能電位采集儀的影響

    如何進行電磁干擾處理

    智慧華盛恒輝如何進行電磁干擾 一、引言 電磁干擾已成為一種重要的作戰(zhàn)手段,用于削弱、癱瘓或混亂敵方的通信、控制和偵察系統(tǒng)。如何對敵方的裝備進行電磁
    的頭像 發(fā)表于 02-20 10:28 ?965次閱讀

    開關(guān)電源PCB的EMI抑制與抗干擾設計

    開關(guān)電源PCB的EMI抑制與抗干擾設計 引言 印制電路(PCB)是電子產(chǎn)品的重要部件之一, 是電子元器件的支撐體,是電子元器件電氣連接的
    的頭像 發(fā)表于 01-17 10:35 ?3982次閱讀
    開關(guān)電源<b class='flag-5'>PCB</b><b class='flag-5'>板</b>的EMI抑制與抗<b class='flag-5'>干擾</b>設計

    如何提高電磁干擾抗擾性

    提高電磁干擾(EMI)抗擾性對于確保電子設備的穩(wěn)定性和可靠性至關(guān)重要。以下是一些提高電磁干擾抗擾性的方法: 一、設計層面的優(yōu)化 合理的電路
    的頭像 發(fā)表于 11-20 14:55 ?1501次閱讀

    電磁干擾的防護技術(shù) EMI電磁干擾對通信設備的影響

    設備或關(guān)鍵部件,以減少外部電磁場的影響。 屏蔽材料的選擇應基于其導電性、導磁性和機械強度等因素。 濾波技術(shù) : 安裝濾波器來過濾掉特定頻率的電磁干擾信號,保護設備免受影響。 濾波器可以
    的頭像 發(fā)表于 11-20 14:46 ?2844次閱讀

    EMI電磁干擾如何減少

    減少EMI(電磁干擾)是電子電路和系統(tǒng)設計中非常重要的一項任務,以下是一些減少EMI的有效方法: 一、屏蔽 屏蔽是用來減少
    的頭像 發(fā)表于 11-20 14:40 ?2434次閱讀

    PCB電路的層數(shù)對性能的影響

    PCB的層數(shù)對電路的性能有著顯著的影響。以下是幾個主要方面: 1. 信號傳輸速度和電磁干擾(EMI) 更高的信號傳輸速度:多層PCB可以通
    的頭像 發(fā)表于 11-05 09:58 ?1590次閱讀

    TAS5711怎樣調(diào)整LRC解決抗干擾問題?

    問題,如:TAS5711PCB布局排版主意那些事項,PVCC電源干擾到PLL補償以及I2S輸入,怎樣調(diào)整LRC解決抗干擾問題,現(xiàn)象描述:當聲音斷斷續(xù)續(xù)時,撥下供電插頭關(guān)閉主負載LED燈
    發(fā)表于 10-31 07:41