chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

控制PCB的控制走線阻抗是出于怎樣的目的

PCB線路板打樣 ? 來源:ct ? 2019-10-14 14:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

沒有阻抗控制的話,將引發(fā)相當(dāng)大的信號反射和信號失真,導(dǎo)致設(shè)計失敗。常見的信號,如PCI總線、PCI-E總線、USB以太網(wǎng)、DDR內(nèi)存、LVDS信號等,均需要進(jìn)行阻抗控制。阻抗控制最終需要通過PCB設(shè)計實(shí)現(xiàn),對PCB板工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號完整性要求去控制走線的阻抗。

不同的走線方式都是可以通過計算得到對應(yīng)的阻抗值。

微帶線(microstrip line)

?它由一根帶狀導(dǎo)線與地平面構(gòu)成,中間是電介質(zhì)。如果電介質(zhì)的介電常數(shù)、線的寬度、及其與地平面的距離是可控的,則它的特性阻抗也是可控的,其精確度將在±5%之內(nèi)。

控制PCB的控制走線阻抗是出于怎樣的目的

帶狀線(stripline)

帶狀線就是一條置于兩層導(dǎo)電平面之間的電介質(zhì)中間的銅帶。如果線的厚度和寬度,介質(zhì)的介電常數(shù),以及兩層接地平面的距離都是可控的,則線的特性阻抗也是可控的,且精度在10%之內(nèi)。

控制PCB的控制走線阻抗是出于怎樣的目的

多層板的結(jié)構(gòu):

為了很好地對PCB進(jìn)行阻抗控制,首先要了解PCB的結(jié)構(gòu):

通常我們所說的多層板是由芯板和半固化片互相層疊壓合而成的,芯板是一種硬質(zhì)的、有特定厚度的、兩面包銅的板材,是構(gòu)成印制板的基礎(chǔ)材料。而半固化片構(gòu)成所謂的浸潤層,起到粘合芯板的作用,雖然也有一定的初始厚度,但是在壓制過程中其厚度會發(fā)生一些變化。

通常多層板最外面的兩個介質(zhì)層都是浸潤層,在這兩層的外面使用單獨(dú)的銅箔層作為外層銅箔。外層銅箔和內(nèi)層銅箔的原始厚度規(guī)格,一般有0.5OZ、1OZ、2OZ(1OZ約為35um或1.4mil)三種,但經(jīng)過一系列表面處理后,外層銅箔的最終厚度一般會增加將近1OZ左右。內(nèi)層銅箔即為芯板兩面的包銅,其最終厚度與原始厚度相差很小,但由于蝕刻的原因,一般會減少幾個um。

多層板的最外層是阻焊層,就是我們常說的“綠油”,當(dāng)然它也可以是黃色或者其它顏色。阻焊層的厚度一般不太容易準(zhǔn)確確定,在表面無銅箔的區(qū)域比有銅箔的區(qū)域要稍厚一些,但因?yàn)槿鄙倭算~箔的厚度,所以銅箔還是顯得更突出,當(dāng)我們用手指觸摸印制板表面時就能感覺到。

當(dāng)制作某一特定厚度的印制板時,一方面要求合理地選擇各種材料的參數(shù),另一方面,半固化片最終成型厚度也會比初始厚度小一些。下面是一個典型的6層板疊層結(jié)構(gòu):

控制PCB的控制走線阻抗是出于怎樣的目的

PCB的參數(shù):

不同的印制板廠,PCB的參數(shù)會有細(xì)微的差異,通過與電路板廠技術(shù)支持的溝通,得到該廠的一些參數(shù)數(shù)據(jù):

表層銅箔:

可以使用的表層銅箔材料厚度有三種:12um、18um和35um。加工完成后的最終厚度大約是44um、50um和67um。

芯板:我們常用的板材是S1141A,標(biāo)準(zhǔn)的FR-4,兩面包銅,可選用的規(guī)格可與廠家聯(lián)系確定。

半固化片:

規(guī)格(原始厚度)有7628(0.185mm),2116(0.105mm),1080(0.075mm),3313(0.095mm ),實(shí)際壓制完成后的厚度通常會比原始值小10-15um左右。同一個浸潤層最多可以使用3個半固化片,而且3個半固化片的厚度不能都相同,最少可以只用一個半固化片,但有的廠家要求必須至少使用兩個。如果半固化片的厚度不夠,可以把芯板兩面的銅箔蝕刻掉,再在兩面用半固化片粘連,這樣可以實(shí)現(xiàn)較厚的浸潤層。

阻焊層:

銅箔上面的阻焊層厚度C2≈8-10um,表面無銅箔區(qū)域的阻焊層厚度C1根據(jù)表面銅厚的不同而不同,當(dāng)表面銅厚為45um時C1≈13-15um,當(dāng)表面銅厚為70um時C1≈17-18um。

導(dǎo)線橫截面:

我們會以為導(dǎo)線的橫截面是一個矩形,但實(shí)際上卻是一個梯形。以TOP層為例,當(dāng)銅箔厚度為1OZ時,梯形的上底邊比下底邊短1MIL。比如線寬5MIL,那么其上底邊約4MIL,下底邊5MIL。上下底邊的差異和銅厚有關(guān),下表是不同情況下梯形上下底的關(guān)系。

控制PCB的控制走線阻抗是出于怎樣的目的

介電常數(shù):半固化片的介電常數(shù)與厚度有關(guān),下表為不同型號的半固化片厚度和介電常數(shù)參數(shù):

控制PCB的控制走線阻抗是出于怎樣的目的

板材的介電常數(shù)與其所用的樹脂材料有關(guān),F(xiàn)R4板材其介電常數(shù)為4.2—4.7,并且隨著頻率的增加會減小。

介質(zhì)損耗因數(shù):電介質(zhì)材料在交變電場作用下,由于發(fā)熱而消耗的能量稱之謂介質(zhì)損耗,通常以介質(zhì)損耗因數(shù)tanδ表示。S1141A的典型值為0.015。

能確保加工的最小線寬和線距:4mil/4mil。

阻抗計算的工具簡介:

當(dāng)我們了解了多層板的結(jié)構(gòu)并掌握了所需要的參數(shù)后,就可以通過EDA軟件來計算阻抗。可以使用Allegro來計算,但這里向大家推薦另一個工具Polar SI9000,這是一個很好的計算特征阻抗的工具,現(xiàn)在很多印制板廠都在用這個軟件。

無論是差分線還是單端線,當(dāng)計算內(nèi)層信號的特征阻抗時,你會發(fā)現(xiàn)Polar SI9000的計算結(jié)果與Allegro僅存在著微小的差距,這跟一些細(xì)節(jié)上的處理有關(guān),比如說導(dǎo)線橫截面的形狀。但如果是計算表層信號的特征阻抗,我建議你選擇Coated模型,而不是Surface模型,因?yàn)檫@類模型考慮了阻焊層的存在,所以結(jié)果會更準(zhǔn)確。下圖是用Polar SI9000計算在考慮阻焊層的情況下表層差分線阻抗的部分截圖:

控制PCB的控制走線阻抗是出于怎樣的目的

由于阻焊層的厚度不易控制,所以也可以根據(jù)板廠的建議,使用一個近似的辦法:在Surface模型計算的結(jié)果上減去一個特定的值,建議差分阻抗減去8歐姆,單端阻抗減去2歐姆。

差分對走線的PCB要求

(1)確定走線模式、參數(shù)及阻抗計算。差分對走線分外層微帶線差分模式和內(nèi)層帶狀線差分模式兩種,通過合理設(shè)置參數(shù),阻抗可利用相關(guān)阻抗計算軟件(如POLAR-SI9000)計算也可利用阻抗計算公式計算。

(2)走平行等距線。確定走線線寬及間距,在走線時要嚴(yán)格按照計算出的線寬和間距,兩線間距要一直保持不變,也就是要保持平行。平行的方式有兩種: 一種為兩條線走在同一線層(side-by-side),另一種為兩條線走在上下相兩層(over-under)。一般盡量避免使用后者即層間差分信號, 因?yàn)樵赑CB板的實(shí)際加工過程中,由于層疊之間的層壓對準(zhǔn)精度大大低于同層蝕刻精度,以及層壓過程中的介質(zhì)流失,不能保證差分線的間距等于層間介質(zhì)厚度, 會造成層間差分對的差分阻抗變化。困此建議盡量使用同層內(nèi)的差分。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4400

    文章

    23834

    瀏覽量

    422810
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44557
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    班通科技:PCB線寬距對阻抗的影響有哪些?

    PCB線寬主要決定阻抗大小,距主要影響耦合強(qiáng)度和差分/共面結(jié)構(gòu)的阻抗;加寬線寬會降低阻抗,增大線距一般會增加差分或共面結(jié)構(gòu)的
    的頭像 發(fā)表于 01-20 17:53 ?114次閱讀
    班通科技:<b class='flag-5'>PCB</b>線寬<b class='flag-5'>線</b>距對<b class='flag-5'>阻抗</b>的影響有哪些?

    PCB板雙面布局的DDR表底居然不一樣

    越好,也就是下圖所示的這幾段。 這個客戶還是比較的愛學(xué)習(xí),除了硬件本身的知識外,還花很多時間去了解PCB設(shè)計的知識,也看了很多主流芯片的PCB設(shè)計指導(dǎo)書,對DDR設(shè)計包括高速設(shè)計
    發(fā)表于 12-11 10:43

    PCB設(shè)計與打樣的6大核心區(qū)別,看完少3個月彎路!

    原理圖轉(zhuǎn)化為可制造的物理布局,包括: 元器件的合理擺放(Layout) 信號、電源的布線(Routing) 滿足電氣性能(如阻抗控制
    的頭像 發(fā)表于 11-26 09:17 ?496次閱讀
    <b class='flag-5'>PCB</b>設(shè)計與打樣的6大核心區(qū)別,看完少<b class='flag-5'>走</b>3個月彎路!

    揭秘PCB設(shè)計生死線線寬度、銅厚與溫升如何決定電流承載力?

    一站式PCBA加工廠家今天為大家講講PCB與過孔的電流承載能力有受什么影響?PCB與過孔
    的頭像 發(fā)表于 11-19 09:24 ?1031次閱讀
    揭秘<b class='flag-5'>PCB設(shè)計生死線</b>:<b class='flag-5'>走</b>線寬度、銅厚與溫升如何決定電流承載力?

    到底DDR能不能參考電源層啊?

    高速先生成員--黃剛 一些通用的PCB設(shè)計經(jīng)驗(yàn)以及高速信號理論,都告訴我們PCB上的信號最好都以地平面為參考,尤其是高速,建議上下參考平面都是地平面是最好的方法。但是產(chǎn)品類型千千萬
    發(fā)表于 11-11 17:46

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?629次閱讀
    【EMC技術(shù)案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>導(dǎo)致RE超標(biāo)案例

    技術(shù)資訊 I 信號完整性與阻抗匹配的關(guān)系

    本文要點(diǎn)PCB和IC中的阻抗控制主要著眼于預(yù)
    的頭像 發(fā)表于 09-05 15:19 ?5120次閱讀
    技術(shù)資訊 I 信號完整性與<b class='flag-5'>阻抗</b>匹配的關(guān)系

    如何用TDR阻抗測量儀快速定位PCB傳輸故障?

    TDR阻抗測量儀是一款基于時域反射原理(TDR)設(shè)計的高帶寬特性阻抗測試分析專用儀器,它非常適用于快速定位PCB傳輸故障。以下是使用TDR阻抗
    的頭像 發(fā)表于 08-20 10:52 ?815次閱讀
    如何用TDR<b class='flag-5'>阻抗</b>測量儀快速定位<b class='flag-5'>PCB</b>傳輸<b class='flag-5'>線</b>故障?

    受控阻抗布線技術(shù)確保信號完整性

    核心要點(diǎn)受控阻抗布線通過匹配阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計中,元件與
    的頭像 發(fā)表于 04-25 20:16 ?1176次閱讀
    受控<b class='flag-5'>阻抗</b>布線技術(shù)確保信號完整性

    揭秘PCB阻抗控制:如何影響你的電子設(shè)備性能?

    ,作為影響信號傳輸質(zhì)量的關(guān)鍵因素之一,是高質(zhì)量電路板設(shè)計不可或缺的技術(shù)。 什么是PCB阻抗控制? PCB(Printed Circuit Board)
    的頭像 發(fā)表于 04-18 09:07 ?903次閱讀

    PCB制板廠加工問題很大啊,高速PCB傳輸阻抗一直往上跑

    高速先生成員--黃剛 長通道的阻抗一直往上竄這個事情其實(shí)不是個別現(xiàn)象了,相信大多數(shù)做高速串行信號的朋友,尤其是做背板系統(tǒng)的朋友都深有體會,在超過例如10inch的時候,如果你們?nèi)y試加工出來的差
    發(fā)表于 04-07 17:27

    一個很好的pcb過孔等計算小軟體

    一個很好的pcb過孔等計算小軟體*附件:Saturn_PCB_Toolkit_V8.31_Setup.zip
    發(fā)表于 03-27 16:19

    PCB Layout中的三種策略

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實(shí)現(xiàn)并驗(yàn)證,由此可見,布線在高速PCB
    發(fā)表于 03-13 11:35

    PCB,盲目拉線,拉了也是白拉!

    布置在阻抗控制層上,須避免其信號跨分割。 2、 布線竄擾控制 a) 3W原則釋義 之間的距離保持3倍線寬。是為了減少線間串?dāng)_,應(yīng)保證線
    發(fā)表于 03-06 13:53

    DLP4710EVM-LC PCLK PDATA是否需要做阻抗控制?

    。 現(xiàn)有疑問:1.加入了時鐘緩沖器,導(dǎo)致時鐘信號Propagation delay明顯加長(手冊上顯示為0.8~2ns),此delay是否會對信號PDATA的建立時間和保持時間有影響,從而造成像素點(diǎn)錯誤? 2.PCLK,PDATA是否需要做
    發(fā)表于 02-19 06:08