chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB高速是怎樣來界定的

PCB線路板打樣 ? 來源:ct ? 作者:維庫電子市場網 ? 2019-09-23 14:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果一個數字系統(tǒng)的時鐘頻率達到或者超過50MHz,而且工作在這個頻率之上的電路已經占到了整個電子系統(tǒng)一定的分量(比如說1/3),這就稱為高速電路。

實際上信號的諧波頻率比信號本身的重復頻率高,是信號快速變化的上升沿與下降沿引發(fā)了信號傳輸的非預期結果。因此,通常約定如果走線傳播延時大于20%驅動端的信號上升時間,則認為此類信號是高速信號并可能產生傳輸線效應。

定義了傳輸線效應發(fā)生的前提條件,又如何判斷傳播延時是否大于20%驅動端的信號上升時間呢?信號上升時間的典型值一般可通過器件手冊查出,而信號的傳播時間在PCB設計中由實際布線長度和傳播速度決定。例如,“FR4”板上信號傳播速度大約為6in/ns(1in=2.54 cm),但如果過孔多,器件引腳多,速度將降低,高速邏輯器件的信號上升時間大約為0.2ns,則安全的走線長度將不會超過0.24in。

假設“Tr”為信號上升時問,“TD”為信號線傳播延時,有如下經驗法則:如果民≥5TD,信號落在安全區(qū)域;如果2TD≥Tr≥5TD,信號落在不確定區(qū)域;如果Tr≤2TD,信號落在問題區(qū)域。對于落在不確定區(qū)域及問題區(qū)域的信號,應該使用高速電路設計方法。

與低速情況下的數字設計相比,高速數字設計著重強調了數字電路之間用來傳輸信號的路徑和互連,從發(fā)送信號芯片到接收信號芯片間的完整的電流路徑,包括封裝、走線、連接器、插座,以及許多其他的結構。高速數字電路的設計主要研究互連對信號傳播的影響、信號間的相互作用,以及和外界的相互作用。

來源:維庫電子市場網

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4381

    文章

    23634

    瀏覽量

    417361
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44250
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    SILEX希高速圖像傳輸解決方案

    SILEX希高速圖像傳輸解決方案
    的頭像 發(fā)表于 08-27 11:25 ?364次閱讀

    高速AC耦合電容挨得很近,PCB串擾會不會很大……

    高速先生成員--黃剛 做過類似CPU服務器板PCB設計的朋友都知道,CPU與CPU之間會有很多很多對高速互連的走線,也就是很多圈內人稱為Interlaken的走線。你說這一大把互聯(lián)的高速
    發(fā)表于 07-22 16:56

    第1000座高速公路換電站上線運營

    近日,蔚第1,000座高速公路換電站——蔚換電站|G5011蕪合高速福山服務區(qū)合肥方向正式上線運營,蔚宣布完成
    的頭像 發(fā)表于 07-14 14:28 ?555次閱讀

    高速PCB設計挑戰(zhàn) Allegro Skill布線功能 自動創(chuàng)建match_group

    在進行高速PCB設計的過程中,常常會遇到一個挑戰(zhàn),那就是高速信號的時序匹配問題。為了確保信號的同步到達,設計者需要對特定的高速信號組進行等長設計。手動進行這樣的操作可能會非常繁瑣且容易
    的頭像 發(fā)表于 06-16 11:54 ?1728次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設計挑戰(zhàn)  Allegro Skill布線功能 自動創(chuàng)建match_group

    高頻高速PCB測試解決方案

    高頻高速PCB廣泛應用于AI、高速通信、數據中心和消費電子等領域。其性能的穩(wěn)定性和可靠性決定了整個系統(tǒng)的信號完整性和運行效率。高速PCB產業(yè)
    的頭像 發(fā)表于 05-20 09:13 ?1276次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測試解決方案

    PCB設計如何用電源去耦電容改善高速信號質量

    PCB設計電源去耦電容改善高速信號質量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?376次閱讀
    <b class='flag-5'>PCB</b>設計如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質量

    高速PCB板的電源布線設計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設計提出了更高的要求。本文正是基于這種背景下,對高速PCB設計中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    怎么設計ADS828E的高速PCB板,要注意哪些問題?

    這幾天自己再畫一塊基于ADS828E的AD采集模塊,和FPGA相接的。但由于自己以前沒有畫過高速PCB板,也沒有用過高速的AD模塊,所以想請教大家怎么設計ADS828E的高速
    發(fā)表于 02-06 07:59

    應變計的測量范圍和精度是如何界定?

    應變計的測量范圍和精度的界定方法及其影響因素:一、振弦式應變計的基本原理振弦式應變計通過測量振弦在受力作用下的振動頻率變化推算應變值。當結構發(fā)生應變時,振弦受到
    的頭像 發(fā)表于 01-17 15:33 ?1076次閱讀
    應變計的測量范圍和精度是如何<b class='flag-5'>界定</b>?

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設計中什么是高速信號?PCB設計中為什么高頻會出現(xiàn)信號失真。在電子設備制造中,高速信號的處理成為PCB
    的頭像 發(fā)表于 12-30 09:41 ?944次閱讀

    高速PCB設計EMI防控手冊:九大關鍵步驟詳解

    的關注。據統(tǒng)計,幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設計解決。本文將詳細介紹高速PCB設計解決EMI問題的九大規(guī)則,幫助工程師們
    的頭像 發(fā)表于 12-24 10:08 ?745次閱讀

    建成全國9縱9橫高速換電網絡

    近日,蔚換電站正式入駐G25長深高速洪澤湖服務區(qū),標志著蔚全國9縱9橫高速換電網絡全面貫通。這一里程碑式的成就,使得蔚成為首家且唯一一
    的頭像 發(fā)表于 12-19 10:56 ?684次閱讀

    高速公路換電站數量達成900座

    11月29日,蔚高速公路換電站數量達成900座,與此同時,G60滬昆高速換電網絡也已全線打通。 早在2021年,蔚已先打通G60滬昆高速
    的頭像 發(fā)表于 12-05 10:51 ?1553次閱讀
    蔚<b class='flag-5'>來</b><b class='flag-5'>高速</b>公路換電站數量達成900座

    汽車宣布9條橫向高速換電網絡已全面貫通

    10月30日,蔚汽車宣布已在全國成功構建起9條橫向高速換電網絡,標志著其換電站布局邁入嶄新階段。隨著G80廣昆高速與G56杭瑞高速浙湘段換電網絡的落成,蔚
    的頭像 發(fā)表于 10-30 15:01 ?1400次閱讀

    高速PCB設計指南

    如今,可以認為大多數PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數字設計相關。高速PCB設計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?2237次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設計指南