chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何設(shè)計(jì)才能讓PCB的EMC效果最優(yōu)?

電路電子 ? 來(lái)源:電路電子 ? 2020-03-27 09:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCBEMC設(shè)計(jì)考慮中,首先涉及的便是層的設(shè)置;單板的層數(shù)由電源、地的層數(shù)和信號(hào)層數(shù)組成;在產(chǎn)品的EMC設(shè)計(jì)中,除了元器件的選擇和電路設(shè)計(jì)之外,良好的PCB設(shè)計(jì)也是一個(gè)非常重要的因素。

PCB的EMC設(shè)計(jì)的關(guān)鍵,是盡可能減小回流面積,讓回流路徑按照我們?cè)O(shè)計(jì)的方向流動(dòng)。而層的設(shè)計(jì)是PCB的基礎(chǔ),如何做好PCB層設(shè)計(jì)才能讓PCB的EMC效果最優(yōu)呢?

一、PCB層的設(shè)計(jì)思路

PCB疊層EMC規(guī)劃與設(shè)計(jì)思路的核心就是合理規(guī)劃信號(hào)回流路徑,盡可能減小信號(hào)從單板鏡像層的回流面積,使得磁通對(duì)消或最小化。

單板鏡像層

鏡像層是PCB內(nèi)部臨近信號(hào)層的一層完整的敷銅平面層(電源層、接地層)。主要有以下作用:

(1)降低回流噪聲:鏡像層可以為信號(hào)層回流提供低阻抗路徑,尤其在電源分布系統(tǒng)中有大電流流動(dòng)時(shí),鏡像層的作用更加明顯。

(2)降低EMI:鏡像層的存在減少了信號(hào)和回流形成的閉合環(huán)的面積,降低了EMI;

(3)降低串?dāng)_:有助于控制高速數(shù)字電路中信號(hào)走線之間的串?dāng)_問(wèn)題,改變信號(hào)線距鏡像層的高度,就可以控制信號(hào)線間串?dāng)_,高度越小,串?dāng)_越小;

(4)阻抗控制,防止信號(hào)反射。

鏡像層的選擇

(1)電源、地平面都能用作參考平面,且對(duì)內(nèi)部走線有一定的屏蔽作用;

(2)相對(duì)而言,電源平面具有較高的特性阻抗,與參考電平存在較大的電勢(shì)差,同時(shí)電源平面上的高頻干擾相對(duì)比較大;

(3)從屏蔽的角度,地平面一般均作了接地的處理,并作為基準(zhǔn)電平參考點(diǎn),其屏蔽效果遠(yuǎn)遠(yuǎn)優(yōu)于電源平面;

(4)選擇參考平面時(shí),應(yīng)優(yōu)選地平面,次選電源平面

二、磁通對(duì)消原理

根據(jù)麥克斯韋方程,分立的帶電體或電流,它們之間的一切電及磁作用都是通過(guò)它們之間的中間區(qū)域傳遞的,不論中間區(qū)域是真空還是實(shí)體物質(zhì)。在PCB中磁通總是在傳輸線中傳播的,如果射頻回流路徑平行靠近其相應(yīng)的信號(hào)路徑,則回流路徑上的磁通與信號(hào)路徑上的磁通是方向相反的,這時(shí)它們相互疊加,則得到了通量對(duì)消的效果。

三、磁通對(duì)消的本質(zhì)

磁通對(duì)消的本質(zhì)就是信號(hào)回流路徑的控制,具體示意圖如下:

四、右手定則解釋磁通對(duì)消效果

如何用右手定則來(lái)解釋信號(hào)層與地層相鄰時(shí)磁通對(duì)消效果,解釋如下:

(1)當(dāng)導(dǎo)線上有電流流過(guò)時(shí),導(dǎo)線周?chē)銜?huì)產(chǎn)生磁場(chǎng),磁場(chǎng)的方向以右手定則來(lái)確定。

(2)當(dāng)有兩條彼此靠近且平行的導(dǎo)線,如下圖所示,其中一個(gè)導(dǎo)體的電流向外流出,另一個(gè)導(dǎo)體的電流向內(nèi)流入,如果流過(guò)這兩根導(dǎo)線的電流分別是信號(hào)電流和它的回流電流,那么這兩個(gè)電流是大小相等方向相反的,所以它們的磁場(chǎng)也是大小相等,而方向是相反的,因此能相互抵消。

五、六層板設(shè)計(jì)實(shí)例

對(duì)于六層板,優(yōu)先考慮方案3

分析:

(1)由于信號(hào)層與回流參考平面相鄰,S1、S2、S3相鄰地平面,有最佳的磁通抵消效果,優(yōu)選布線層S2,其次S3、S1。

(2)電源平面與GND平面相鄰,平面間距離很小,有最佳的磁通抵消效果和低的電源平面阻抗。

(3)主電源及其對(duì)應(yīng)的地布在4、5層,層厚設(shè)置時(shí),增大S2-P之間的間距,縮小P-G2之間的間(相應(yīng)縮小G1-S2層之間的間距),以減小電源平面的阻抗,減少電源對(duì)S2的影響。

對(duì)于六層板,備選方案4

分析:

對(duì)于局部、少量信號(hào)要求較高的場(chǎng)合,方案4比方案3更適合,它能提供極佳的布線層S2。

最差EMC效果,方案2

分析:此種結(jié)構(gòu),S1和S2相鄰,S3與S4相鄰,同時(shí)S3與S4不與地平面相鄰,磁通抵消效果差。

總結(jié)

PCB層設(shè)計(jì)具體原則:

(1)元件面、焊接面下面為完整的地平面(屏蔽);

(2)盡量避免兩信號(hào)層直接相鄰;

(3)所有信號(hào)層盡可能與地平面相鄰;

(4)高頻、高速、時(shí)鐘等關(guān)鍵信號(hào)布線層要有一相鄰地平面。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4880

    瀏覽量

    93010
  • emc
    emc
    +關(guān)注

    關(guān)注

    174

    文章

    4264

    瀏覽量

    189121
  • EMC電路
    +關(guān)注

    關(guān)注

    0

    文章

    13

    瀏覽量

    13029
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EMC技術(shù)案例】共模電感與電源模塊之間PCB走線導(dǎo)致RE超標(biāo)案例

    EMC技術(shù)案例】共模電感與電源模塊之間PCB走線導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?273次閱讀
    【<b class='flag-5'>EMC</b>技術(shù)案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b>走線導(dǎo)致RE超標(biāo)案例

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)

    Altair PollEx:PCB規(guī)則檢查及系統(tǒng)EMC仿真技術(shù)
    的頭像 發(fā)表于 09-17 11:19 ?1929次閱讀
    Altair PollEx:<b class='flag-5'>PCB</b>規(guī)則檢查及系統(tǒng)<b class='flag-5'>EMC</b>仿真技術(shù)

    如何為EMC設(shè)計(jì)選擇PCB疊層結(jié)構(gòu)

    在設(shè)計(jì)電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時(shí),疊層結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?5054次閱讀
    如何為<b class='flag-5'>EMC</b>設(shè)計(jì)選擇<b class='flag-5'>PCB</b>疊層結(jié)構(gòu)

    PCBEMC設(shè)計(jì)指南

    本文檔的主要內(nèi)容介紹的是工程開(kāi)發(fā)中 PCBEMC設(shè)計(jì)指南
    發(fā)表于 06-08 09:50 ?29次下載

    EMC設(shè)計(jì)—PCB高級(jí)EMC設(shè)計(jì)

    目錄 EMC理論基礎(chǔ) EMC測(cè)試實(shí)質(zhì) PCB的接地設(shè)計(jì) PCB內(nèi)部EMC設(shè)計(jì) EMC去耦分析
    發(fā)表于 05-28 16:54

    逆變器EMC整改:如何驗(yàn)證整改效果與長(zhǎng)期穩(wěn)定性

    南柯電子|逆變器EMC整改:如何驗(yàn)證整改效果與長(zhǎng)期穩(wěn)定性
    的頭像 發(fā)表于 05-27 11:14 ?617次閱讀
    逆變器<b class='flag-5'>EMC</b>整改:如何驗(yàn)證整改<b class='flag-5'>效果</b>與長(zhǎng)期穩(wěn)定性

    PCBEMC設(shè)計(jì)(一):層的設(shè)置與排布原則

    PCB的電磁兼容性(EMC)設(shè)計(jì)首先要考慮層的設(shè)置,這是因?yàn)閱伟鍖訑?shù)的組成、電源層和地層的分布位置以及平面的分割方式對(duì)EMC性能有著決定性的影響。為昕MarsPCBlayerstack層數(shù)的合理規(guī)劃
    的頭像 發(fā)表于 05-17 16:17 ?737次閱讀
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計(jì)(一):層的設(shè)置與排布原則

    符合EMCPCB設(shè)計(jì)準(zhǔn)則

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問(wèn)題而言,設(shè)計(jì)上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計(jì)及線距,PCB設(shè)計(jì)中應(yīng)該注意的要點(diǎn): (1) PCB板邊間
    的頭像 發(fā)表于 05-15 16:42 ?465次閱讀

    EMC思想來(lái)設(shè)計(jì)DC/DC電源的PCB

    在DC/DC芯片的應(yīng)用中,我們需要提前來(lái)規(guī)劃EMC的設(shè)計(jì),避免在后期把太多的時(shí)間和精力花在整改和優(yōu)化上。其實(shí)DC/DC電源的PCB設(shè)計(jì),在滿足基本電源工作的功能之外,考慮功率路徑滿足通流能力,路徑
    發(fā)表于 04-15 13:40

    深圳 4月18-19日《高級(jí)PCB-EMC設(shè)計(jì)》公開(kāi)課報(bào)名中!

    課程名稱:《高級(jí)PCB-EMC設(shè)計(jì)》講師:鄭老師時(shí)間地點(diǎn):深圳4月18-19日主辦單位:賽盛技術(shù)課程背景隨著電子信息的快速發(fā)展,產(chǎn)品EMC要求越來(lái)越高。經(jīng)市場(chǎng)調(diào)研,70%的企業(yè)并沒(méi)有專職的EMC研發(fā)
    的頭像 發(fā)表于 03-17 16:50 ?506次閱讀
    深圳 4月18-19日《高級(jí)<b class='flag-5'>PCB-EMC</b>設(shè)計(jì)》公開(kāi)課報(bào)名中!

    華為PCBEMC設(shè)計(jì)指南【可下載】

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計(jì)指南》,合計(jì)94頁(yè)P(yáng)DF,對(duì)PCBEMC設(shè)計(jì)從布局、布線、背板的EMC設(shè)計(jì)、射頻
    發(fā)表于 02-26 15:52

    如何給ADS1247發(fā)送指令,才能讓它開(kāi)始轉(zhuǎn)換溫度?

    最新在使用ADS1247測(cè)量PT100,MCU51模擬SPI訪問(wèn)ADS1247,可以讀寫(xiě)所有的寄存器。但是無(wú)法測(cè)量溫度,DOUT交永遠(yuǎn)是低電平,而且差分電壓也總是0.000V。想請(qǐng)問(wèn),應(yīng)當(dāng)如何給ADS1247發(fā)送指令,才能讓它開(kāi)始轉(zhuǎn)換溫度。
    發(fā)表于 01-22 06:25

    華為PCBEMC設(shè)計(jì)指南

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計(jì)指南》,合計(jì)94頁(yè)P(yáng)DF,對(duì)PCBEMC設(shè)計(jì)從布局、布線、背板的EMC設(shè)計(jì)、射頻
    的頭像 發(fā)表于 01-15 10:09 ?1832次閱讀
    華為<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計(jì)指南

    PCBEMC/EMI的設(shè)計(jì)技巧

    隨著 IC 器件集成度的提高、設(shè)備的逐步小型化和器件的速度愈來(lái)愈高, 電子產(chǎn)品中的 EMI 問(wèn)題也更加嚴(yán)重。從系統(tǒng)設(shè)備 EMC/EMI 設(shè)計(jì)的觀點(diǎn)來(lái)看,在設(shè)備的PCB 設(shè)計(jì)階段處理好 EMC/EMI
    發(fā)表于 11-18 15:02 ?7次下載

    PCB高級(jí)EMC設(shè)計(jì)

    PCB高級(jí)EMC設(shè)計(jì) ?
    的頭像 發(fā)表于 11-16 11:28 ?2476次閱讀
    <b class='flag-5'>PCB</b>高級(jí)<b class='flag-5'>EMC</b>設(shè)計(jì)