工藝性方面主要考慮ICT自動(dòng)測(cè)試的定位精度、基板大小、探針類型等影響探測(cè)可靠性的因素。
①精確的定位孔。為了確保ICT自動(dòng)測(cè)試時(shí)精確定位,PCB設(shè)計(jì)時(shí)在基板上應(yīng)設(shè)定精確的定位孔。定位孔誤差應(yīng)在0.05mm以內(nèi),至少設(shè)置兩個(gè)定位孔,且距離越遠(yuǎn)越好。采用非金屬化的定位孔,以免孔內(nèi)焊錫鍍層影響定位精度。如果是拼板,定位孔設(shè)在主板及各單獨(dú)的基板上。
②測(cè)試點(diǎn)的直徑不小于0.4mm,相鄰測(cè)試點(diǎn)的間距最好在2.54mm以上,不要小于1.27mm。
③測(cè)試面不能放置高度超過(guò)6.4mm的元件,否則將引起測(cè)試夾具探針對(duì)測(cè)試點(diǎn)的接觸不良。
④最好將測(cè)試點(diǎn)放置在元器件周圍l.Omm以外,避免探針和元器件撞擊而損傷。定位孔環(huán)狀周圍3.2mm以內(nèi),不可有元器件或測(cè)試點(diǎn)。
⑤測(cè)試點(diǎn)不可設(shè)置在PCB夾持邊4mm范圍內(nèi),這4mm的空間是用于夾持PCB的,與SMT的印刷和貼裝設(shè)備中PCB央持邊的要求相同。
⑥所有探測(cè)點(diǎn)最好鍍錫或選用質(zhì)地較軟、易貫穿、不易氧化的金屬傳導(dǎo)物,確保可靠接觸。
⑦測(cè)試點(diǎn)不可被阻焊劑或文字油墨覆蓋,否則將會(huì)縮小測(cè)試點(diǎn)接觸面積,降低測(cè)試可靠性。
推薦閱讀:http://m.elecfans.com/article/902807.html
責(zé)任編輯:gt
-
pcb
+關(guān)注
關(guān)注
4368文章
23492瀏覽量
409839 -
測(cè)試
+關(guān)注
關(guān)注
8文章
5706瀏覽量
128908 -
ICT
+關(guān)注
關(guān)注
3文章
428瀏覽量
37183
發(fā)布評(píng)論請(qǐng)先 登錄
影響開關(guān)電源可靠性的因素
提供半導(dǎo)體工藝可靠性測(cè)試-WLR晶圓可靠性測(cè)試

#硬聲創(chuàng)作季 #可靠性 電子封裝可靠性評(píng)價(jià)中的實(shí)驗(yàn)力學(xué)方法-3

#硬聲創(chuàng)作季 #可靠性 電子封裝可靠性評(píng)價(jià)中的實(shí)驗(yàn)力學(xué)方法-5

#硬聲創(chuàng)作季 #可靠性 電子封裝可靠性評(píng)價(jià)中的實(shí)驗(yàn)力學(xué)方法-6
可靠性管理概要
PoP的SMT工藝的可靠性
無(wú)鉛焊接互連可靠性的取決因素
電源可靠性設(shè)計(jì)影響因素
什么是高可靠性?
單片機(jī)應(yīng)用系統(tǒng)的可靠性與可靠性設(shè)計(jì)
影響硬件可靠性的因素
如何進(jìn)行單片機(jī)應(yīng)用系統(tǒng)的可靠性設(shè)計(jì)

PoP的SMT工藝的可靠性方面的關(guān)注

PCB高可靠性化要求與發(fā)展——PCB高可靠性的影響因素(上)

評(píng)論