chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技推出全新ARC處理器,采用超標(biāo)量ARCv3指令集架構(gòu)

牽手一起夢(mèng) ? 來(lái)源:中電網(wǎng) ? 作者:佚名 ? 2020-06-01 15:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

5月26日,新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)今天宣布推出面向高性能嵌入式應(yīng)用的全新DesignWare? ARC? HS5x和HS6x處理器IP系列。32位ARC HS5x和64位HS6x處理器有單核和多核版本,采用一種新的超標(biāo)量ARCv3指令集架構(gòu)(ISA),在典型條件下,可在16納米工藝技術(shù)中實(shí)現(xiàn)高達(dá)8750 DMIPS的單核性能,是目前性能最高的ARC處理器。

新款A(yù)RC HS處理器的多核版本包括一個(gè)創(chuàng)新的互連結(jié)構(gòu),可連接多達(dá)12個(gè)核心,支持多達(dá)16個(gè)硬件加速器的接口,同時(shí)保持核心之間的一致性。這些處理器可配置用于實(shí)時(shí)運(yùn)行,或配置支持對(duì)稱多處理(SMP) Linux和其他高端操作系統(tǒng)的高級(jí)內(nèi)存管理單元(MMU)。為了加速軟件開(kāi)發(fā),ARC HS5x和HS6x處理器由ARC MetaWare開(kāi)發(fā)工具套件提供支持,可生成高效代碼。新款A(yù)RC HS處理器可滿足各種高端嵌入式應(yīng)用的功耗、性能和面積要求,包括固態(tài)硬盤(SSD)、汽車控制和信息娛樂(lè)、無(wú)線基帶、無(wú)線控制和家庭網(wǎng)絡(luò)。

憶芯科技首席科學(xué)家Bruce Cheng表示:“高端嵌入式應(yīng)用的設(shè)計(jì)人員在持續(xù)的壓力下,需要在有限的功耗和面積預(yù)算內(nèi)增加內(nèi)存空間,同時(shí)實(shí)現(xiàn)更高的性能。新思科技新推出的32位ARC HS5x和64位HS6x處理器的多核功能,使我們能夠?qū)⒐呐c性能效率提升至全新水平,這是目前市場(chǎng)上的其他處理器無(wú)法提供的?!?/p>

The Linley Group高級(jí)分析師Mike Demler表示:“網(wǎng)絡(luò)、存儲(chǔ)和無(wú)線設(shè)備等高端嵌入式系統(tǒng)變得越來(lái)越復(fù)雜,需要在不影響能效的前提下增強(qiáng)處理器功能和性能。新思科技新推出的ARC HS5x和HS6x CPU不僅可以滿足這些需求,也提供了支持未來(lái)嵌入式系統(tǒng)所需的可配置性和可擴(kuò)展性?!?/p>

ARC HS5x和ARC HS6x處理器基于新的ARCv3 ISA,支持各種32位和64位指令。這些處理器具有高速10級(jí)、雙發(fā)射流水線,在功耗和面積有限的情況下提高了功能單元的利用率。HS5x處理器的32位流水線可以執(zhí)行所有ARCv3 32位指令,而HS6x處理器的64位流水線和寄存器文件可以執(zhí)行32位和64位指令。此外,ARC HS6x支持64位虛擬地址空間和52位物理地址空間,可以直接尋址當(dāng)前和未來(lái)的大內(nèi)存,并支持128位加載和存儲(chǔ),以實(shí)現(xiàn)高效的數(shù)據(jù)移動(dòng)。ARC HS5x和HS6x處理器的多核版本都包括先進(jìn)的高帶寬處理器內(nèi)部互連,通過(guò)異步時(shí)鐘和高達(dá)800 GB/s的內(nèi)部聚合帶寬來(lái)簡(jiǎn)化開(kāi)發(fā)和時(shí)序收斂。為了進(jìn)一步簡(jiǎn)化多核配置中的物理設(shè)計(jì)和時(shí)序收斂,每個(gè)核位于自己的功率域中,并且與其他核具有異步時(shí)鐘關(guān)系。新的128位矢量浮點(diǎn)單元支持F16、F32和F64操作,具有2個(gè)周期的累積延遲。跟所有ARC處理器一樣,HS5x和HS6x處理器都高度可配置,并采用ARC Processor EXtension (APEX)技術(shù),支持自定義指令,可滿足每個(gè)目標(biāo)應(yīng)用的獨(dú)特性能、功耗和面積要求。

HS5x和HS6x處理器由新思科技的ARC MetaWare開(kāi)發(fā)工具套件提供支持,其中包括一個(gè)針對(duì)處理器超標(biāo)量架構(gòu)進(jìn)行優(yōu)化的高級(jí)C/C++編譯器,一個(gè)用于調(diào)試和分析代碼的多核調(diào)試器,以及一個(gè)用于硬件前軟件開(kāi)發(fā)的快速指令集模擬器(ISS)。周期精確的模擬器可用于設(shè)計(jì)優(yōu)化和驗(yàn)證。處理器的開(kāi)源軟件支持包括Zephyr實(shí)時(shí)操作系統(tǒng)、優(yōu)化的Linux內(nèi)核、GNU編譯器集合(GCC)、GNU調(diào)試器(GDB)和相關(guān)的GNU編程實(shí)用程序(二進(jìn)制工具)。第三方合作伙伴提供了其他硬件和軟件工具,使開(kāi)發(fā)人員能夠靈活地為其設(shè)計(jì)項(xiàng)目選擇最好和最熟悉的工具。

新思科技IP營(yíng)銷與戰(zhàn)略高級(jí)副總裁John Koeter表示:“固態(tài)硬盤、無(wú)線控制和家庭網(wǎng)絡(luò)等嵌入式應(yīng)用正變得越來(lái)越復(fù)雜,需要在有限的功耗和面積預(yù)算內(nèi)顯著提高性能。隨著全新ARCv3 ISA的發(fā)布以及ARC HS5x和HS6x處理器的推出,設(shè)計(jì)人員可以滿足當(dāng)今和未來(lái)嵌入式設(shè)計(jì)日益增長(zhǎng)的性能需求?!?/p>

上市和資源

DesignWare ARC HS5x和HS6x處理器定于2020年第三季度上市。新款處理器將包括ARC HS56、HS57D、HS58、HS66、HS68和各自的多核版本(HS56MP、HS57DMP、HS58MP、HS66MP、HS68MP)。

DesignWare IP核簡(jiǎn)介

新思科技是面向芯片設(shè)計(jì)提供高質(zhì)量的經(jīng)芯片驗(yàn)證的IP核解決方案的領(lǐng)先供應(yīng)商。DesignWare IP核組合包括邏輯庫(kù)、嵌入式存儲(chǔ)器、嵌入式測(cè)試、模擬IP、有線和無(wú)線接口IP、安全I(xiàn)P、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計(jì)、軟件開(kāi)發(fā)以及將IP整合進(jìn)芯片,新思科技IP Accelerated計(jì)劃提供IP原型設(shè)計(jì)套件、IP軟件開(kāi)發(fā)套件和IP子系統(tǒng)。新思科技對(duì)IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強(qiáng)大的IP開(kāi)發(fā)方法使設(shè)計(jì)人員能夠降低整合風(fēng)險(xiǎn),并加快上市時(shí)間。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20069

    瀏覽量

    242782
  • 嵌入式
    +關(guān)注

    關(guān)注

    5175

    文章

    19973

    瀏覽量

    324401
  • SSD
    SSD
    +關(guān)注

    關(guān)注

    21

    文章

    3025

    瀏覽量

    121230
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    2025年南京郵電大學(xué)與新思科ARC處理器課程競(jìng)賽圓滿結(jié)束

    近期,新思科技作為特邀支持單位,攜手南京郵電大學(xué)成功舉辦了 2025 年南京郵電大學(xué) - 新思科ARC 處理器《智能電子系統(tǒng)設(shè)計(jì)創(chuàng)新基礎(chǔ)》課程競(jìng)賽。此次競(jìng)賽由南京郵電大學(xué)創(chuàng)新創(chuàng)業(yè)教
    的頭像 發(fā)表于 07-25 17:33 ?889次閱讀

    龍芯處理器支持WINDOWS嗎?

    )。 Windows的適配:微軟官方僅支持x86/x64和ARM架構(gòu)處理器,未推出針對(duì)LoongArch或MIPS的Windows版本。 技術(shù)限制 指令集不兼容:Windows系統(tǒng)的
    發(fā)表于 06-05 14:24

    HPM5E31IGN單核 32 位 RISC-V 處理器

    處理器,憑借其卓越的性能和創(chuàng)新的設(shè)計(jì)理念,為工業(yè)控制、物聯(lián)網(wǎng)和消費(fèi)電子等領(lǐng)域提供了全新的解決方案。HPM5E31IGN采用精簡(jiǎn)指令集(RISC)設(shè)計(jì),
    發(fā)表于 05-29 09:23

    RISC-V核低功耗MCU指令集架構(gòu)(ISA)特點(diǎn)

    自由使用、修改底層指令集,降低芯片設(shè)計(jì)成本并加速定制化開(kāi)發(fā)?。 靈活擴(kuò)展?:支持基礎(chǔ)指令集(如RV32I/RV64I)與可選擴(kuò)展模塊(如浮點(diǎn)運(yùn)算、向量加速)的組合,開(kāi)發(fā)者可根據(jù)低功耗需求裁剪冗余功能?。 二、?模塊化與精簡(jiǎn)設(shè)計(jì)? 核心
    的頭像 發(fā)表于 04-23 10:01 ?871次閱讀

    龍芯3A6000處理器特GPC-100國(guó)產(chǎn)臺(tái)式機(jī)方案深度解析

    一、龍芯3A6000處理器:國(guó)產(chǎn)CPU的突破性進(jìn)展 龍芯3A6000 是龍芯中科(Loongson)推出的新一代高性能桌面處理器,基于完全自
    的頭像 發(fā)表于 02-24 15:58 ?1067次閱讀

    TMS320C54x DSP代數(shù)指令集參考,第3

    電子發(fā)燒友網(wǎng)站提供《TMS320C54x DSP代數(shù)指令集參考,第3卷.pdf》資料免費(fèi)下載
    發(fā)表于 12-30 16:46 ?0次下載
    TMS320C54x DSP代數(shù)<b class='flag-5'>指令集</b>參考<b class='flag-5'>集</b>,第<b class='flag-5'>3</b>卷

    Cortex-M3/M4F指令集技術(shù)用戶手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《Cortex-M3/M4F指令集技術(shù)用戶手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 12-23 16:31 ?9次下載
    Cortex-M<b class='flag-5'>3</b>/M4F<b class='flag-5'>指令集</b>技術(shù)用戶手冊(cè)

    RISC-V架構(gòu)及MRS開(kāi)發(fā)環(huán)境回顧

    是RISC-V被稱為開(kāi)放指令集的主要原因。(4)RISC-V目前的應(yīng)用 沁恒微電子于2020年2月24日發(fā)布了首款基于 RISC-V架構(gòu),自主設(shè)計(jì)的RISC-V3A處理器內(nèi)核及 其硬件
    發(fā)表于 12-16 23:08

    Cortex-A55 處理器到底什么來(lái)頭?創(chuàng)龍教儀一文帶您了解

    :基于ARMv8-A架構(gòu),是ARM公司推出的第一個(gè)支持64位指令集的ARM Cortex-A系列處理器核心。 Cortex-A55:基于ARMv8.2-A
    發(fā)表于 12-03 17:00

    RISC-V指令集概述

    基礎(chǔ)指令集,加上若干個(gè)擴(kuò)展指令集進(jìn)行搭配使用,就可以得到我們想要的指令集架構(gòu),進(jìn)而根據(jù)這樣的指令架構(gòu)
    發(fā)表于 11-30 23:30

    ARM技術(shù)是什么?國(guó)內(nèi)有哪些ARM廠家呢?一起來(lái)了解一下!

    :2005年推出,支持多核心設(shè)計(jì),引入了NEON指令集,進(jìn)一步提升了處理器的多媒體處理能力和并行計(jì)算能力。 ARMv8 :2011年推出,
    發(fā)表于 11-18 16:35

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    指令集架構(gòu),為學(xué)生和研究人員提供一個(gè)更加友好和易于理解的指令集,以便他們更好地學(xué)習(xí)和研究計(jì)算機(jī)處理器的設(shè)計(jì)和開(kāi)發(fā)。 RISC-V與ARM、X86
    發(fā)表于 11-16 16:14

    RISC-V的指令集位寬的幾點(diǎn)學(xué)習(xí)心得

    的嵌入式系統(tǒng)和物聯(lián)網(wǎng)設(shè)備。* 指令長(zhǎng)度為32位,能夠覆蓋大多數(shù)基本的整數(shù)運(yùn)算和邏輯操作。* 寄存寬度也為32位,提供了足夠的存儲(chǔ)空間來(lái)保存操作數(shù)和結(jié)果。 64位指令集(RV64I) 適用于需要
    發(fā)表于 10-31 22:05

    學(xué)習(xí)RV32GC對(duì)比X86-32指令集的優(yōu)勢(shì)思考

    處理器中并不常用且可能增加代碼的復(fù)雜性。 綜合來(lái)看,RV32GC指令集指令格式與解碼、寄存數(shù)量與操作、整數(shù)運(yùn)算與數(shù)據(jù)訪問(wèn)、分支與跳轉(zhuǎn)以及其他特性等方面均表現(xiàn)出相對(duì)于X86-32
    發(fā)表于 10-31 21:47

    數(shù)控車床m99指令的用法

    到程序的開(kāi)始處,重新執(zhí)行程序。  三、M99指令的循環(huán)調(diào)用原理  M99指令實(shí)現(xiàn)程序循環(huán)調(diào)用的原理是利用數(shù)控系統(tǒng)的內(nèi)部計(jì)數(shù)。當(dāng)程序執(zhí)行到M99指令時(shí),數(shù)控系統(tǒng)會(huì)檢查內(nèi)部計(jì)數(shù)
    的頭像 發(fā)表于 10-23 15:52 ?4779次閱讀