chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

lhl545545 ? 來源:電源研發(fā)精英圈 ? 作者:電源研發(fā)精英圈 ? 2020-06-11 14:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器。EMC就圍繞這些問題進行研究。最基本的干擾抑制技術是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術包括抑制干擾源的發(fā)射和提高干擾接收器的敏感度,但已延伸到其他學科領域。

本規(guī)范重點在單板的EMC設計上,附帶一些必須的EMC知識及法則。在印制電路板設計階段對電磁兼容考慮將減少電路在樣機中發(fā)生電磁干擾。問題的種類包括公共阻抗耦合、串擾、高頻載流導線產(chǎn)生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。

在高速邏輯電路里,這類問題特別脆弱,原因很多:

1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發(fā)生比較頻繁;

2、信號頻率較高,通過寄生電容耦合到步線較有效,串擾發(fā)生更容易;

3、信號回路尺寸與時鐘頻率及其諧波的波長相比擬,輻射更加顯著。

4、引起信號線路反射的阻抗不匹配問題。

No.1 總體概念及考慮

1、五一五規(guī)則,即時鐘頻率到5MHz或脈沖上升時間小于5ns,則PCB板須采用多層板。2、不同電源平面不能重疊。3、公共阻抗耦合問題。

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

由于地平面電流可能由多個源產(chǎn)生,感應噪聲可能高過模電的靈敏度或數(shù)電的抗擾度。

解決辦法:①模擬數(shù)字電路應有各自的回路,最后單點接地;

②電源線與回線越寬越好;

③縮短印制線長度;

④電源分配系統(tǒng)去耦。

4、減小環(huán)路面積及兩環(huán)路的交鏈面積。5、一個重要思想是:PCB上的EMC主要取決于直流電源線的Z

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

No.2 布局

下面是電路板布局準則:

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

1、 晶振盡可能靠近處理器

2、 模擬電路與數(shù)字電路占不同的區(qū)域

3、 高頻放在PCB板的邊緣,并逐層排列

4、 用地填充空著的區(qū)域

No.3 布線

1、電源線與回線盡可能靠近,最好的方法各走一面。2、為模擬電路提供一條零伏回線,信號線與回程線小與5:1。

3、針對長平行走線的串擾,增加其間距或在走線之間加一根零伏線。

4、手工時鐘布線,遠離I/O電路,可考慮加專用信號回程線。

5、關鍵線路如復位線等接近地回線。

6、為使串擾減至最小,采用雙面#字型布線。

7、高速線避免走直角。

8、強弱信號線分開。

No.4 屏蔽

1、屏蔽 》 模型:

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

屏蔽效能SE(dB)=反射損耗R(dB)+吸收損耗A(dB)

高頻射頻屏蔽的關鍵是反射,吸收是低頻磁場屏蔽的關鍵機理。

2、工作頻率低于1MHz時,噪聲一般由電場或磁場引起,(磁場引起時干擾,一般在幾百赫茲以內(nèi)),1MHz以上,考慮電磁干擾。單板上的屏蔽實體包括變壓器、傳感器放大器、DC/DC模塊等。更大的涉及單板間、子架、機架的屏蔽。

3、 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導率材料和接地兩點。電磁屏蔽不要求接地,但要求感應電流在上有通路,故必須閉合。磁屏蔽要求高磁導率的材料做 封閉的屏蔽體,為了讓渦流產(chǎn)生的磁通和干擾產(chǎn)生的磁通相消達到吸收的目的,對材料有厚度的要求。高頻情況下,三者可以統(tǒng)一,即用高電導率材料(如銅)封閉并接地。

4、對低頻,高電導率的材料吸收衰減少,對磁場屏蔽效果不好,需采用高磁導率的材料(如鍍鋅鐵)。

5、磁場屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。

6、磁耦合感應的噪聲電壓UN=jwB.A.coso=jwM.I1,(A為電路2閉合環(huán)路時面積;B為磁通密度;M為互感;I1為干擾電路的電流。降低噪聲電壓,有兩個途徑,對接收電路而言,B、A和COS0必須減??;對干擾源而言,M和I1必須減小。雙絞線是個很好例子。它大大減小電路的環(huán)路面積,并同時在絞合的另一根芯線上產(chǎn)生相反的電動勢。

7、防止電磁泄露的經(jīng)驗公式:縫隙尺寸《λmin/20。好的電纜屏蔽層覆視率應為70%以上。

No.5 接地

1、300KHz以下一般單點接地,以上多點接地,混合接地頻率范圍50KHz~10MHz。另一種分法是:《 0.05λ單點接地;《 0.05λ多點接地。

2、好的接地方式:樹形接地

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

3、信號電路屏蔽罩的接地。

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

接地點選在放大器等輸出端的地線上。

4、對電纜屏蔽層,L《 0.15λ時,一般均在輸出端單點接地。L《0.15λ時,則采用多點接地,一般屏蔽層按0.05λ或0.1λ間隔接地?;旌辖拥貢r,一端屏蔽層接地,一端通過電容接地。

5、對于射頻電路接地,要求接地線盡量要短或者根本不用接線而實現(xiàn)接地。最好的接地線是扁平銅編織帶。當?shù)鼐€長度是λ/4波長的奇數(shù)倍時,阻抗會很高,同時相當λ/4天線,向外輻射干擾信號。

6、單板內(nèi)數(shù)字地、模擬地有多個,只允許提供一個共地點。

7、接地還包括當用導線作電源回線、搭接等內(nèi)容。

No.6 濾波

1、選擇EMI信號濾波器濾除導線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號質(zhì)量。

一個典型信號的頻譜:

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

2、選擇交直流電源濾波器抑制內(nèi)外電源線上的傳導和輻射干擾,既防止EMI進入電網(wǎng),危害其它電路,又保護設備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 《 1mhz時占主導地位。cm在》 1MHz時,占主導地位。

3、使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。

4、盡可能對芯片的電源去耦(1-100nF),對進入板極的直流電源及穩(wěn)壓器和DC/DC轉(zhuǎn)換器的輸出進行濾波(uF)。

信號電路屏蔽罩的接地為什么選在放大器等輸出端的地線上?

注意減小電容引線電感,提高諧振頻率,高頻應用時甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板EMC控制的手段。

No.7 其它

單板的干擾抑制涉及的面很廣,從傳輸線的阻抗匹配到元器件的EMC控制,從生產(chǎn)工藝到扎線方法,從編碼技術到軟件抗干擾等。一個機器的孕育及誕生實際上是EMC工程。最主要需要工程師們設計中注入EMC意識。在實驗測試過程中,我們常遇到這樣的情況:雖然設計工程師在設備電源線上接了電源濾波器,但是該設備還是不能通過“傳導騷擾電壓發(fā)射”測試,工程師懷疑濾波器的濾波效果不好,不斷更換濾波器,仍不能得到理想的效果。
責任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 高頻
    +關注

    關注

    11

    文章

    486

    瀏覽量

    54260
  • 電磁干擾
    +關注

    關注

    36

    文章

    2443

    瀏覽量

    107299
  • 電纜屏蔽
    +關注

    關注

    0

    文章

    10

    瀏覽量

    6892
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    信號放大器助手與信號放大器關系

    ? 信號放大器助手與信號放大器的關系 ? 信號放大器助手與
    的頭像 發(fā)表于 07-12 08:36 ?712次閱讀

    運算放大器測試基礎:測試運算放大器需要穩(wěn)定的測試環(huán)路

    、高分辨率的可變電壓電源連接至運算放大器的輸入,也可調(diào)節(jié)輸入電壓,直到輸出電壓為零。那么輸入失調(diào)電壓就只是所應用輸入電壓的反。 這種方法存在兩個嚴重問題。
    發(fā)表于 06-06 13:52

    IC放大器用戶指南

    角度來看,如果放大器需要向負載提供輸出電流,則該電流必須從某個地方進入放大器。理想情況下,輸入電流不流動,其結(jié)論仍然是,需要第四個引腳。 一種常見的做法是圖中指出第四個引腳為“
    發(fā)表于 05-21 14:37

    硬件設計基礎----運算放大器

    1什么是運算放大器運算放大器(運放)用于調(diào)節(jié)和放大模擬信號,運放是一個內(nèi)含多級放大電路的集成器件
    的頭像 發(fā)表于 05-08 19:34 ?4488次閱讀
    硬件設計基礎----運算<b class='flag-5'>放大器</b>

    高壓放大器功率放大器輸出接法及其注意事項

    高壓放大器應用場景非常廣泛,非常適用于半導體高壓驅(qū)動、TFT產(chǎn)業(yè)高壓驅(qū)動、各種高壓工程應用;也很適用當作音頻信號產(chǎn)生器或函數(shù)波形產(chǎn)生器的波形放大使用。使用場景廣泛,
    的頭像 發(fā)表于 03-24 15:15 ?528次閱讀
    高壓<b class='flag-5'>放大器</b>功率<b class='flag-5'>放大器</b><b class='flag-5'>輸出</b>接法及其注意事項

    全面分析運算放大器和電壓比較器的區(qū)別

    一下它們的內(nèi)部區(qū)別圖: 從內(nèi)部圖可以看出運算放大器和比較器的差別在于輸出電路。運算放大器采用雙晶體管推挽輸出,而比較器只用一只晶體管,
    發(fā)表于 03-17 15:11

    全面分析運算放大器和電壓比較器的區(qū)別

    可以看出運算放大器和比較器的差別在于輸出電路。運算放大器采用雙晶體管推挽輸出,而比較器只用一只晶體管,集電極連到
    發(fā)表于 03-10 15:48

    Aigtek:電壓放大器如何選擇

    電壓放大器 是電子電路中常見的一種放大器,用于放大輸入電壓信號,使其輸出電壓
    的頭像 發(fā)表于 02-12 14:16 ?567次閱讀
    Aigtek:電壓<b class='flag-5'>放大器</b>如何選擇

    電壓放大器的設計過程及原理是什么

    電壓放大器是一種常見的電子設備,用于將輸入電壓信號進行放大,以便輸出更大的電壓信號。設計電壓放大器
    的頭像 發(fā)表于 01-14 11:03 ?937次閱讀
    電壓<b class='flag-5'>放大器</b>的設計過程及原理是什么

    如何使用運算放大器進行模擬信號處理

    運算放大器是一種高增益、差分輸入、單輸出的集成電路元件,能夠?qū)斎?b class='flag-5'>信號進行放大、濾波、整流
    的頭像 發(fā)表于 12-18 17:31 ?2019次閱讀

    運算放大器濾波器設計中的作用

    電子電路設計中,濾波器是一種常見的電路,用于從信號中去除不需要的頻率成分,或者提取特定頻率范圍的信號。運算
    的頭像 發(fā)表于 12-18 15:43 ?2050次閱讀

    運算放大器和普通放大器的區(qū)別

    電子電路設計中,放大器是必不可少的組件之一。它們用于增強信號的幅度,以便進行進一步的處理或傳輸。運算放大器和普通
    的頭像 發(fā)表于 12-18 15:31 ?2180次閱讀

    網(wǎng)線屏蔽線怎么接地

    網(wǎng)線屏蔽線的接地是一個重要的環(huán)節(jié),它關系到網(wǎng)絡信號的穩(wěn)定性和抗干擾能力。以下是網(wǎng)線屏蔽接地的詳細步驟和注意事項: 一、
    的頭像 發(fā)表于 12-10 10:20 ?4497次閱讀

    安泰: 功率放大器輸出阻抗是什么意思

    阻抗 輸出阻抗是指一個電子器件(如放大器、功率放大器)或電路輸出
    的頭像 發(fā)表于 12-06 11:17 ?758次閱讀
    安泰: 功率<b class='flag-5'>放大器</b>的<b class='flag-5'>輸出</b>阻抗是什么意思

    信號放大基礎:什么是信號放大,如何正確地進行信號放大

    的)偏移;因為該電路無法輸出低于地線的電壓,所以一些偏移的波形也被截斷了。為了避免這種失真,人們需要事先輕微地偏移輸入信號。 改造成電壓放大器
    發(fā)表于 11-21 17:35