chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電源供應(yīng)器可為專用集成電路(ASIC)及其他數(shù)字或模擬負載提供供電

Intersil視頻 ? 來源:Intersil視頻 ? 2020-07-02 08:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電源模塊是可以直接貼裝在印刷電路板上的電源供應(yīng)器,其特點是可為專用集成電路ASIC)、數(shù)字信號處理器 (DSP)、微處理器、存儲器、現(xiàn)場可編程門陣列 (FPGA) 及其他數(shù)字或模擬負載提供供電。一般來說,這類模塊稱為負載點 (POL) 電源供應(yīng)系統(tǒng)或使用點電源供應(yīng)系統(tǒng) (PUPS)。由于模塊式結(jié)構(gòu)的優(yōu)點甚多,因此模塊電源廣泛用于交換設(shè)備、接入設(shè)備、移動通訊、微波通訊以及光傳輸、路由器等通信領(lǐng)域和汽車電子、航空航天等。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 印刷電路板
    +關(guān)注

    關(guān)注

    4

    文章

    863

    瀏覽量

    36891
  • 電源模塊
    +關(guān)注

    關(guān)注

    33

    文章

    2045

    瀏覽量

    95700
  • 硬件工程師
    +關(guān)注

    關(guān)注

    191

    文章

    405

    瀏覽量

    78858
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AI芯片,需要ASIC

    電子發(fā)燒友網(wǎng)報道(文/李彎彎) 2025年,全球AI芯片市場正迎來一場結(jié)構(gòu)性變革。在英偉達GPU占據(jù)主導(dǎo)地位的大格局下,ASIC專用集成電路)憑借針對AI任務(wù)的定制化設(shè)計,成為推動算力革命的新動力
    的頭像 發(fā)表于 07-26 07:30 ?5847次閱讀

    硅與其他材料在集成電路中的比較

    硅與其他半導(dǎo)體材料在集成電路應(yīng)用中的比較可從以下維度展開分析。
    的頭像 發(fā)表于 06-28 09:09 ?1250次閱讀

    電機驅(qū)動與控制專用集成電路及應(yīng)用

    的功率驅(qū)動部分。前級控制電路容易實現(xiàn)集成,通常是模擬數(shù)字混合集成電路。對于小功率系統(tǒng),末級驅(qū)動電路
    發(fā)表于 04-24 21:30

    電機控制專用集成電路PDF版

    電動機、異步電動機、單相交流換向電動機控制專用集成電路,著 重介紹它們的電路特點、工作原理、運行、應(yīng)用示例。首先歸納專用集成電路產(chǎn)品情況,然后分節(jié)介紹典型型號產(chǎn)品。第4章對用于直流電
    發(fā)表于 04-22 17:02

    中國集成電路大全 接口集成電路

    章內(nèi)容,系統(tǒng)地介紹了接口集成電路及其七大類別,詳細說明了每一類別所包括品種的特性、電路原理、參數(shù)測試和應(yīng)用方法。因為接口集成電路的類別多,而旦每類之間的聯(lián)系不如
    發(fā)表于 04-21 16:33

    高端電流檢測開關(guān)式高亮度LED驅(qū)動集成電路CN5821

    的響應(yīng)速度,對輸入電壓具有高的抑制比。電感電流紋波為15%。最高工作頻率可達1MHz。工作溫度范圍從-40°C到85°C。其他功能包括芯片過溫保護,5V,15mA穩(wěn)壓可為外部電路
    發(fā)表于 03-25 14:41

    諧波與間諧波電壓成份對電源供應(yīng)器的影響

    都不太了解何謂交流電壓的諧波與間諧波成份? 測試的目的是什 么? 它對電源供應(yīng)器又有什么影響? 此文就針對此議題來做探討. 一、何謂電壓的諧波(harmoinc)成份? 一般來說, 理想
    發(fā)表于 03-20 16:12

    數(shù)據(jù)手冊#TPS74901 3A、低 VIN (0.8V) 可調(diào)超低壓差穩(wěn)壓,具有電源正常和使能功能

    的,專為為許多不同類型的處理專用集成電路ASIC供電而設(shè)計。使能輸入和電源就緒輸出允許使用外部穩(wěn)壓
    的頭像 發(fā)表于 03-07 17:03 ?1567次閱讀
    數(shù)據(jù)手冊#TPS74901 3A、低 VIN (0.8V) 可調(diào)超低壓差穩(wěn)壓<b class='flag-5'>器</b>,具有<b class='flag-5'>電源</b>正常和使能功能

    數(shù)據(jù)手冊#TPS74701 500-mA, 低VIN (0.8-V), 可調(diào)超低壓差穩(wěn)壓,電源正常&amp;啟用功能

    許多不同類型的處理專用集成電路ASIC供電而設(shè)計。使能輸入和電源就緒輸出允許使用外部穩(wěn)壓
    的頭像 發(fā)表于 03-07 13:52 ?805次閱讀
    數(shù)據(jù)手冊#TPS74701 500-mA, 低VIN (0.8-V), 可調(diào)超低壓差穩(wěn)壓<b class='flag-5'>器</b>,<b class='flag-5'>電源</b>正常&amp;啟用功能

    數(shù)據(jù)手冊#TPS7A74 具有可編程軟啟動功能的 1.5A 低壓差 (LDO) 線性穩(wěn)壓

    為許多不同類型的處理專用集成電路ASIC供電。使能輸入允許使用外部穩(wěn)壓輕松排序。這種完全的靈活性允許配置解決方案,以滿足現(xiàn)場可
    的頭像 發(fā)表于 02-27 11:37 ?888次閱讀
    數(shù)據(jù)手冊#TPS7A74 具有可編程軟啟動功能的 1.5A 低壓差 (LDO) 線性穩(wěn)壓<b class='flag-5'>器</b>

    數(shù)據(jù)手冊#TPS748A-Q1 汽車級 1.5A、0.8V 低噪聲可調(diào) LDO 穩(wěn)壓,具有電源正常和使能功能

    的,專為為許多不同類型的處理專用集成電路ASIC供電而設(shè)計。使能輸入和電源就緒輸出允許使用外部穩(wěn)壓
    的頭像 發(fā)表于 02-27 10:25 ?1212次閱讀
    數(shù)據(jù)手冊#TPS748A-Q1 汽車級 1.5A、0.8V 低噪聲可調(diào) LDO 穩(wěn)壓<b class='flag-5'>器</b>,具有<b class='flag-5'>電源</b>正常和使能功能

    ADS1298采用3.3V模擬電源供應(yīng),1.8V數(shù)字電源供應(yīng),其SPI端口和其他數(shù)字端口的電平是3.3V的電平么?

    1. 如果ADS1298采用3.3V模擬電源供應(yīng),1.8V數(shù)字電源供應(yīng),其SPI端口和
    發(fā)表于 02-08 07:37

    CHROMA致茂63205A-600-350可編程電子負載

    車),模擬各種不同的動態(tài)拉載電流波形, 亦即提供二個電流準位以上的動態(tài)電流模擬one shot拉載模擬。 伺服
    的頭像 發(fā)表于 01-06 14:37 ?782次閱讀
    CHROMA致茂63205A-600-350可編程電子<b class='flag-5'>負載</b>

    大多數(shù)FPGA的程序存儲(FLASH)為什么都放在外面呢?FPGA的主要應(yīng)用

    電子產(chǎn)品市場幾乎難以看到FPGA的使用,幾乎全是專用集成電路ASIC)芯片,就是我們常說的定制芯片,為什么FPGA的應(yīng)用會這么的少,因為專用集成電路ASIC)芯片速度要比FPGA快
    的頭像 發(fā)表于 12-24 11:04 ?1853次閱讀
    大多數(shù)FPGA的程序存儲<b class='flag-5'>器</b>(FLASH)為什么都放在外面呢?FPGA的主要應(yīng)用

    Verilog 與 ASIC 設(shè)計的關(guān)系 Verilog 代碼優(yōu)化技巧

    Circuit,專用集成電路)設(shè)計是一個復(fù)雜的過程,涉及到邏輯設(shè)計、綜合、布局布線、物理驗證等多個環(huán)節(jié)。在這個過程中,Verilog被用來描述數(shù)字電路的行為和結(jié)構(gòu),進而實現(xiàn)ASIC的設(shè)計。 具體來說
    的頭像 發(fā)表于 12-17 09:52 ?1455次閱讀