chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速 ADC 咋有這么多不同的電源軌和電源域呢?

analog_devices ? 來(lái)源:未知 ? 作者:發(fā)哥 ? 2020-08-11 20:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在采樣速率和可用帶寬方面,當(dāng)今的射頻模數(shù)轉(zhuǎn)換器(RF ADC)已有長(zhǎng)足的發(fā)展。其中還納入了大量數(shù)字處理功能,電源方面的復(fù)雜性也有提高。那么,當(dāng)今的RF ADC為什么有如此多不同的電源軌和電源域?

為了解電源域和電源的增長(zhǎng)情況,我們需要追溯ADC的歷史脈絡(luò)。早在ADC不過(guò)爾爾的時(shí)候,采樣速度很慢,大約在數(shù)十MHz內(nèi),而數(shù)字內(nèi)容很少,幾乎不存在。電路的數(shù)字部分主要涉及如何將數(shù)據(jù)傳輸?shù)綌?shù)字接收邏輯——專(zhuān)用集成電路 (ASIC) 或現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA)。用于制造這些電路的工藝節(jié)點(diǎn)幾何尺寸較大,約在180 nm或更大。使用單電壓軌(1.8 V )和兩個(gè)不同的域(AVDD和DVDD,分別用于模擬域和數(shù)字域),便可獲得足夠好的性能。
隨著硅處理技術(shù)的改進(jìn),晶體管的幾何尺寸不斷減小,意味著每 mm2面積上可以容納更多的晶體管(即特征)。但是,人們?nèi)匀幌M?ADC 實(shí)現(xiàn)與其前一代器件相同(或更好)的性能。
現(xiàn)在,ADC 的設(shè)計(jì)采取了多層面方法,其中:
1. 采樣速度和模擬帶寬必須得到改善;
2. 性能必須與前一代相同或更好;
3. 納入更多片內(nèi)數(shù)字處理功能來(lái)輔助數(shù)字接收邏輯。
下面將進(jìn)一步討論上述各方面特性以及它們對(duì)芯片設(shè)計(jì)構(gòu)成怎樣的挑戰(zhàn)。
需要高速度
在 CMOS 技術(shù)中,提高速度(帶寬)的最普遍方法是讓晶體管幾何尺寸變小。使用更精細(xì)的 CMOS 晶體管可降低寄生效應(yīng),從而有助于提高晶體管的速度。晶體管速度越快,則帶寬越寬。數(shù)字電路的功耗與開(kāi)關(guān)速度有直接關(guān)系,與電源電壓則是平方關(guān)系,如下式所示:
其中:
P為功耗
CLD為負(fù)載電容
V 為電源電壓
fSW為開(kāi)關(guān)頻率
幾何尺寸越小,電路設(shè)計(jì)人員能實(shí)現(xiàn)的電路速度就越快,而每MHz每個(gè)晶體管的功耗與上一代相同。以 AD9680和 AD9695為例,二者分別采用65 nm和28 nm CMOS技術(shù)設(shè)計(jì)而成。在1.25 GSPS和1.3GSPS時(shí),AD9680和AD9695的功耗分別為3.7 W和1.6 W。這表明,架構(gòu)大致相同時(shí),采用28 nm工藝制造的電路功耗比采用65 nm工藝制造的相同電路的功耗要低一半。因此,在消耗相同功率的情況下,28 nm工藝電路的運(yùn)行速度可以是65 nm工藝電路的一倍。AD9208很好地說(shuō)明了這一點(diǎn)。
裕量最重要
對(duì)更寬采樣帶寬的需求促使業(yè)界采用更精細(xì)的幾何尺寸,不過(guò)對(duì)數(shù)據(jù)轉(zhuǎn)換器性能(如噪聲和線(xiàn)性度)的期望仍然存在。這對(duì)模擬設(shè)計(jì)提出了獨(dú)特的挑戰(zhàn)。轉(zhuǎn)向更小幾何尺寸的一個(gè)不希望出現(xiàn)的結(jié)果是電源電壓降低,這使得開(kāi)發(fā)模擬電路以工作在高采樣速率并保持相同的噪聲/線(xiàn)性度性能所需的裕量大大降低。為了克服這一限制,電路設(shè)計(jì)有不同的電壓軌以提供所需的噪聲和線(xiàn)性度性能。
例如在 AD9208中,0.975 V電源為需要快速切換的電路供電。這包括比較器和其他相關(guān)電路,以及數(shù)字和驅(qū)動(dòng)器輸出。1.9 V電源為基準(zhǔn)電壓和其他偏置電路供電。2.5 V電源為輸入緩沖器供電,而要在高模擬頻率下工作,裕量必須很高。沒(méi)有必要為緩沖器提供2.5 V電源,它也可以工作在1.9 V。電壓軌的降低會(huì)導(dǎo)致線(xiàn)性度性能下降。
數(shù)字電路不需要裕量,因?yàn)樽钪匾膮?shù)是速度。所以,數(shù)字電路通常以最低電源電壓運(yùn)行,以獲取CMOS開(kāi)關(guān)速度和功耗的優(yōu)勢(shì)。這在新一代ADC中很明顯,最低電壓軌已降低至0.975 V。下面的表1列出了若干代的一些常見(jiàn)ADC。
表1:產(chǎn)品比較
隔離是關(guān)鍵
隨著業(yè)界轉(zhuǎn)向深亞微米技術(shù)和高速開(kāi)關(guān)電路,功能集成度也在提高。以 AD9467 和A D9208為例,AD9467采用180 nm BiCMOS工藝,而AD9208采用28 nm CMOS工藝。當(dāng)然,AD9467的噪聲密度約為-157 dBF S/Hz,而AD9208的噪聲密度約為-152 dBF S/Hz。但是,如果拿數(shù)據(jù)手冊(cè)做一個(gè)簡(jiǎn)單的計(jì)算,取總功耗(每通道)并將其除以分辨率和采樣速率,就可以看到A D9467的功耗約為330μW/位/MSPS,而AD9208僅為40μW/位/MSPS。
與AD9467相比,AD9208具有更高的采樣速率(3 GSPS對(duì)250 MSPS)和高得多的輸入帶寬(9 GHz對(duì)0.9 GHz),并且集成了更多數(shù)字特性。A D9208可以完成所有這些工作,每位每MSPS的功耗只有大約1/8。每位每MSPS的功耗不是工業(yè)標(biāo)準(zhǔn)指標(biāo),其在本例中的作用是突出ADC設(shè)計(jì)中使用更小尺寸工藝的好處。當(dāng)超快電路在非常近的距離內(nèi)運(yùn)行時(shí),各個(gè)模塊之間總會(huì)存在耦合或震顫的風(fēng)險(xiǎn)。
為了改善隔離,設(shè)計(jì)者必須考慮各種耦合機(jī)制。最明顯的機(jī)制是通過(guò)共享電源域。如果電源域盡可能遠(yuǎn)離電路,那么共享同一電壓軌(AD9208為0.975 V)的數(shù)字電路和模擬電路發(fā)生震顫的可能性將非常小。在硅片中,電源已被分開(kāi),接地也是如此。封裝設(shè)計(jì)繼續(xù)貫徹了這種隔離電源域處理。由此所得的同一封裝內(nèi)不同電源域和地的劃分,如表2所示,其以AD9208為例。
表2:AD9208電源域和接地域
顯示AD9208各不同域的引腳排列圖如圖1所示。
圖1. AD9208引腳配置(頂視圖)
這可能會(huì)讓系統(tǒng)設(shè)計(jì)人員驚慌失措。乍一看,數(shù)據(jù)手冊(cè)給人的印象是這些域需要分開(kāi)處理以?xún)?yōu)化系統(tǒng)性能。
看不到盡頭?
情況并不像看起來(lái)那么可怕。數(shù)據(jù)手冊(cè)的目的僅僅是喚起人們對(duì)各種敏感域的關(guān)注,讓系統(tǒng)設(shè)計(jì)人員可以關(guān)注PDN(電源輸送網(wǎng)絡(luò))設(shè)計(jì),對(duì)其進(jìn)行適當(dāng)?shù)膭澐帧9蚕硐嗤╇娷壍拇蠖鄶?shù)電源域和接地域可以合并,因此PDN可以簡(jiǎn)化。這導(dǎo)致BOM(物料清單)和布局得以簡(jiǎn)化。根據(jù)設(shè)計(jì)約束,圖2和圖3顯示了AD9208的兩種PDN設(shè)計(jì)方法。
圖2. AD9208引腳配置(頂視圖)
圖3. AD9208 PDN,DC-DC轉(zhuǎn)換器為所有域供電
通過(guò)充分濾波和布局分離,各個(gè)域可以合理布置,使得ADC性能最大化,同時(shí)降低BOM和PDN復(fù)雜性。各接地域采用開(kāi)爾文連接方法也會(huì)改善隔離。從網(wǎng)表角度來(lái)看,仍然只有一個(gè)GND網(wǎng)。電路板可以劃分為不同接地域以提供充分的隔離。在AD9208的評(píng)估板AD9208-3000EBZ中,不同接地分區(qū)在第9層上形成開(kāi)爾文連接。圖4所示為10層PCB(印刷電路板)AD9208-3000EBZ的橫截面,其顯示了不同GND連接。
圖4. AD9208下方的AD9208-3000 EBZ PCB橫截面
所以,這不是世界末日?

絕對(duì)不是。僅僅因?yàn)锳D9208數(shù)據(jù)手冊(cè)顯示了所有這些域,并不意味著它們?cè)谙到y(tǒng)板上必須全部分離。了解系統(tǒng)性能目標(biāo)和ADC目標(biāo)性能對(duì)優(yōu)化ADC的PDN起著重要作用。在電路板上使用智能分區(qū)以減少不必要的接地回路,是將各個(gè)域之間的串?dāng)_降到最低的關(guān)鍵。適當(dāng)?shù)毓蚕黼娫从颍瑫r(shí)滿(mǎn)足隔離要求,將能簡(jiǎn)化PDN和BOM。

AD9208
  • 支持每線(xiàn)高達(dá) 16 Gbps 的線(xiàn)速
  • SFDR = 70 dBFS
  • SNR = 57.2 dBFS
  • SFDR = 78 dBFS
  • SNR = 59.5 dBFS
  • 48 位 NCO
  • 4 個(gè)級(jí)聯(lián)半帶濾波器
  • 具有除以 2 和除以 4 選項(xiàng)的整數(shù)時(shí)鐘
  • 靈活的 JESD204B 線(xiàn)配置
  • JESD204B(子類(lèi) 1)編碼串行數(shù)字輸出
  • 3 GSPS 時(shí)每通道的總功率為 1.65 W(默認(rèn)設(shè)置)
  • ?2 dBFS 幅度、2.6 GHz 輸入時(shí)的性能
  • ?9 dBFS 幅度、2.6 GHz 輸入時(shí)的性能
  • 集成式輸入緩沖器
  • 噪聲密度 = ?152 dBFS/Hz
  • 0.975 V、1.9 V 和 2.5 V 直流電源供電
  • 9 GHz 模擬輸入全功率帶寬 (?3 dB)
  • 用于高效 AGC 實(shí)施的幅度檢測(cè)位
  • 每個(gè)通道具有 2 個(gè)集成式寬帶數(shù)字處理器
  • 相位相干 NCO 切換
  • 提供多達(dá) 4 個(gè)通道
  • 串口控制
  • 片內(nèi)抖動(dòng)
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    6813

    瀏覽量

    552258

原文標(biāo)題:高速 ADC 咋有這么多不同的電源軌和電源域呢?

文章出處:【微信號(hào):analog_devices,微信公眾號(hào):analog_devices】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    UCD90124 12電源序列器和系統(tǒng)健康監(jiān)測(cè)器技術(shù)總結(jié)

    UCD90124是 12 PMBus/I^2^C 可尋址電源定序器和系統(tǒng)健康監(jiān)視器。該器件集成了一個(gè) 12 位 ADC,用于監(jiān)控多達(dá) 13 個(gè)電源電壓、電流或溫度輸入。26個(gè)GPI
    的頭像 發(fā)表于 08-19 11:17 ?619次閱讀
    UCD90124 12<b class='flag-5'>軌</b><b class='flag-5'>電源</b>序列器和系統(tǒng)健康監(jiān)測(cè)器技術(shù)總結(jié)

    ?UCD9090 10電源時(shí)序器與監(jiān)控器(支持ACPI)技術(shù)文檔總結(jié)

    UCD9090是 10 PMBus/I^2^C 可尋址電源定序器和監(jiān)視器。該器件集成了一個(gè) 12 位 ADC,用于監(jiān)控多達(dá) 10 個(gè)電源電壓輸入。23 個(gè) GPIO 引腳可用于
    的頭像 發(fā)表于 08-19 10:06 ?636次閱讀
    ?UCD9090 10<b class='flag-5'>軌</b><b class='flag-5'>電源</b>時(shí)序器與監(jiān)控器(支持ACPI)技術(shù)文檔總結(jié)

    UCD90160A 16電源時(shí)序監(jiān)控器的技術(shù)總結(jié)

    UCD90160A是 16 PMBus/I^2^C 可尋址電源定序器和監(jiān)視器。該器件集成了一個(gè) 12 位 ADC,用于監(jiān)控多達(dá) 16 個(gè)電源電壓輸入。26個(gè)GPIO引腳可用于
    的頭像 發(fā)表于 08-19 09:33 ?556次閱讀
    UCD90160A 16<b class='flag-5'>軌</b><b class='flag-5'>電源</b>時(shí)序監(jiān)控器的技術(shù)總結(jié)

    UCD90320 32 PMBus 電源定序器和系統(tǒng)管理器技術(shù)手冊(cè)

    UCD90320器件是一款 32 PMBus? 可尋址電源定序器和系統(tǒng)管理器,采用緊湊的 0.8 mm 間距 BGA 封裝。 24 個(gè)集成 ADC 通道 (AMONx) 監(jiān)控電源
    的頭像 發(fā)表于 08-19 09:29 ?572次閱讀
    UCD90320 32 <b class='flag-5'>軌</b> PMBus <b class='flag-5'>電源</b>定序器和系統(tǒng)管理器技術(shù)手冊(cè)

    PTR54L15藍(lán)牙模組的引腳規(guī)劃——電源

    更加的強(qiáng)大,使用上也有些不同,關(guān)于這個(gè)模組的引腳該如何規(guī)劃使用,現(xiàn)在我們來(lái)說(shuō)下電源: “電源”是芯片的一部分,可以獨(dú)立開(kāi)機(jī)或關(guān)機(jī)以?xún)?yōu)化
    發(fā)表于 06-25 19:13

    OPA340-EP MicroAmplifier? 系列單電源運(yùn)算放大器(增強(qiáng)型產(chǎn)品)技術(shù)手冊(cè)

    OPA340對(duì)CMOS運(yùn)算放大器針對(duì)低電壓、單電源操作進(jìn)行了優(yōu)化。對(duì)輸入/輸出和高速操作
    的頭像 發(fā)表于 05-16 09:20 ?714次閱讀
    OPA340-EP MicroAmplifier? 系列單<b class='flag-5'>電源</b><b class='flag-5'>軌</b>至<b class='flag-5'>軌</b>運(yùn)算放大器(增強(qiáng)型產(chǎn)品)技術(shù)手冊(cè)

    OPA365-EP 2.2V、50MHz 低噪聲單電源運(yùn)算放大器(增強(qiáng)型產(chǎn)品)技術(shù)手冊(cè)

    OPA365 零交叉系列產(chǎn)品, , 高性能, CMOS 運(yùn)行放大器,優(yōu)化后用于極低電壓,單電源應(yīng)用。 輸入/輸出, 低噪音 (4
    的頭像 發(fā)表于 05-08 14:54 ?734次閱讀
    OPA365-EP 2.2V、50MHz 低噪聲單<b class='flag-5'>電源</b><b class='flag-5'>軌</b>到<b class='flag-5'>軌</b>運(yùn)算放大器(增強(qiáng)型產(chǎn)品)技術(shù)手冊(cè)

    OPA2834 超低功耗、50MHz 輸出、負(fù)電源輸入、電壓反饋運(yùn)算放大器技術(shù)手冊(cè)

    OPA2834 是一款雙通道超低功耗、輸出、負(fù)電源輸入、電壓反饋 (VFB) 運(yùn)算放大器,設(shè)計(jì)的工作電源電壓范圍為 2.7V 至 5
    的頭像 發(fā)表于 04-14 14:04 ?699次閱讀
    OPA2834 超低功耗、50MHz <b class='flag-5'>軌</b>到<b class='flag-5'>軌</b>輸出、負(fù)<b class='flag-5'>電源</b><b class='flag-5'>軌</b>輸入、電壓反饋運(yùn)算放大器技術(shù)手冊(cè)

    ISL28208 40V精密雙電源輸出、低功耗運(yùn)算放大器應(yīng)用筆記

    ISL28108、ISL28208 和 ISL28408 是單通道、雙通道和四通道低功耗精密放大器,針對(duì)單電源應(yīng)用進(jìn)行了優(yōu)化。這些器件具有共模輸入電壓范圍,最高可達(dá) V 以下 0.5V,具有
    的頭像 發(fā)表于 02-24 10:41 ?642次閱讀
    ISL28208 40V精密雙<b class='flag-5'>電源</b><b class='flag-5'>軌</b>到<b class='flag-5'>軌</b>輸出、低功耗運(yùn)算放大器應(yīng)用筆記

    ISL28108 40V精密單電源輸出低功耗運(yùn)算放大器應(yīng)用筆記

    ,用作比較器的差分輸入電壓范圍,以及輸出電壓擺幅,這使它們非常適合在接地時(shí)輸入作很重要的單電源應(yīng)用。其他特性包括低失調(diào)電壓和低溫
    的頭像 發(fā)表于 02-21 17:36 ?698次閱讀
    ISL28108 40V精密單<b class='flag-5'>電源</b><b class='flag-5'>軌</b>到<b class='flag-5'>軌</b>輸出低功耗運(yùn)算放大器應(yīng)用筆記

    高速ADC、DAC與處理器之間是怎么通信的?

    一般低速的ADC、DAC通過(guò)串行通信接口,比如SPI與處理器/DSP通信,但高速ADC、DAC與處理器之間是怎么通信的
    發(fā)表于 01-10 08:30

    淺談瑞盟科技·MS8635/MS86235——低功耗、低噪聲、輸出、高速運(yùn)算放大器

    MS8635/MS86235是一款低功耗的單/雙通道低噪聲、輸出、高速運(yùn)算放大器,可由2.7V至5V范圍內(nèi)的單電源或者±1.35V至±2.5V范圍內(nèi)的雙
    的頭像 發(fā)表于 12-23 16:16 ?1256次閱讀
    淺談瑞盟科技·MS8635/MS86235——低功耗、低噪聲、<b class='flag-5'>軌</b>到<b class='flag-5'>軌</b>輸出、<b class='flag-5'>高速</b>運(yùn)算放大器

    請(qǐng)問(wèn)如何對(duì)到達(dá)系統(tǒng)板的電源和總線(xiàn)電壓去耦?

    請(qǐng)問(wèn)如何對(duì)到達(dá)系統(tǒng)板的電源和總線(xiàn)電壓去耦?
    發(fā)表于 12-16 06:52

    電源噪聲對(duì)系統(tǒng)時(shí)鐘抖動(dòng)的影響

    通過(guò)上一期我們了解到:數(shù)字電子產(chǎn)品中電源噪聲和時(shí)鐘抖動(dòng)是有關(guān)聯(lián)的,以及測(cè)量電源噪聲的方案,接下來(lái)我們基于實(shí)際測(cè)量,揭示電源
    的頭像 發(fā)表于 11-22 16:11 ?918次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>軌</b>噪聲對(duì)系統(tǒng)時(shí)鐘抖動(dòng)的影響