chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何克服高速PCB設(shè)計(jì)中信號(hào)完整性問題?

我快閉嘴 ? 來源:賢集網(wǎng) ? 作者:賢集網(wǎng) ? 2020-09-17 15:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB中的高速信號(hào)是什么?

頻率范圍從50 MHz到高達(dá)3 GHz的信號(hào)被視為高速信號(hào),例如時(shí)鐘信號(hào)。理想情況下,時(shí)鐘信號(hào)是方波,但實(shí)際上不可能立即將其“低”電平更改為“高”電平(反之亦然)。它具有特定的上升和下降時(shí)間,因此在時(shí)域中似乎是梯形的。值得注意的是,時(shí)鐘信號(hào)的高頻諧波在頻域中的幅度取決于其上升和下降時(shí)間。如果上升時(shí)間大于諧波的幅度,則諧波的幅度將變小。

為什么在高頻總是會(huì)有信號(hào)失真?

在低頻(> 1kHz)下,信號(hào)保持在數(shù)據(jù)表征范圍內(nèi),并且系統(tǒng)按預(yù)期運(yùn)行。當(dāng)速度增加時(shí),就會(huì)產(chǎn)生更高的頻率影響,從而導(dǎo)致振鈴,串?dāng)_,反射,接地反彈和阻抗失配問題。它不僅影響系統(tǒng)的數(shù)字屬性,而且還會(huì)影響模擬屬性。這些問題更容易增加I / O接口和內(nèi)存接口的數(shù)據(jù)速率。實(shí)際上,可以通過采用高級(jí)PCB設(shè)計(jì)服務(wù)或遵循嚴(yán)格的布局指南來避免這些問題。信號(hào)布線,端接方案和電源分配技術(shù)可以幫助設(shè)計(jì)人員實(shí)現(xiàn)有效的PCB。

在高速PCB設(shè)計(jì)中,何時(shí)需要注意信號(hào)完整性?

信號(hào)完整性:理想地,在PCB中,信號(hào)應(yīng)不受干擾/不受干擾地從信號(hào)源(Tx)傳輸至負(fù)載(Rx)。但實(shí)際上,這不會(huì)發(fā)生。信號(hào)以一些損耗(阻抗失配,串?dāng)_,衰減,反射,開關(guān)問題)到達(dá)負(fù)載。信號(hào)完整性(SI)是定義為在高頻狀態(tài)下測量這些信號(hào)失真的術(shù)語。信號(hào)完整性通過提供實(shí)用的解決方案有助于預(yù)測和理解這些關(guān)鍵問題。

高速PCB設(shè)計(jì)要求將跡線可視化為傳輸線,而不是簡單的導(dǎo)線。確定設(shè)計(jì)中的最高工作頻率有助于確定應(yīng)視為傳輸線的走線。如果走線超過該頻率波長的大約1/10 ,則可以將其視為傳輸線。這些傳輸線需要數(shù)字和模擬分析。

PCB基板:PCB構(gòu)造期間使用的基板材料會(huì)導(dǎo)致信號(hào)完整性問題。每個(gè)PCB基板具有不同的相對(duì)介電常數(shù)(εr )值。它決定了將信號(hào)走線視為傳輸線的長度,當(dāng)然,在這種情況下,設(shè)計(jì)人員需要注意信號(hào)完整性威脅。

利用εr值,設(shè)計(jì)人員可以評(píng)估信號(hào)流動(dòng)的速度(V p )和傳播延遲( t PD)。這些參數(shù)有助于確定應(yīng)將走線視為傳輸線的長度。描述了插入損耗如何隨信號(hào)頻率增加。對(duì)于FR-4(玻璃環(huán)氧樹脂)和高頻Rogers RO4350B材料,測量插入損耗(每英寸)。較高的插入損耗可能導(dǎo)致更大的衰減。

克服高速PCB設(shè)計(jì)中信號(hào)完整性問題的技術(shù)

設(shè)計(jì)人員可以在高速PCB中實(shí)現(xiàn)以下設(shè)計(jì)技術(shù):

1.高速PCB設(shè)計(jì)中的阻抗匹配

此參數(shù)對(duì)于更快和更長的跟蹤運(yùn)行很重要。影響阻抗控制的三個(gè)因素是基板材料,走線寬度和走線距地面/電源層的高度。

在低頻下,PCB軌跡由其直流特性定義。它可以被認(rèn)為是理想的電路,沒有電阻,電容和電感。當(dāng)頻率上升時(shí),與磁場相關(guān)的電感和電容開始影響其性能。由于過孔短線導(dǎo)致的走線阻抗不匹配,以及走線中的瑕疵無法使信號(hào)在接收器(負(fù)載)中被完全吸收。這就是為什么多余的能量會(huì)反射到發(fā)射器(源)的原因。這個(gè)過程一次又一次地重復(fù)直到所有能量被吸收為止。在高數(shù)據(jù)速率下,它會(huì)導(dǎo)致信號(hào)過沖,下沖和振鈴,從而產(chǎn)生信號(hào)錯(cuò)誤。為了解決該問題,這些傳輸線在其下方設(shè)置有接地平面以及終端電阻。

計(jì)算線路的阻抗很重要。(它是通過將線的粗細(xì),電路板的介電常數(shù)以及線與地平面之間的距離結(jié)合起來計(jì)算得出的。)有時(shí),傳輸線需要在不同的層之間穿行,因此,線與接地層之間的距離也要經(jīng)過地平面發(fā)生變化。在這種情況下,通過改變線寬可以將線阻抗保持在相同的值。

注意:對(duì)于高頻,高速設(shè)計(jì),PCB軌跡被視為傳輸線。

高速PCB設(shè)計(jì)中的阻抗控制措施

阻抗失配可以通過實(shí)施適當(dāng)?shù)亩私臃桨竵砜刂?。終止方案的選擇取決于應(yīng)用。讓我們討論其中的一些。

1.并聯(lián)終端方案:在該方案中,終端電阻(RT)等于線路阻抗。該終端電阻放置在盡可能靠近負(fù)載的位置,以實(shí)現(xiàn)最大效率。在高輸出狀態(tài)下,此終端電阻的電流負(fù)載最大。

2戴維寧端接方案:這是并行端接方案的替代方案,在該方案中,端接電阻器(RT)分為兩個(gè)獨(dú)立的電阻器,它們等于線路阻抗(組合時(shí))。該方案減少了從電源汲取的總電流,并增加了從電源汲取的電流,因?yàn)殡娮杵鞣胖迷赩CC與地之間。

3 有源并聯(lián)終端:此處,等于線路阻抗(Z0)的終端電阻放置在偏置電壓路徑中。設(shè)置偏置電壓,以便輸出驅(qū)動(dòng)器可以從高電平和低電平信號(hào)中提取電流。該技術(shù)需要一個(gè)單獨(dú)的電壓源,該電壓源可以吸收和提供電流以匹配輸出傳輸速率。

4 串聯(lián)-RC并聯(lián)終端:在該方案中,電阻和電容器(> 100pF)的組合用作終端阻抗。此處,終端電阻(RT)等于Z0,電容器阻隔了低頻信號(hào)分量并使高頻分量通過。因此,RT的直流負(fù)載效應(yīng)不會(huì)影響驅(qū)動(dòng)器。

5 串聯(lián)終端:它匹配信號(hào)源上的阻抗,而不是負(fù)載上的阻抗。該方案有助于衰減二次反射。線路阻抗根據(jù)負(fù)載的分布而變化。因此,一個(gè)電阻值并不適用于所有情況。這種方法僅在源處需要一個(gè)組件,而在每個(gè)負(fù)載中不需要多個(gè)組件,但是通過增加RC時(shí)間常數(shù)來延遲信號(hào)路徑。

6 差分對(duì)終端:在接收設(shè)備的信號(hào)之間需要一個(gè)終端電阻。終端電阻必須與差分負(fù)載阻抗(通常為100Ω)匹配。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18600

    瀏覽量

    259771
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23635

    瀏覽量

    417376
  • 電阻器
    +關(guān)注

    關(guān)注

    22

    文章

    4162

    瀏覽量

    64466
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    技術(shù)資訊 I 信號(hào)完整性與阻抗匹配的關(guān)系

    本文要點(diǎn)PCB走線和IC走線中的阻抗控制主要著眼于預(yù)防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負(fù)載,同時(shí)避免其他信號(hào)完整性問題。使用集成場求解器的PCB設(shè)計(jì)軟件可以評(píng)估阻抗匹配并
    的頭像 發(fā)表于 09-05 15:19 ?2549次閱讀
    技術(shù)資訊 I <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與阻抗匹配的關(guān)系

    揭秘高頻PCB設(shè)計(jì):體積表面電阻率測試儀如何確保信號(hào)完整性

    在高頻 PCB 的設(shè)計(jì)與應(yīng)用中,信號(hào)完整性是決定設(shè)備性能的核心,無論是通信基站、雷達(dá)系統(tǒng)還是高端電子設(shè)備,都依賴高頻 PCB 中信號(hào)的穩(wěn)定傳
    的頭像 發(fā)表于 08-29 09:22 ?319次閱讀
    揭秘高頻<b class='flag-5'>PCB設(shè)計(jì)</b>:體積表面電阻率測試儀如何確保<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    深圳 9月12-13日《信號(hào)完整性--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    課程名稱:《信號(hào)完整性--系統(tǒng)化設(shè)計(jì)方法及案例分析》講師:于老師時(shí)間地點(diǎn):深圳9月12-13日主辦單位:賽盛技術(shù)課程特色信號(hào)完整性是內(nèi)嵌于PCB設(shè)計(jì)
    的頭像 發(fā)表于 07-10 11:54 ?238次閱讀
    深圳 9月12-13日《<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    上海 6月20-21日《信號(hào)完整性--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    課程名稱:《信號(hào)完整性--系統(tǒng)化設(shè)計(jì)方法及案例分析》講師:于老師時(shí)間地點(diǎn):上海6月20-21日主辦單位:賽盛技術(shù)課程特色信號(hào)完整性是內(nèi)嵌于PCB設(shè)計(jì)
    的頭像 發(fā)表于 05-15 15:38 ?340次閱讀
    上海 6月20-21日《<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計(jì)及案例分析》公開課,即將開課!

    受控阻抗布線技術(shù)確保信號(hào)完整性

    核心要點(diǎn)受控阻抗布線通過匹配走線阻抗來防止信號(hào)失真,從而保持信號(hào)完整性。高速PCB設(shè)計(jì)中,元件與走線的阻抗匹配至關(guān)重要。
    的頭像 發(fā)表于 04-25 20:16 ?882次閱讀
    受控阻抗布線技術(shù)確保<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    信號(hào)完整性測試基礎(chǔ)知識(shí)

    在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號(hào)
    的頭像 發(fā)表于 04-24 16:42 ?2910次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測試基礎(chǔ)知識(shí)

    深度解析:PCB高速信號(hào)傳輸中的阻抗匹配與信號(hào)完整性

    GHz的信號(hào),例如時(shí)鐘信號(hào)。在實(shí)際應(yīng)用中,時(shí)鐘信號(hào)并非理想的方波,而是具有上升和下降時(shí)間的梯形波。這些高頻信號(hào)在傳輸過程中容易出現(xiàn)失真,影響系統(tǒng)的整體性能。因此,保證
    的頭像 發(fā)表于 12-30 09:41 ?944次閱讀

    如何解決信號(hào)完整性問題

    如何解決信號(hào)完整性問題呢?是德科技在向您介紹信號(hào)完整性分析基礎(chǔ)知識(shí)的同時(shí),我們還向您展示如何使用基本信號(hào)
    的頭像 發(fā)表于 12-25 16:51 ?2151次閱讀
    如何解決<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性問題</b>

    聽懂什么是信號(hào)完整性

    信號(hào)完整性的影響因素有哪些?如何評(píng)估高速信號(hào)完整性?如何解決信號(hào)
    的頭像 發(fā)表于 12-15 23:33 ?895次閱讀
    聽懂什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    12月20日線上講堂|聽懂什么是信號(hào)完整性

    信號(hào)完整性的影響因素有哪些?如何評(píng)估高速信號(hào)完整性?如何解決信號(hào)
    的頭像 發(fā)表于 12-06 01:06 ?681次閱讀
    12月20日線上講堂|聽懂什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    GND與信號(hào)完整性的關(guān)系

    在現(xiàn)代電子系統(tǒng)中,信號(hào)完整性是設(shè)計(jì)和性能的關(guān)鍵因素。信號(hào)完整性問題可能導(dǎo)致數(shù)據(jù)傳輸錯(cuò)誤、系統(tǒng)性能下降甚至設(shè)備損壞。地線(GND)是電路設(shè)計(jì)中的基本要素,它不僅為電路提供參考電位,還有助
    的頭像 發(fā)表于 11-29 15:17 ?1477次閱讀

    PCIe信號(hào)完整性問題解決方案

    PCIe(Peripheral Component Interconnect Express)信號(hào)完整性問題可能導(dǎo)致數(shù)據(jù)傳輸錯(cuò)誤、系統(tǒng)不穩(wěn)定甚至完全失效。以下是一些針對(duì)PCIe信號(hào)完整性問題
    的頭像 發(fā)表于 11-26 15:18 ?2988次閱讀

    一文看懂PCB背鉆

    PCB設(shè)計(jì)和制造面臨的挑戰(zhàn)之一是如何保護(hù)信號(hào)完整性問題。背鉆也稱為可控深度鉆孔,用于去除PCB通孔中銅筒的導(dǎo)電過孔存根。作為過孔的一部分,存根會(huì)在
    的頭像 發(fā)表于 11-21 17:08 ?4410次閱讀
    一文看懂<b class='flag-5'>PCB</b>背鉆

    PCB 信號(hào)完整性:電子設(shè)計(jì)的基石解讀

    PCB信號(hào)完整性是指在信號(hào)從發(fā)送端傳輸?shù)浇邮斩说倪^程中,信號(hào)能夠保持其原本的特性,如波形、時(shí)序等不受損害的程度。捷多邦小編今天就與大家分享一
    的頭像 發(fā)表于 11-05 13:48 ?913次閱讀

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號(hào)完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB
    的頭像 發(fā)表于 10-18 14:06 ?2237次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南