chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

英特爾封裝技術(shù)方面的規(guī)劃

我快閉嘴 ? 來(lái)源:半導(dǎo)體行業(yè)觀察 ? 作者:半導(dǎo)體行業(yè)觀察 ? 2020-09-17 16:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們很多時(shí)候會(huì)將目光放在最新和最先進(jìn)的技術(shù)節(jié)點(diǎn)上,因?yàn)樗鼈儽挥脕?lái)制造最密集,最快,最節(jié)能的處理器。但是正如我們?cè)?a href="http://www.brongaenegriffin.com/tags/英特爾/" target="_blank">英特爾最近的2020年架構(gòu)日期間提醒我們的那樣,需要一系列晶體管設(shè)計(jì)來(lái)構(gòu)建異構(gòu)系統(tǒng)。

“沒(méi)有一個(gè)晶體管在所有設(shè)計(jì)點(diǎn)上都是最佳的,”英特爾首席架構(gòu)師Raja Koduri說(shuō)?!耙_(dá)到超高頻率,高性能臺(tái)式機(jī)CPU需要的晶體管與高性能集成GPU所需的晶體管完全不同。”

問(wèn)題是,把處理內(nèi)核,特定功能加速器,圖形資源和I / O聚合到一起,然后將它們?nèi)课g刻到10nm的單片芯片上,這將使制造非常非常困難。但是,替代方案(將它們分開(kāi)并連接在一起)則提出了自己的挑戰(zhàn)。那么就需要封裝方面的創(chuàng)新,通過(guò)改善密集電路與其所裝電路板之間的接口來(lái)克服這些障礙。

早在2018年,英特爾就制定了一項(xiàng)計(jì)劃,希望在不犧牲速度的情況下使小型設(shè)備協(xié)同工作。Koduri繼續(xù)說(shuō)道:“我們說(shuō),我們需要開(kāi)發(fā)一種技術(shù)來(lái)將芯片(chip)和小芯片(chiplet)連接到一個(gè)封裝中,以使其與單片SoC的性能,能效和成本相匹配”,“我們還說(shuō)過(guò),我們需要一個(gè)高密度互連路線圖,以低功耗實(shí)現(xiàn)高帶寬?!盞oduri接著說(shuō)。

在一個(gè)基于制程工藝技術(shù)來(lái)確定贏家和輸家的行業(yè)中,創(chuàng)新的封裝方法將成為計(jì)算霸主之爭(zhēng)的力量倍增器。

關(guān)鍵點(diǎn):

EMIB(Embedded Multi-die Interconnect Bridge )使用嵌入在封裝基板中的微小硅橋( silicon bridges)來(lái)促進(jìn)die到die的連接

高級(jí)接口總線(Advanced Interface Bus:AIB)是一種開(kāi)源互連標(biāo)準(zhǔn),用于在小芯片之間創(chuàng)建高帶寬/低功耗連接

Foveros通過(guò)堆疊die將封裝帶到三維。其第一款基于Foveros的產(chǎn)品將面向筆記本電腦智能手機(jī)之間的市場(chǎng)。

Co-EMIB和Omni-Directional Interface通過(guò)促進(jìn)更大的靈活性,有望超越英特爾現(xiàn)有的封裝技術(shù)進(jìn)行擴(kuò)展。

用EMIB克服單片芯片的成長(zhǎng)煩惱

直到最近,如果你希望將異構(gòu)die放在單個(gè)封裝上以實(shí)現(xiàn)最佳性能,則可以將這些die放置在一塊稱為中介層的硅片上,并通過(guò)中介層進(jìn)行布線以進(jìn)行通信。硅通孔(TSV)(電連接)穿過(guò)中介層并進(jìn)入基板,該基板形成了封裝的底部。

業(yè)界將其稱為2.5D封裝。臺(tái)積電(TSMC)早在2016年就用它制造了NVIDIA的Tesla P100加速器。一年之前,AMD在硅中介板上結(jié)合了大型GPU和4GB的高帶寬內(nèi)存(HBM)來(lái)創(chuàng)建Radeon R9 FuryX。。但這增加了固有的復(fù)雜性,降低了產(chǎn)量并增加了成本。

英特爾的EMIB旨在通過(guò)放棄interpose,而采用嵌入襯底層的微型硅橋來(lái)減輕2.5D封裝的限制。橋上裝有微型凸塊,有助于die之間的連接。

英特爾工藝和產(chǎn)品集成總監(jiān)Ramune Nagisetty表示:“當(dāng)前一代的EMIB提供55微米的微型凸點(diǎn)間距,并且路線圖可以達(dá)到36微米?!?將其與典型有機(jī)封裝的100微米凸點(diǎn)間距進(jìn)行比較,EMIB可以實(shí)現(xiàn)更高的凸點(diǎn)密度。

小型硅橋還比中介層便宜很多。Tesla P100和Radeon R9 Fury X是高價(jià)旗艦產(chǎn)品,而英特爾首款帶有嵌入式橋的產(chǎn)品之一是Kaby Lake G,這是一個(gè)結(jié)合了第八代Core CPU和AMD Radeon RX Vega M圖形的移動(dòng)平臺(tái)。基于Kaby Lake G的筆記本電腦無(wú)論如何都不算便宜。但是,他們證明了EMIB能夠?qū)愵愋酒傻揭粋€(gè)封裝中,從而鞏固了寶貴的電路板空間,增強(qiáng)了性能并與分立組件相比降低了成本。

英特爾的Stratix 10 FPGA還采用EMIB將來(lái)自三個(gè)不同代工廠的I / O小芯片和HBM連接在一起,這些代工廠使用六個(gè)不同的技術(shù)節(jié)點(diǎn)制造,并封裝在一個(gè)封裝中。通過(guò)將收發(fā)器,I / O和內(nèi)存與核心結(jié)構(gòu)分離,英特爾可以為每個(gè)die選擇晶體管設(shè)計(jì)。添加對(duì)CXL,更快的收發(fā)器或以太網(wǎng)的支持,就像換掉那些通過(guò)EMIB連接的模塊化磚一樣容易。

使用高級(jí)接口總線標(biāo)準(zhǔn)化芯片對(duì)芯片的集成

在小芯片可以混合和匹配之前,可重用的IP塊必須知道如何通過(guò)標(biāo)準(zhǔn)化接口相互通信。對(duì)于Stratix 10 FPGA,英特爾的嵌入式橋接器在其核心結(jié)構(gòu)和每個(gè)圖塊之間都帶有高級(jí)接口總線(AIB)。

AIB旨在用類似主板通過(guò)PCI Express集成元件相似的方式在封裝上實(shí)現(xiàn)模塊化集成。但是,盡管PCIe通過(guò)很少的電線驅(qū)動(dòng)非常高的速度,AIB利用EMIB的密度來(lái)創(chuàng)建一個(gè)寬的并行接口,該接口以較低的時(shí)鐘速率運(yùn)行,從而簡(jiǎn)化了發(fā)送和接收電路,同時(shí)仍然實(shí)現(xiàn)了非常低的延遲。

第一代AIB提供2 Gb / s有線信號(hào)傳輸,從而使英特爾能夠?qū)崿F(xiàn)異構(gòu)集成以及單片SoC一樣的性能。預(yù)計(jì)將于2021年推出的第二代版本將支持每條導(dǎo)線高達(dá)6.4 Gb / s的傳輸速度,凸點(diǎn)間距小至36微米,每位傳輸?shù)墓β矢鸵约芭c現(xiàn)有AIB實(shí)現(xiàn)的向后兼容性。

值得注意的是,AIB在封裝方面是不可知的。盡管英特爾使用EMIB來(lái)連接,但臺(tái)積電的晶圓上晶圓上芯片(CoWoS)技術(shù)也可以搭載AIB。

今年早些時(shí)候,英特爾成為由Linux基金會(huì)托管的接口,處理器和系統(tǒng)通用硬件聯(lián)盟(CHIPS)聯(lián)盟的成員,以貢獻(xiàn)AIB許可證作為開(kāi)源標(biāo)準(zhǔn)。當(dāng)然,這個(gè)想法是為了鼓勵(lì)行業(yè)采用,并促進(jìn)配備AIB的小芯片庫(kù)。

英特爾的Nagisetty說(shuō):“我們目前有10個(gè)來(lái)自多家供應(yīng)商的基于AIB的設(shè)計(jì)正在生產(chǎn)中或正在點(diǎn)亮” “在不久的將來(lái),生態(tài)系統(tǒng)合作伙伴(包括初創(chuàng)公司和大學(xué)研究小組)還會(huì)再提供10張圖塊。”

Foveros在第三維上提高密度

將SoC分解為可重用的IP塊并將其與高密度橋接器水平集成是Intel計(jì)劃利用制造效率并繼續(xù)擴(kuò)展性能的方法之一。根據(jù)公司的封裝技術(shù)路線圖,下一步要進(jìn)行的工作涉及使用細(xì)間距的微型凸臺(tái)將die彼此面對(duì)面地堆疊在一起。英特爾稱之為Foveros的這種三維方法可縮短die之間的距離,并使用較少的功率移動(dòng)數(shù)據(jù)。英特爾的EMIB技術(shù)的額定值為大約0.50 pJ /位,而Foveros的額定值為0.15 pJ /位。

與EMIB一樣,F(xiàn)overos允許英特爾為其堆棧的每一層選擇最佳的處理技術(shù)。Foveros的第一個(gè)實(shí)現(xiàn)(代號(hào)為L(zhǎng)akefield)將處理核心,內(nèi)存控制和圖形塞入以10nm制造的芯片中。該小芯片位于基本芯片的頂部,該芯片包含您通常在平臺(tái)控制器中樞中找到的功能(音頻,存儲(chǔ),PCIe等),該功能以14nm低功耗工藝制造。

完整的Lakefield封裝尺寸僅為12x12x1mm,可在筆記本電腦和智能手機(jī)之間實(shí)現(xiàn)新型設(shè)備。但是我們不希望Foveros僅服務(wù)于低功耗應(yīng)用。在2019年HotChips問(wèn)答環(huán)節(jié)中,英特爾研究員Wilfred Gomes 預(yù)測(cè)了該技術(shù)的未來(lái)普及性。他說(shuō):“我們?cè)O(shè)計(jì)Foveros的方式,它涵蓋了整個(gè)計(jì)算范圍,從最低端的設(shè)備到最高端的設(shè)備。”

微縮為我們提供了另一個(gè)需要考慮的變量

英特爾2020年架構(gòu)日期間制定的封裝路線圖按互連密度(每平方毫米的微凸起數(shù)量)和功率效率(每傳輸?shù)臄?shù)據(jù)比特消耗的能量pJ)繪制了每種技術(shù)。除Foveros之外,英特爾還追求芯片上混合鍵合,以進(jìn)一步推動(dòng)這兩個(gè)指標(biāo)。期望達(dá)到超過(guò)10,000個(gè)凸塊/mm2和小于0.05 pJ / bit。

但是先進(jìn)的封裝技術(shù)可以提供更高帶寬和更低功耗之外的實(shí)用性。EMIB和Foveros的組合-被稱為Co-EMIB-有望提供超越任何一種方法的擴(kuò)展機(jī)會(huì)。尚無(wú)Co-EMIB的實(shí)際示例。但是,您可以想象大型有機(jī)程序包具有連接Fovoros堆棧的嵌入式橋,這些橋結(jié)合了加速器和內(nèi)存以進(jìn)行高性能計(jì)算。

英特爾的全向接口(ODI)通過(guò)彼此相鄰地連接小芯片,連接垂直堆疊的小芯片并直接通過(guò)銅柱為堆疊中的頂部芯片供電,從而提供了更大的靈活性。這些支柱比Foveros堆疊中穿過(guò)基本芯片的TSV大,從而最大程度地降低了電阻并改善了功率輸出??梢匀我夥较蜻B接管芯并在較小的頂部堆疊較大的瓦片的自由度為Intel提供了迫切需要的布局靈活性。當(dāng)然,在Foveros的功能基礎(chǔ)上,這看起來(lái)是一項(xiàng)很有前途的技術(shù)。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20210

    瀏覽量

    249842
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    53863

    瀏覽量

    463124
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10285

    瀏覽量

    179809
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10380

    瀏覽量

    147146
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    五家大廠盯上,英特爾EMIB成了?

    電子發(fā)燒友網(wǎng)綜合報(bào)道 最近,英特爾EMIB封裝火了,在蘋果、高通、博通的招聘信息中,都指出正在招募熟悉EMIB封裝的工程師。近期還有消息稱,由于臺(tái)積電CoWoS 先進(jìn)封裝產(chǎn)能持續(xù)緊張,
    的頭像 發(fā)表于 12-06 03:48 ?7093次閱讀

    吉方工控亮相2025英特爾技術(shù)創(chuàng)新與產(chǎn)業(yè)生態(tài)大會(huì)

    2025年11月19日至20日,由英特爾公司主辦的年度重磅盛會(huì)——2025英特爾技術(shù)創(chuàng)新與產(chǎn)業(yè)生態(tài)大會(huì)(Intel Connection)暨英特爾行業(yè)解決方案大會(huì)(Edge Indus
    的頭像 發(fā)表于 11-24 16:57 ?543次閱讀

    創(chuàng)芯賦能智能生態(tài)!匯頂科技亮相2025英特爾技術(shù)創(chuàng)新與產(chǎn)業(yè)生態(tài)大會(huì)

    11月19–21日,2025英特爾技術(shù)創(chuàng)新與產(chǎn)業(yè)生態(tài)大會(huì)在重慶盛大啟幕。作為英特爾生態(tài)的重要合作伙伴,匯頂科技攜人機(jī)交互、指紋識(shí)別等多項(xiàng)PC端創(chuàng)新成果,為英特爾硬件生態(tài)注入澎湃“芯”動(dòng)
    的頭像 發(fā)表于 11-21 15:00 ?5333次閱讀
    創(chuàng)芯賦能智能生態(tài)!匯頂科技亮相2025<b class='flag-5'>英特爾</b><b class='flag-5'>技術(shù)</b>創(chuàng)新與產(chǎn)業(yè)生態(tài)大會(huì)

    英特爾先進(jìn)封裝,新突破

    在半導(dǎo)體行業(yè)的激烈競(jìng)爭(zhēng)中,先進(jìn)封裝技術(shù)已成為各大廠商角逐的關(guān)鍵領(lǐng)域。英特爾作為行業(yè)的重要參與者,近日在電子元件技術(shù)大會(huì)(ECTC)上披露了多項(xiàng)芯片
    的頭像 發(fā)表于 06-04 17:29 ?992次閱讀

    英特爾發(fā)布全新GPU,AI和工作站迎來(lái)新選擇

    英特爾推出面向準(zhǔn)專業(yè)用戶和AI開(kāi)發(fā)者的英特爾銳炫Pro GPU系列,發(fā)布英特爾? Gaudi 3 AI加速器機(jī)架級(jí)和PCIe部署方案 ? 2025 年 5 月 19 日,北京 ——今日,在
    發(fā)表于 05-20 11:03 ?1716次閱讀

    英特爾持續(xù)推進(jìn)核心制程和先進(jìn)封裝技術(shù)創(chuàng)新,分享最新進(jìn)展

    近日,在2025英特爾代工大會(huì)上,英特爾展示了多代核心制程和先進(jìn)封裝技術(shù)的最新進(jìn)展,這些突破不僅體現(xiàn)了英特爾
    的頭像 發(fā)表于 05-09 11:42 ?777次閱讀
    <b class='flag-5'>英特爾</b>持續(xù)推進(jìn)核心制程和先進(jìn)<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>創(chuàng)新,分享最新進(jìn)展

    英特爾代工:明確重點(diǎn)廣合作,服務(wù)客戶鑄信任

    英特爾代工大會(huì)召開(kāi),宣布制程技術(shù)路線圖、先進(jìn)封裝里程碑和生態(tài)系統(tǒng)合作。 今天,2025英特爾代工大會(huì)(Intel Foundry Direct Connect)開(kāi)幕,
    的頭像 發(fā)表于 04-30 10:23 ?451次閱讀
    <b class='flag-5'>英特爾</b>代工:明確重點(diǎn)廣合作,服務(wù)客戶鑄信任

    英特爾新篇章:重視工程創(chuàng)新、文化塑造與客戶需求

    英特爾CEO陳立武強(qiáng)調(diào),要塑造由工程師思維驅(qū)動(dòng),聚焦客戶需求的創(chuàng)新文化。 ? 英特爾CEO陳立武今日在2025年英特爾Vision大會(huì)上,向廣大來(lái)自技術(shù)產(chǎn)業(yè)界的與會(huì)者發(fā)表演講,闡述了其
    發(fā)表于 04-01 14:02 ?359次閱讀
    <b class='flag-5'>英特爾</b>新篇章:重視工程創(chuàng)新、文化塑造與客戶需求

    英特爾先進(jìn)封裝:助力AI芯片高效集成的技術(shù)力量

    ),以靈活性強(qiáng)、能效比高、成本經(jīng)濟(jì)的方式打造系統(tǒng)級(jí)芯片(SoC)。因此,越來(lái)越多的AI芯片廠商青睞這項(xiàng)技術(shù)。 英特爾自本世紀(jì)70年代起持續(xù)創(chuàng)新,深耕封裝技術(shù),積累了超過(guò)50年的豐富經(jīng)驗(yàn)
    的頭像 發(fā)表于 03-28 15:17 ?720次閱讀
    <b class='flag-5'>英特爾</b>先進(jìn)<b class='flag-5'>封裝</b>:助力AI芯片高效集成的<b class='flag-5'>技術(shù)</b>力量

    為什么無(wú)法檢測(cè)到OpenVINO?工具套件中的英特爾?集成圖形處理單元?

    在 Ubuntu* Desktop 22.04 上安裝了 英特爾? Graphics Driver 版本并OpenVINO? 2023.1。 運(yùn)行 python 代碼: python -c
    發(fā)表于 03-05 08:36

    請(qǐng)問(wèn)OpenVINO?工具套件英特爾?Distribution是否與Windows? 10物聯(lián)網(wǎng)企業(yè)版兼容?

    無(wú)法在基于 Windows? 10 物聯(lián)網(wǎng)企業(yè)版的目標(biāo)系統(tǒng)上使用 英特爾? Distribution OpenVINO? 2021* 版本推斷模型。
    發(fā)表于 03-05 08:32

    英特爾?獨(dú)立顯卡與OpenVINO?工具套件結(jié)合使用時(shí),無(wú)法運(yùn)行推理怎么解決?

    使用英特爾?獨(dú)立顯卡與OpenVINO?工具套件時(shí)無(wú)法運(yùn)行推理
    發(fā)表于 03-05 06:56

    英特爾?NCS2運(yùn)行演示時(shí)“無(wú)法在啟動(dòng)后找到啟動(dòng)設(shè)備”怎么解決?

    使用 英特爾? NCS2 運(yùn)行 推斷管道演示腳本 。 在首次嘗試中成功運(yùn)行演示應(yīng)用程序。 從第二次嘗試開(kāi)始遇到錯(cuò)誤:E: [ncAPI] [ 150951] [security_barrie
    發(fā)表于 03-05 06:48

    英特爾任命王稚聰擔(dān)任中國(guó)區(qū)副董事長(zhǎng)

    英特爾公司宣布,任命王稚聰先生擔(dān)任新設(shè)立的英特爾中國(guó)區(qū)副董事長(zhǎng)一職。王稚聰將全面負(fù)責(zé)管理英特爾中國(guó)的業(yè)務(wù)運(yùn)營(yíng),直接向英特爾公司高級(jí)副總裁、英特爾
    的頭像 發(fā)表于 03-03 10:54 ?972次閱讀

    博通與臺(tái)積電或有意瓜分英特爾

    半導(dǎo)體行業(yè)的兩大巨頭——博通和臺(tái)積電,近日被曝出對(duì)英特爾的潛在分拆交易表現(xiàn)出濃厚興趣。據(jù)知情人士透露,博通一直密切關(guān)注著英特爾的芯片設(shè)計(jì)和營(yíng)銷業(yè)務(wù),并已與顧問(wèn)團(tuán)隊(duì)討論了潛在的收購(gòu)要約。然而,博通方面表示,只有在找到合適的合作伙伴
    的頭像 發(fā)表于 02-18 14:35 ?1062次閱讀