chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SDRAM15年簡史?

ss ? 來源:宇芯電子 ? 作者:宇芯電子 ? 2020-09-19 11:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

幾乎每個人都知道,生產(chǎn)的大部分DRAM最終都將用在臺式機(jī)和筆記本電腦中。實際上生產(chǎn)的所有DRAM中約有90%用于計算機(jī),而剩下的10%作為方形釘敲入圓孔中。越來越多的SoC設(shè)計需要某種形式的外部存儲器的接口。現(xiàn)代化的DDR2 SDRAM具有供電安全性,高存儲容量,低成本和合理的通道帶寬的特性,但具有笨拙的接口和復(fù)雜的控制器問題。

結(jié)合內(nèi)部DRAM陣列產(chǎn)生的獨特命令結(jié)構(gòu),SoC設(shè)計人員面臨著將現(xiàn)代DRAM接口納入其設(shè)計的艱巨任務(wù)。

SDRAM的簡要歷史

在過去的15年中,商品DRAM的發(fā)展使接口峰值帶寬增加了2000%以上。盡管沒有人能夠改變物理學(xué)的基本原理并對基本隨機(jī)行訪問的延遲進(jìn)行類似的改進(jìn),但引腳帶寬的增加和突發(fā)數(shù)據(jù)的訪問能力已幫助縮小了與典型處理器之間的差距。對更快的內(nèi)存帶寬的無限滿足。在此期間,聯(lián)合電子設(shè)備工程委員會(JEDEC)委員會稱為JC42,一直是商品DRAM行業(yè)標(biāo)準(zhǔn)的主要溫床。

1993年底,JEDEC發(fā)布了原始的SDRAM標(biāo)準(zhǔn),該標(biāo)準(zhǔn)最終被稱為PC100 SDRAM標(biāo)準(zhǔn)。將SDRAM的時序參數(shù)推向?qū)嶋H極限,導(dǎo)致PC133 SDRAM將通道頻率提高到133MHz。

到1990年代后期,JEDEC已經(jīng)有了堅實的DRAM路線圖。從1996年開始到2000年6月結(jié)束,JEDEC制定了DDR(雙倍數(shù)據(jù)速率)SDRAM規(guī)范(JESD79)。為了對需要更高帶寬的系統(tǒng)進(jìn)行重大改進(jìn),DDR SDRAM對PC100和PC133 SDRAM進(jìn)行了重大改進(jìn),包括雙邊沿時鐘(又稱雙倍數(shù)據(jù)速率或DDR時鐘),源同步數(shù)據(jù)選通,SSTL_2低壓信號傳輸和內(nèi)部延遲鎖定環(huán)(DLL)。DDR2 SDRAM隨后在2003年(JESD79-2)被指定,其引腳帶寬高達(dá)800Mb / s,是DDR SDRAM的兩倍。

在DDR和DDR2 SDRAM標(biāo)準(zhǔn)的開發(fā)過程中,工程師將更多的注意力集中在整體系統(tǒng)時序預(yù)算上,以及在這些方面可以解決限制性能的關(guān)鍵領(lǐng)域。DDR時鐘是一種行之有效的概念,可以在避免出現(xiàn)更高頻率時鐘的同時提高帶寬(盡管確實把重點放在了時鐘占空比要求上)。DDR和DDR2 SDRAM標(biāo)準(zhǔn)中最值得一提的要素可能是采用源同步時鐘并結(jié)合了片上DLL(或等效電路)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2373

    瀏覽量

    188181
  • SDRAM
    +關(guān)注

    關(guān)注

    7

    文章

    449

    瀏覽量

    57288
  • JEDEC
    +關(guān)注

    關(guān)注

    1

    文章

    37

    瀏覽量

    17890
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    DDR3 SDRAM參考設(shè)計手冊

    電子發(fā)燒友網(wǎng)站提供《DDR3 SDRAM參考設(shè)計手冊.pdf》資料免費下載
    發(fā)表于 11-05 17:04 ?1次下載

    在極海APM32系列MCU中如何把代碼重定位到SDRAM運行

    在有些情況下,我們想要把代碼放到SDRAM運行。下面介紹在APM32的MCU中,如何把代碼重定位到SDRAM運行。對于不同APM32系列的MCU,方法都是一樣的。
    的頭像 發(fā)表于 11-04 09:14 ?4843次閱讀
    在極海APM32系列MCU中如何把代碼重定位到<b class='flag-5'>SDRAM</b>運行

    物聯(lián)網(wǎng)20簡史

    時間的浪潮,回望物聯(lián)網(wǎng)的二十年演變之路。 一、2005-2010:概念萌芽期 關(guān)鍵詞:傳感器網(wǎng)絡(luò)、RFID、M2M 這五,是“物聯(lián)網(wǎng)”被正式提出的階段。2005,**國際電信聯(lián)盟(ITU)**首次提出“IoT”概念,標(biāo)志著萬物互聯(lián)的構(gòu)想進(jìn)入公眾視野。 當(dāng)時的
    的頭像 發(fā)表于 10-28 11:36 ?248次閱讀
    物聯(lián)網(wǎng)20<b class='flag-5'>年</b><b class='flag-5'>簡史</b>

    F429同時使用SDRAM和SRAM?

    兩個總線能不能同時使用,用了華邦的SDRAM發(fā)現(xiàn)SDRAM數(shù)據(jù)高概率讀寫錯誤,但是用ISSI的沒問題。如果不對外部SRAM讀寫就正常。
    發(fā)表于 08-12 06:56

    hpm6e80 sdram引腳確認(rèn)

    Hi,大家好,我最近要設(shè)計hpm6e80 ivm1帶sdram的電路,我參考了官方的評估板,發(fā)現(xiàn)hpm6e80 sdram引腳編號與外掛SDRAM芯片沒有對應(yīng)上(DQ引腳沒有對應(yīng)上),PPI子模
    發(fā)表于 04-12 18:37

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產(chǎn)品,相較于DDR2,DDR3有更高的運行性能與更低的電壓。
    的頭像 發(fā)表于 04-10 09:42 ?3770次閱讀
    DDR3 <b class='flag-5'>SDRAM</b>配置教程

    請問RT1176與DDR SDRAM兼容?

    RT1176 與 DDR SDRAM 兼容嗎?
    發(fā)表于 04-04 06:09

    SDRAM控制器的設(shè)計——Sdram_Control.v代碼解析(異步FIFO讀寫模塊、讀寫SDRAM過程)

    前言 SDRAM控制器里面包含5個主要的模塊,分別是PLL模塊,異步FIFO 寫模塊,異步FIFO讀模塊,SDRAM接口控制模塊,SDRAM指令執(zhí)行模塊。 其中異步FIFO模塊解讀
    的頭像 發(fā)表于 03-04 10:49 ?2189次閱讀
    <b class='flag-5'>SDRAM</b>控制器的設(shè)計——<b class='flag-5'>Sdram</b>_Control.v代碼解析(異步FIFO讀寫模塊、讀寫<b class='flag-5'>SDRAM</b>過程)

    SDRAM控制器設(shè)計之異步FIFO的調(diào)用

    為了加深讀者對 FPGA 端控制架構(gòu)的印象,在數(shù)據(jù)讀取的控制部分,首先我們可以將SDRAM 想作是一個自來水廠,清水得先送至用戶樓上的水塔中存放,在家里轉(zhuǎn)開水龍頭要用水時,才能及時供應(yīng),相同
    的頭像 發(fā)表于 02-26 15:27 ?1731次閱讀
    <b class='flag-5'>SDRAM</b>控制器設(shè)計之異步FIFO的調(diào)用

    SDRAM控制器設(shè)計之command.v代碼解析

    command.v文件對應(yīng)圖中SDRAM指令執(zhí)行模塊,它會從SDRAM接口控制模塊接收指令,然后產(chǎn)生控制信號直接輸出到SDRAM器件來完成所接收指令的動作。
    的頭像 發(fā)表于 02-25 10:32 ?938次閱讀
    <b class='flag-5'>SDRAM</b>控制器設(shè)計之command.v代碼解析

    SDRAM控制器功能模塊概述

    按鍵KEY1觸發(fā)寫,將計數(shù)器產(chǎn)生的0到255的數(shù)據(jù)寫到FIFO寫模塊里面,繼而寫到SDRAM 器件里面。
    的頭像 發(fā)表于 02-07 09:33 ?1090次閱讀
    <b class='flag-5'>SDRAM</b>控制器功能模塊概述

    EE-178:ADSP-TS101S TigerSHARC片上SDRAM控制器

    電子發(fā)燒友網(wǎng)站提供《EE-178:ADSP-TS101S TigerSHARC片上SDRAM控制器.pdf》資料免費下載
    發(fā)表于 01-14 15:00 ?0次下載
    EE-178:ADSP-TS101S TigerSHARC片上<b class='flag-5'>SDRAM</b>控制器

    EE-326: Blackfin處理器與SDRAM技術(shù)

    電子發(fā)燒友網(wǎng)站提供《EE-326: Blackfin處理器與SDRAM技術(shù).pdf》資料免費下載
    發(fā)表于 01-07 14:38 ?0次下載
    EE-326: Blackfin處理器與<b class='flag-5'>SDRAM</b>技術(shù)

    EE-127:ADSP-21065L片內(nèi)SDRAM控制器

    電子發(fā)燒友網(wǎng)站提供《EE-127:ADSP-21065L片內(nèi)SDRAM控制器.pdf》資料免費下載
    發(fā)表于 01-06 15:45 ?0次下載
    EE-127:ADSP-21065L片內(nèi)<b class='flag-5'>SDRAM</b>控制器

    ADSP-21161 SHARC片內(nèi)SDRAM控制器

    電子發(fā)燒友網(wǎng)站提供《ADSP-21161 SHARC片內(nèi)SDRAM控制器.pdf》資料免費下載
    發(fā)表于 01-03 15:04 ?0次下載
    ADSP-21161 SHARC片內(nèi)<b class='flag-5'>SDRAM</b>控制器