chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用RFSoC的多個(gè) Tile 實(shí)現(xiàn)時(shí)延對(duì)齊方案解析

454398 ? 來(lái)源:XILINX技術(shù)社區(qū) ? 作者:XILINX技術(shù)社區(qū) ? 2020-11-04 14:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)代 RF 信號(hào)鏈對(duì)于跨多通道的數(shù)據(jù)轉(zhuǎn)換器性能具有極高的要求。換言之,對(duì)于賽靈思 RF Data Converter 而言,關(guān)鍵要求之一是在多個(gè) ADC/DAC Tile、RFSoC 器件甚至開(kāi)發(fā)板之間都必須保持同步。

了解賽靈思如何探索多塊同步 (Multi-Tile Synchronization) 問(wèn)題解決之道,以支持實(shí)現(xiàn)波束成形、大規(guī)模 MIMO (Massive MIMO) 和相位陣列雷達(dá)。

迄今為止,我們已通過(guò)前文 https://forums.xilinx.com/t5/Design-and-Debug-Techniques-Blog/RF-Data-Co... 學(xué)習(xí)了有關(guān) RF Data Converter 軟件驅(qū)動(dòng)的知識(shí),并已深入了解了支持您對(duì)任意開(kāi)發(fā)板上的任意器件上的 RF-ADC 和 RF-DAC 進(jìn)行調(diào)試的 RF Analyzer。

趁熱打鐵,讓我們來(lái)探討下對(duì)于使用 RFSoC 的諸多客戶(hù)都至關(guān)重要的一個(gè)話題,即跨單一器件或跨多個(gè)器件上的多個(gè) Tile 實(shí)現(xiàn)時(shí)延對(duì)齊的要求。

我們將此要求稱(chēng)為“多塊同步 (Multi-Tile Synchronization)”。

“多塊同步”是實(shí)現(xiàn)大規(guī)模 MIMO、波束成形和相位陣列雷達(dá)應(yīng)用的關(guān)鍵。

例如,在波束成形中,目標(biāo)不僅是全向廣播能量,而是使用天線陣列定向傳輸射頻信號(hào)。在此應(yīng)用技巧中,將為每個(gè)天線元件單獨(dú)饋送要傳輸?shù)男盘?hào)。隨后,將以建設(shè)性和破壞性方式添加每個(gè)信號(hào)副本的相位和波幅,使其將能量集中于窄波束或波瓣中。

由此可見(jiàn),需要使用大量數(shù)據(jù)轉(zhuǎn)換器來(lái)構(gòu)建陣列,并且在天線陣列中的所有通道之間存在時(shí)延對(duì)齊要求。

讓我們將此情境下應(yīng)用時(shí)延對(duì)齊的構(gòu)想進(jìn)一步擴(kuò)展。這可分為時(shí)延對(duì)齊和時(shí)延確定性。

時(shí)延對(duì)齊表示所有通道間的相對(duì)時(shí)延都是相同的,而時(shí)延確定性則意味著每次啟動(dòng)時(shí)所有通道間的總時(shí)延都保持不變。在某些情況下,時(shí)延確定性和時(shí)延對(duì)齊都是必需的。

在啟動(dòng) RF Data Converter 時(shí),轉(zhuǎn)換器是單個(gè)始終對(duì)齊的 Tile,但無(wú)法保證確定性時(shí)延。在多塊系統(tǒng)中,Tile 間無(wú)法保證確定性時(shí)延,甚至無(wú)法保證時(shí)延對(duì)齊。這意味著我們必須提供相應(yīng)的機(jī)制來(lái)將這些 Tile 對(duì)齊。這是在 IP 內(nèi)部實(shí)現(xiàn)的,由軟件驅(qū)動(dòng)中的 API 調(diào)用來(lái)管理。

了解多塊同步如何真正實(shí)現(xiàn)對(duì)齊的最簡(jiǎn)單的方法是首先了解我們嘗試消除的對(duì)齊不確定性的來(lái)源。 我們將詳細(xì)討論這方面的內(nèi)容,但在此之前有必要先做些功課。

在 IP 中啟用此功能并使用軟件 API 來(lái)使 Tile 對(duì)齊的必要性毋庸置疑,但這整套機(jī)制的作用只是在 Tile 間提供數(shù)字化對(duì)齊。除此之外還必須遵循 PCB時(shí)鐘設(shè)置規(guī)則。欲知詳情,請(qǐng)參閱《PCB 設(shè)計(jì)用戶(hù)指南》。

有鑒于此,我們將聊一聊您將遇到的時(shí)延不確定性的來(lái)源。請(qǐng)看下圖。

我已經(jīng)對(duì)各 Tile 之間的時(shí)延不匹配的各種原因進(jìn)行了編號(hào):

1. 采樣時(shí)鐘偏差:

RF-ADC 或 RF-DAC Tile 時(shí)鐘輸入需對(duì)齊,其中存在的任意不匹配問(wèn)題都意味著轉(zhuǎn)換器無(wú)法在同一時(shí)刻進(jìn)行采樣。這永遠(yuǎn)無(wú)法在內(nèi)部加以糾正。因此,必須在 PCB 上對(duì)走線進(jìn)行延遲匹配。

2. Tile PLL 分頻器相位:

如果使用“Tile PLL”來(lái)創(chuàng)建采樣時(shí)鐘,那么在 2 個(gè) Tile 間將無(wú)法保證 PLL 上的輸出分頻器相位相同。原因在于,啟動(dòng)時(shí)復(fù)位完成的時(shí)間無(wú)法得到控制。Tile 間的所有這些分頻器都需要同步復(fù)位,才能實(shí)現(xiàn)對(duì)齊。

3. DUC/DDC 數(shù)字時(shí)鐘分頻器相位:

同理,RF-ADC 和 RF-DAC Tile 的數(shù)字部分在轉(zhuǎn)換器采樣時(shí)鐘的分配版本上運(yùn)行。在 Tile 間無(wú)法保證這些分頻器完成復(fù)位時(shí)處于相同相位。這些分頻器需達(dá)成統(tǒng)一的復(fù)位狀態(tài)。

4. 雙時(shí)鐘 FIFO 讀寫(xiě)指針版本:

在“Tile”與“PL 結(jié)構(gòu) (PL Fabric)”之間安全傳遞數(shù)據(jù)的 FIFO 可包含 M 或 M+1 個(gè)時(shí)延讀取周期,這取決于讀取使能處于已斷言狀態(tài)還是寫(xiě)入狀態(tài)。這意味著需要通過(guò)某種糾正措施來(lái)實(shí)現(xiàn) Tile 同步。

為解決上述問(wèn)題,我們提供了一種支持跨 Tile 同步的解決方案。它是在 IP 內(nèi)實(shí)現(xiàn)的,并在 RFDC 驅(qū)動(dòng)中包含一組 API 調(diào)用以供其控制。此方案的關(guān)鍵是我們借用了 JESD204B 使用的 SYSREF 概念。我們將使用 SYSREF 作為系統(tǒng)的公用時(shí)序參考。在 (PG269) 和 (UG583) 中涵蓋了 SYSREF 的部分規(guī)則,我將在講解過(guò)程中將其與同步過(guò)程關(guān)聯(lián)。我們需將 SYSREF 提供給 Tile 和 PL 結(jié)構(gòu)(分別稱(chēng)為“模擬 SYSREF”和“PL SYSREF”)。原因稍后揭曉。

但首先該怎么做呢?在了解解決方案前,有些 PCB 問(wèn)題值得注意下。

ADC 和 DAC Tile 采樣時(shí)鐘必須全部實(shí)現(xiàn)相位對(duì)齊,并同時(shí)到達(dá) Tile 時(shí)鐘輸入。并且,DAC 輸出路徑和 ADC 輸入路徑必須實(shí)現(xiàn)延遲匹配。請(qǐng)謹(jǐn)記,該解決方案僅在此處提供數(shù)字化對(duì)齊,完成 Tile 同步后,時(shí)鐘或數(shù)據(jù)線不匹配將顯示為殘差。

“模擬 SYSREF”和“PL SYSREF”信號(hào)必須布線到 RFSoC 以使其能同時(shí)到達(dá)其各自的輸入。(這至關(guān)重要,稍后我們將講解原因。)

在設(shè)計(jì)中,必須為要在 IP 中同步的 Tile 啟用 MTS。

請(qǐng)謹(jǐn)記,編號(hào)最小的 DAC 和 ADC Tile 始終必須包含在同步組中。

軟件應(yīng)用必須包含 API 調(diào)用才能在運(yùn)行時(shí)執(zhí)行多塊同步。

另一個(gè)實(shí)用的步驟是將 metal 日志的日志級(jí)別設(shè)置為 DEBUG,以便對(duì)設(shè)置中的 MTS 進(jìn)行測(cè)試。metal 日志提供了 MTS 過(guò)程的詳細(xì)信息,調(diào)試 MTS 問(wèn)題時(shí)此日志至關(guān)重要。

在軟件應(yīng)用中,需聲明 ADC 和 DAC 同步組的結(jié)構(gòu)。

您將需要初始化并設(shè)置這些結(jié)構(gòu)才能執(zhí)行 MTS。

在最簡(jiǎn)單的情況下,只需指定要同步的 Tile,并調(diào)用多塊同步函數(shù) XRFdc_MultiConverter_Sync 以使 IP 對(duì)齊 Tile:

那么 API 運(yùn)行時(shí)究竟會(huì)做什么呢?

metal 日志可以解答這個(gè)問(wèn)題。

首先,SysRef 將分布到要同步的所有 Tile。 然后,使用 Tile 中的模擬采樣時(shí)鐘通過(guò)延遲抽頭鏈 (DTC) 來(lái)捕獲 SYSREF。如果在 Tile 中已啟用 PLL,那么通過(guò) PLL VCO 同樣可安全捕獲 SYSREF。

在日志中可以看到,它從延遲抽頭鏈中間的抽頭 64 處開(kāi)始,并通過(guò)掃描來(lái)查找理想抽頭,以使 SysRef 位于采樣時(shí)鐘周期中間。

metal:info: DTC Scan T1

metal:debug: Target 64, DTC Code 7, Diff 57, Min 57

metal:debug: Target 64, DTC Code 44, Diff 20, Min 20

metal:debug: Target 64, DTC Code 93, Diff 29, Min 20

metal: debug: RefTile (0): DTC Code Target 64, Picked 44

metal:info: ADC0:00000000000000011113222220000000000000000000*0000000000000000000#111322222200000000000000000000000000000000000000111122222000000

metal:debug: Tile (1): Max/Min 44/44, Range 0

metal:debug: Tile (1): Code 9, New-Range: 35, Min-Range: 35

metal:debug: Tile (1): Code 47, New-Range: 3, Min-Range: 3

metal:debug: Tile (1): Code 96, New-Range: 52, Min-Range: 3

metal:debug: Tile (1): Code 47, Range Prev 0, New 3

metal:info: ADC1:00000000000000000001111322222000000000000000#00*00000000000000000001111322222000000000000000000000000000000000000000111132222200

請(qǐng)注意 DTC 掃描中的 0 值。這是時(shí)鐘周期中的穩(wěn)定部分,由表示轉(zhuǎn)換的 1/2/3 綁定。您將看到掃描置入 1 個(gè) # 和 1 個(gè) *。井號(hào)表示起點(diǎn),星號(hào)表示所在的 DTC 代碼。它將使用所選代碼來(lái)為下一個(gè) Tile 設(shè)置 DTC 起點(diǎn)。在 Tile 0 處可看到,它在抽頭 44 處找到理想代碼,然后在 Tile 1 中以代碼 44 開(kāi)始,嘗試幾條代碼,最終止于代碼 47 上。

因此我們要求 SYSREF 信號(hào)必須為高質(zhì)量、自由運(yùn)行的低抖動(dòng)方波。如果有噪聲,那么在捕獲處將出現(xiàn)不匹配,從而導(dǎo)致 Tile 間不匹配。

在 Tile 中安全捕獲后,即可使用 SYSREF 來(lái)將 Tile 中數(shù)字部分的所有 Tile 同步復(fù)位。因此,SYSREF 頻率必須是對(duì)其進(jìn)行采樣的全局時(shí)鐘分頻器 GCD(DAC_Sample_Rate/16,ADC_Sample_Rate/16)的整數(shù)約數(shù)以及任意 PL 端時(shí)鐘的整數(shù)約數(shù)。

完成此分頻器復(fù)位后,在所有 Tile 將實(shí)現(xiàn)有效的公用時(shí)鐘。Tile 內(nèi)部所有一切都會(huì)實(shí)現(xiàn)對(duì)齊。回看前文中顯示時(shí)延不對(duì)齊問(wèn)題來(lái)源的圖示,可以看到我們已經(jīng)解決了其中第 2 和第 3 項(xiàng)。

但任務(wù)并沒(méi)有結(jié)束,因?yàn)槲覀冃枰紤] Tile 之間源自雙時(shí)鐘 FIFO 的固有不匹配問(wèn)題。具體該怎么辦呢?

首先,必須捕獲 PL 時(shí)鐘域中 PL 用戶(hù) SYSREF 以及 AXI-Stream 時(shí)鐘域中的 PL 用戶(hù) SYSREF(如果與前者不同)。這同樣解釋了為什么 SYSREF 必須是所有 PL 時(shí)鐘的整數(shù)約數(shù)。現(xiàn)已安全捕獲 PL 時(shí)鐘域中的 SYSREF。

前文中我提到過(guò)我會(huì)解釋為何需要模擬 Tile 端 SYSREF 和 PL 用戶(hù) SYSREF,以及為何要求它們同時(shí)到達(dá)其各自的輸入。

MTS 的下一步是有效提取 PL 用戶(hù) SYSREF 和 Tile SYSREF,將 Tile 間這兩者各自的飛行時(shí)間進(jìn)行比較。

由于這兩者在器件球形封裝處對(duì)齊,因此可安全捕獲,并同時(shí)到達(dá) FIFO 的某一端。因此,“飛行時(shí)間”或 Tile 間相對(duì)時(shí)延的任意不匹配的唯一可能來(lái)源就是 FIFO。在此情況下,我們使用 IP 將所謂的標(biāo)記位插入 FIFO。它用于停止 FIFO 讀取端的標(biāo)記計(jì)數(shù)器。隨后,將對(duì)標(biāo)記計(jì)數(shù)器進(jìn)行比較。然后,我們即可調(diào)整 FIFO 的讀取指針,以使所有 FIFO 都匹配。

metal 日志中顯示了標(biāo)記計(jì)數(shù)器讀數(shù)以及執(zhí)行的所有調(diào)整。

metal: debug: Marker Read Tile 0,FIFO 0 - 00006000 = 0000: count=41, loc=0, done=1

metal: info: DAC0: Marker: - 41,0

metal: debug: Marker Read Tile 1,FIFO 0 - 0000A000 = 0000: count=41, loc=0, done=1

metal: info: DAC1: Marker: - 41,0

metal: info: SysRef period interms of DAC T1s = 1024

metal: info: DAC target latency =656

metal: debug: Tile 0, latency656, max 656

metal: debug: Tile 1, latency640, max 656

metal: debug: Target 656, Tile 0,delta 0, i/f_part 0/0, offset 0

metal: debug: Target 656, Tile 1,delta 0, i/f_part 0/0, offset 0

最后,可生成 MTS 調(diào)整報(bào)告。

=== Multi-Tile Sync Report ===

DAC0: Latency(T1) =656, AdjustedDelayOffset(T8) = 0

DAC1: Latency(T1) =656, AdjustedDelayOffset(T8) = 0

DAC2: Latency(T1) =656, AdjustedDelayOffset(T8) = 0

DAC3: Latency(T1) =656, AdjustedDelayOffset(T8) = 0

執(zhí)行 Tile 同步后,可以觀察硬件中的時(shí)延對(duì)齊。

以下捕獲顯示了執(zhí)行 MTS 后 28DR 上全部 8 個(gè) ADC 的單調(diào)輸入結(jié)果。

遵循所有準(zhǔn)則的前提下,應(yīng)在 +/-1 T1 時(shí)鐘周期規(guī)格內(nèi)實(shí)現(xiàn)對(duì)齊。

實(shí)際上,在 T1 小范圍內(nèi)會(huì)出現(xiàn)殘差不匹配。如前文所述,此不匹配實(shí)際上來(lái)自模擬 I/O 的 PCB 走線和 Tile 輸入時(shí)鐘。

那么確定性時(shí)延該如何解決?

文初提到在某些情況下啟動(dòng)時(shí),時(shí)延對(duì)齊和時(shí)延確定性都是必需的。在 MTS API 中內(nèi)置此功能。

MTS 的數(shù)據(jù)結(jié)構(gòu)成員之一是 Target_Latency。可通過(guò)設(shè)置此值來(lái)提供 IP 調(diào)整目標(biāo),以便在 FIFO 處始終得到相同時(shí)延。

具體過(guò)程是將目標(biāo)時(shí)延設(shè)置為 0,并觀察含最大時(shí)延測(cè)量值的 FIFO,為其添加裕度,然后將該值設(shè)置為新目標(biāo)。

此裕度以采樣時(shí)鐘數(shù)量來(lái)表示。對(duì)于 RF-ADC Tile,該值必須為 FIFO 讀取字?jǐn)?shù)量的倍數(shù)乘以取樣因數(shù),對(duì)于 RF-DAC Tile,顯示常數(shù) 16,此常數(shù)非常實(shí)用。

請(qǐng)謹(jǐn)記,MTS 的默認(rèn)行為是將 Tile 對(duì)齊,因此如果目標(biāo)設(shè)置過(guò)低,metal 日志將發(fā)出警告,表明它無(wú)法滿足該目標(biāo)值并且僅對(duì) Tile 進(jìn)行同步。

最后點(diǎn)評(píng):

在本文中,我嘗試解釋 MTS 的工作方式并將其與 metal 日志相關(guān)聯(lián)。我希望本篇博文能為您提供有關(guān)多塊同步解決方案的更多見(jiàn)解,幫助您將來(lái)自 IP 產(chǎn)品指南、PCB 指南以及您使用該功能的自身經(jīng)驗(yàn)有機(jī)結(jié)合,并幫助您理解來(lái)自 metal 日志的各種消息。

在 metal 日志中還包含許多其它錯(cuò)誤報(bào)告方面的功能,這些功能可為將來(lái) MTS 故障調(diào)試相關(guān)博文提供基礎(chǔ)。

編輯:hfy
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1798

    瀏覽量

    133656
  • RF信號(hào)
    +關(guān)注

    關(guān)注

    1

    文章

    41

    瀏覽量

    15029
  • MIMO
    +關(guān)注

    關(guān)注

    12

    文章

    612

    瀏覽量

    79768
  • 數(shù)據(jù)轉(zhuǎn)換器

    關(guān)注

    1

    文章

    401

    瀏覽量

    30756
  • 波束成形
    +關(guān)注

    關(guān)注

    1

    文章

    35

    瀏覽量

    14101
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    伺服電機(jī)正余弦編碼器的相位對(duì)齊方式

    伺服電機(jī)正余弦編碼器的相位對(duì)齊,本質(zhì)上是為了讓編碼器反饋的位置信號(hào)與電機(jī)轉(zhuǎn)子實(shí)際的磁極位置(電角度)建立精確的對(duì)應(yīng)關(guān)系。這是實(shí)現(xiàn)矢量控制、確保電機(jī)平穩(wěn)出力、避免飛車(chē)的基礎(chǔ)。 根據(jù)操作原理和依賴(lài)的設(shè)備
    的頭像 發(fā)表于 03-20 15:36 ?203次閱讀
    伺服電機(jī)正余弦編碼器的相位<b class='flag-5'>對(duì)齊</b>方式

    借助NVIDIA CUDA Tile IR后端推進(jìn)OpenAI Triton的GPU編程

    NVIDIA CUDA Tile 是基于 GPU 的編程模型,其設(shè)計(jì)目標(biāo)是為 NVIDIA Tensor Cores 提供可移植性,從而釋放 GPU 的極限性能。CUDA Tile 的一大優(yōu)勢(shì)是允許開(kāi)發(fā)者基于其構(gòu)建自定義的 DSL。
    的頭像 發(fā)表于 02-10 10:31 ?524次閱讀

    如何在NVIDIA CUDA Tile中編寫(xiě)高性能矩陣乘法

    本博文是系列課程的一部分,旨在幫助開(kāi)發(fā)者學(xué)習(xí) NVIDIA CUDA Tile 編程,掌握構(gòu)建高性能 GPU 內(nèi)核的方法,并以矩陣乘法作為核心示例。
    的頭像 發(fā)表于 01-22 16:43 ?5295次閱讀
    如何在NVIDIA CUDA <b class='flag-5'>Tile</b>中編寫(xiě)高性能矩陣乘法

    MD662H高速DAC替代方案解析:采樣率、復(fù)用與性能權(quán)衡

    MD662H高速DAC替代方案解析:采樣率、復(fù)用與性能權(quán)衡MD662H高速DAC芯片的替代方案需根據(jù)具體應(yīng)用場(chǎng)景的采樣率、帶寬、分辨率及多路復(fù)用需求綜合選擇,目前暫無(wú)完全對(duì)等的單一替代型號(hào),但可
    發(fā)表于 01-21 09:42

    信而泰GPS異地測(cè)試解決方案:跨越空間的通信測(cè)試

    技術(shù)為核心,為金融、數(shù)據(jù)中心、星網(wǎng)通信等領(lǐng)域提供了跨越空間的時(shí)測(cè)試?yán)?,讓跨越地域的精?zhǔn)測(cè)試成為現(xiàn)實(shí)。 技術(shù)核心:GPS時(shí)鐘同步 信而泰GPS異地測(cè)試解決方案依托GNSS(全球衛(wèi)星導(dǎo)航系統(tǒng)),實(shí)現(xiàn)
    發(fā)表于 01-07 11:31

    NVIDIA CUDA Tile的創(chuàng)新之處、工作原理以及使用方法

    NVIDIA CUDA 13.1 推出 NVIDIA CUDA Tile,這是自 2006 年 NVIDIA CUDA 平臺(tái)發(fā)明以來(lái),最大的一次技術(shù)進(jìn)步。這一令人振奮的創(chuàng)新引入了一套面向
    的頭像 發(fā)表于 12-24 10:17 ?647次閱讀
    NVIDIA CUDA <b class='flag-5'>Tile</b>的創(chuàng)新之處、工作原理以及使用方法

    在Python中借助NVIDIA CUDA Tile簡(jiǎn)化GPU編程

    模型更高的層級(jí)來(lái)實(shí)現(xiàn)算法。至于如何將計(jì)算任務(wù)拆分到各個(gè)線程,完全由編譯器和運(yùn)行時(shí)在底層自動(dòng)處理。不僅如此,tile kernels 還能夠屏蔽 Tensor Core 等專(zhuān)用硬件的細(xì)節(jié),寫(xiě)出的代碼還能
    的頭像 發(fā)表于 12-13 10:12 ?1429次閱讀
    在Python中借助NVIDIA CUDA <b class='flag-5'>Tile</b>簡(jiǎn)化GPU編程

    網(wǎng)絡(luò)研討會(huì)回顧 | 當(dāng)性能邊界被打破:一場(chǎng)關(guān)于RFSoC未來(lái)的深度對(duì)話

    路徑、應(yīng)用革新與產(chǎn)業(yè)價(jià)值展開(kāi)深度探討。作為扎根蘇黎世的全球FPGA解決方案領(lǐng)導(dǎo)者,我們結(jié)合AndromedaXRU50RFSoC的研發(fā)實(shí)踐,與參會(huì)者共同勾勒了性能
    的頭像 發(fā)表于 10-20 13:04 ?850次閱讀
    網(wǎng)絡(luò)研討會(huì)回顧 | 當(dāng)性能邊界被打破:一場(chǎng)關(guān)于<b class='flag-5'>RFSoC</b>未來(lái)的深度對(duì)話

    ZYNQ UltraScalePlus RFSOC QSPI Flash固化常見(jiàn)問(wèn)題說(shuō)明

    璞致 ZYNQ UltraScalePlus RFSOC QSPI Flash 固化常見(jiàn)問(wèn)題說(shuō)明
    發(fā)表于 08-08 15:49 ?0次下載

    ALINX AMD RFSoC射頻開(kāi)發(fā)板選型指南

    ALINX 作為 FPGA 開(kāi)發(fā)板領(lǐng)域領(lǐng)先供應(yīng)商,RFSoC 系列開(kāi)發(fā)板精準(zhǔn)定位于雷達(dá)通信、5G 基站、衛(wèi)星通信、測(cè)試測(cè)量等對(duì)性能要求嚴(yán)苛的高端射頻應(yīng)用。
    的頭像 發(fā)表于 07-11 10:03 ?1870次閱讀
    ALINX AMD <b class='flag-5'>RFSoC</b>射頻開(kāi)發(fā)板選型指南

    高性能緊湊型 RFSoC FPGA 開(kāi)發(fā)平臺(tái) AXW22,重塑射頻開(kāi)發(fā)體驗(yàn)

    如果您正在煩惱如何在 有限的物理空間和預(yù)算內(nèi),依然實(shí)現(xiàn)卓越的射頻帶寬與處理能力 ,ALINX 基于 AMD RFSoC FPGA 開(kāi)發(fā)板 AXW22 正是為您準(zhǔn)備的。 ? (AMD Zynq
    的頭像 發(fā)表于 06-24 10:24 ?1145次閱讀
    高性能緊湊型 <b class='flag-5'>RFSoC</b> FPGA 開(kāi)發(fā)平臺(tái) AXW22,重塑射頻開(kāi)發(fā)體驗(yàn)

    鴻蒙5開(kāi)發(fā)寶藏案例分享---Web加載時(shí)優(yōu)化解析

    移動(dòng)端開(kāi)發(fā)的剛需。我立刻整理了核心要點(diǎn)和代碼實(shí)現(xiàn),分享給大家! ??** 什么是「加載完成時(shí)」?** 簡(jiǎn)單說(shuō):****從用戶(hù)點(diǎn)擊到頁(yè)面完全渲染的時(shí)間。鴻蒙建議控制在900ms以?xún)?nèi) (超出用戶(hù)會(huì)明顯感知
    發(fā)表于 06-12 17:11

    鴻蒙5開(kāi)發(fā)寶藏案例分享---點(diǎn)擊完成時(shí)分析

    ?** 鴻蒙完成時(shí)優(yōu)化實(shí)戰(zhàn)指南:讓你的應(yīng)用絲滑如飛!** 在移動(dòng)端開(kāi)發(fā)中, 完成時(shí)就是用戶(hù)體驗(yàn)的生命線 !今天帶你深入鴻蒙完成時(shí)優(yōu)化,揭秘官方文檔中的寶藏技巧,讓你的應(yīng)用告別卡頓,流暢起飛
    發(fā)表于 06-12 17:03

    瑞蘇盈科雙Andromeda XRU50 RFSoC模塊架構(gòu):構(gòu)建先進(jìn)實(shí)時(shí)頻譜監(jiān)測(cè)解決方案

    推出的基于雙AndromedaXRU50RFSoC模塊架構(gòu)的實(shí)時(shí)頻譜監(jiān)測(cè)解決方案,以“雙芯協(xié)同”為核心,實(shí)現(xiàn)了從信號(hào)采集到分析的全鏈路技術(shù)突破,為復(fù)雜電磁環(huán)境下的
    的頭像 發(fā)表于 05-22 11:03 ?1169次閱讀
    瑞蘇盈科雙Andromeda XRU50 <b class='flag-5'>RFSoC</b>模塊架構(gòu):構(gòu)建先進(jìn)實(shí)時(shí)頻譜監(jiān)測(cè)解決<b class='flag-5'>方案</b>

    Allegro Skill布局功能--器件絲印過(guò)孔對(duì)齊介紹與演示

    Allegro系統(tǒng)雖然提供了基本的元件對(duì)齊功能,但其適用范圍較為有限。相比之下,F(xiàn)anyskill 的“對(duì)齊”命令在操作體驗(yàn)和功能性上更具優(yōu)勢(shì):其界面設(shè)計(jì)更加直觀易用,并支持多種元素的對(duì)齊操作,包括
    發(fā)表于 05-14 08:59 ?4432次閱讀
    Allegro Skill布局功能--器件絲印過(guò)孔<b class='flag-5'>對(duì)齊</b>介紹與演示