chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

以Xilinx的ZYNQ的7000系列為例,介紹CLB功能與結(jié)構(gòu)

454398 ? 來源:MYMINIEYE微信公眾號 ? 作者:MYMINIEYE微信公眾號 ? 2020-11-02 17:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

CLB是指可編程邏輯功能塊(Configurable Logic Blocks),顧名思義就是可編程的數(shù)字邏輯電路。CLB是FPGA內(nèi)的三個(gè)基本邏輯單元。CLB的實(shí)際數(shù)量和特性會(huì)依器件的不同而不同,但是每個(gè)CLB都可配置,在Xilinx公司的FPGA器件中,CLB由2個(gè) 相同的SliceL或則一個(gè)SliceL和一個(gè)SliceM構(gòu)成。每個(gè)Slice不僅可以用于實(shí)現(xiàn)組合邏輯、時(shí)序邏輯。其中,SliceM還可以配置為分布式RAM和分布式ROM。

下面以Xilinx的ZYNQ的7000系列為例介紹其功能與結(jié)構(gòu)

ZYNQ7000系列采用了Xilinx全新的第四代ASMBL架構(gòu)。

新的架構(gòu)優(yōu)化了芯片布局,消除了IO數(shù)量增長帶來的芯片陣列的尺寸約束;

新的架構(gòu)能夠滿足在芯片的任何位置放置電源和地;

增加了更多電源和地;

允許多種完全不同功能的IP單元在芯片內(nèi)獨(dú)立排布;

獨(dú)特的SSI技術(shù);

且分布式RAM和移位寄存器只能在SliceM中

1.SLICE:(1Slice=4LUT+8FF)

Slice是Xilinx公司定義的基本邏輯單位,其內(nèi)部結(jié)構(gòu)如圖1-4所示,一個(gè)Slice由四個(gè)6輸入的LUTS、進(jìn)位邏輯、算術(shù)邏輯、存儲(chǔ)邏輯和多路復(fù)選器組成。算術(shù)邏輯包括一個(gè)異或門(XORG),一個(gè)異或門可以使一個(gè)Slice實(shí)現(xiàn) 2bit全加操作,專用與門用于提高乘法器的效率;進(jìn)位邏輯由專用進(jìn)位信號和函數(shù)復(fù)用器(MUXC)組成,用于實(shí)現(xiàn)快速的算術(shù)加減法操作;4輸入函數(shù)發(fā)生器用于實(shí)現(xiàn)4輸入LUT、分布式RAM或16比特移位寄存器(Virtex-5系列芯片的Slice中的兩個(gè)輸入函數(shù)為6輸入,可以實(shí)現(xiàn)6輸入LUT或 64比特移位寄存器);進(jìn)位邏輯包括兩條快速進(jìn)位鏈,用于提高CLB模塊的處理速度

每個(gè)Slice包含:

?四個(gè)6輸入查找表LUT

?八個(gè)存儲(chǔ)單元

?多路復(fù)選器

?進(jìn)位邏輯

所有Slice均使用這些單元來提供邏輯,算術(shù)和ROM功能。在

此外,某些slice還支持兩個(gè)附加功能:使用分布式存儲(chǔ)數(shù)據(jù)

RAM和32位寄存器的移位數(shù)據(jù)。支持這些附加功能的slice

稱為SLICEM;其他的則稱為SLICEL。

SLICEL如圖2-4所示。

每個(gè)CLB可以包含兩個(gè)SLICEL或一個(gè)SLICEL和一個(gè)SLICEM。

Slices分為SliceL和SliceM,一般情況下,SliceL>SliceM數(shù)

2.LUT查找表

1個(gè)Slice包含4個(gè)6輸入的LUT,兩個(gè)LUT通過F7MUX進(jìn)行級聯(lián)可以形成一個(gè)7輸入的LUT,1個(gè)Slice可以形成2個(gè)7輸入的LUT;還可通過F8MUX進(jìn)行級聯(lián)形成一個(gè)8輸入的LUT,邏輯資源換算關(guān)系:6輸入查找表是4輸入查找表的1.6倍查找表LUT本質(zhì)是RAM,相當(dāng)于一個(gè)多路選擇器LUT可參與進(jìn)位邏輯,進(jìn)行算數(shù)運(yùn)算單元進(jìn)行異或運(yùn)算等,也可直接輸出。

3.存儲(chǔ)單元

每個(gè)Slice有8個(gè)存儲(chǔ)單元,4個(gè)可配置成DFF或者鎖存器,另外4個(gè)只能配置為DFF

控制信號

而SliceL與SliceM最大的區(qū)別就是沒有分布式RAM和移位寄存器。

4.分布式RAM(僅限SliceM)

SLICEM可以配置成分布式RAM,多bit的情況需要增加相應(yīng)倍數(shù)的LUT進(jìn)行并聯(lián)。

分布式RAM比塊RAM有更好的靈活性,但塊RAM的資源比較寶貴,分布式RAM適用小規(guī)模存儲(chǔ)場景。

5.移位寄存器(僅限SliceM)

SLICEM在不使用觸發(fā)器的情況下可以設(shè)置成32bit的移位寄存器,4個(gè)LUT可級聯(lián)成128bit的移位寄存器。SliceM之間級聯(lián)還可形成更大的移位寄存器

6.多路復(fù)選器MUX

1個(gè)LUT可配置成4:1MUX

2個(gè)LUT最多可配置成8:1MUX

4個(gè)LUT最多可配置成16:1MUX

也可通過布線資源連接多個(gè)Slice形成更大規(guī)模的設(shè)計(jì)

但會(huì)占用布線資源,產(chǎn)生較大延遲

有兩條快速進(jìn)位鏈,它與本列的上下slice的進(jìn)位鏈相連,實(shí)現(xiàn)數(shù)據(jù)運(yùn)算時(shí)的進(jìn)位操作,每個(gè)slice有4bit 的進(jìn)位鏈,每bit都由一個(gè)進(jìn)位MUX和一個(gè)異或門組成

可實(shí)現(xiàn)加法/減法器時(shí)生成進(jìn)位邏輯,也可產(chǎn)生一般邏輯。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618550
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125369
  • 移位寄存器
    +關(guān)注

    關(guān)注

    3

    文章

    293

    瀏覽量

    22746
  • 可編程邏輯
    +關(guān)注

    關(guān)注

    7

    文章

    526

    瀏覽量

    44764
  • CLB
    CLB
    +關(guān)注

    關(guān)注

    0

    文章

    29

    瀏覽量

    6157
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    簡談Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

    進(jìn)行描述 ,通過通過綜合后才能被使用。 3、ZYNQ-7000 SoC功能與結(jié)構(gòu) 在該全可編程SoC中,雙核ARM-Cortex-A9多核CPU是PS的心臟,它包含片上存儲(chǔ)器、外部存儲(chǔ)器接口
    發(fā)表于 04-10 16:00

    簡談Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

    、觸發(fā)器和互聯(lián)資源,實(shí)現(xiàn)一個(gè)處理器的功能,這就是軟核處理器,對于軟核處理器,他通過HDL語言或者網(wǎng)表進(jìn)行描述 ,通過通過綜合后才能被使用。 3、ZYNQ-7000 SoC功能與結(jié)構(gòu)
    發(fā)表于 05-08 16:23

    Xilinx? Zynq?7000 系列 (XC7Z015) 電源解決方案 (8W) - 參考設(shè)計(jì)

    `描述PMP10601 參考設(shè)計(jì)提供為 Xilinx? Zynq? 7000 系列 (XC7Z015) FPGA 供電時(shí)所需的所有電源軌。此設(shè)計(jì)使用多個(gè) LMZ3
    發(fā)表于 05-08 16:08

    Xilinx? Zynq?7000 系列 (XC7Z015) 電源解決方案 (5W) - 參考設(shè)計(jì)

    `描述PMP10600.2 參考設(shè)計(jì)提供為 Xilinx? Zynq? 7000 系列 (XC7Z015) FPGA 供電時(shí)所需的所有電源軌。此設(shè)計(jì)使用多個(gè) LMZ3
    發(fā)表于 05-08 16:17

    分享黑金ZYNQ7000系列視頻教程

    視頻太大了,無法上傳,直接分享百度網(wǎng)盤了介紹一下內(nèi)容【黑金ZYNQ7000系列原創(chuàng)視頻教程】20.Linux下的GPIO操作【黑金ZYNQ7000
    發(fā)表于 11-14 21:04

    xilinx_Zynq7000的學(xué)習(xí)資料

    xilinx_Zynq7000的學(xué)習(xí)資料,相關(guān)的xilinx學(xué)習(xí)資料也可以,本人有Altera的資料,有需要的請講
    發(fā)表于 01-29 06:35

    Xilinx Zynq-7000特性參數(shù)

    CPUCPU為Xilinx Zynq-7000SOC,兼容XC7Z035/XC7Z045/XC7Z100,平臺(tái)升級能力強(qiáng),以下為Xilinx Zynq-7000特性參數(shù):電源接口和開關(guān)
    發(fā)表于 12-30 07:55

    Xilinx Zynq-7000SOC的相關(guān)資料推薦

    CPUCPU為Xilinx Zynq-7000SOC,兼容XC7Z035/XC7Z045/XC7Z100,平臺(tái)升級能力強(qiáng),以下為Xilinx Zynq-7000特性參數(shù):TLZ7xH-
    發(fā)表于 01-03 07:50

    Xilinx? Zynq?7000系列電源解決方案

    描述此 PMP10600.1參考設(shè)計(jì)提供為 Xilinx? Zynq? 7000 系列 (XC7Z015) FPGA供電時(shí)所需的所有電源軌。此設(shè)計(jì)使用多個(gè) LMZ3
    發(fā)表于 09-23 07:43

    Xilinx? Zynq?7000系列電源解決方案

    描述 PMP10601 參考設(shè)計(jì)提供為 Xilinx? Zynq? 7000 系列 (XC7Z015) FPGA供電時(shí)所需的所有電源軌。此設(shè)計(jì)使用多個(gè) LMZ3
    發(fā)表于 09-28 06:24

    XILINX Software Enablement for Zynq 7000 - ARM TechCon 2011

    XILINX Software Enablement for Zynq 7000 - ARM TechCon 2011
    的頭像 發(fā)表于 06-05 02:45 ?3401次閱讀

    Xilinx Zynq-7000 EPP Showcased at Embedded World

    Xilinx Zynq-7000 EPP Showcased at Embedded World
    的頭像 發(fā)表于 06-04 13:46 ?3557次閱讀

    Xilinx Zynq?-7000

    Xilinx Zynq?-7000
    的頭像 發(fā)表于 06-04 13:47 ?3941次閱讀

    Xilinx_Vivado_zynq7000入門筆記

    Xilinx_Vivado_zynq7000入門筆記說明。
    發(fā)表于 04-08 11:48 ?71次下載

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容性以及如何訂購
    的頭像 發(fā)表于 10-24 15:04 ?2736次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>ZYNQ</b> <b class='flag-5'>7000</b><b class='flag-5'>系列</b>SoC的<b class='flag-5'>功能</b>特性