chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計中涉及的10個知識點

454398 ? 來源:FPGA技術(shù)聯(lián)盟 ? 作者:默宸 ? 2020-11-19 15:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、什么是同步邏輯和異步邏輯?

同步時序邏輯電路的特點:電路中所有的觸發(fā)器都是與同一個時鐘或者該時鐘的衍生時鐘驅(qū)動,而且當(dāng)時鐘脈沖到來時,電路的狀態(tài)才能改變。改變后的狀態(tài)將一直保持到下 一個時鐘脈沖的到來,此時無論外部輸入有無變化,寄存器狀態(tài)都是穩(wěn)定的。

異步時序邏輯電路的特點:電路中除了觸發(fā)器外,還可以有其延遲元器件,電路中沒有統(tǒng)一的時鐘,電路狀態(tài)的改變由外部輸入的變化直接引起。

同步邏輯是時鐘之間有固定的因果關(guān)系。異步邏輯是各時鐘之間沒有固定的因果關(guān)系。

2、同步電路和異步電路的區(qū)別:

同步電路:存儲電路中所有觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所加的時鐘脈沖信號同步。

異步電路:電路沒有統(tǒng)一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相連,這些觸發(fā)器的狀態(tài)變化與時鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時鐘脈沖同步。

3、時序設(shè)計的實質(zhì):

電路設(shè)計的難點在時序設(shè)計,時序設(shè)計的實質(zhì)就是滿足每個信號的建立/保持時間的要求。

4、建立時間與保持時間的概念?

建立時間:觸發(fā)器在時鐘上升沿到來之前,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持穩(wěn)定的時間。
保持時間:觸發(fā)器在時鐘上升沿到來之后,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持穩(wěn)定的時間。

5、為什么觸發(fā)器要滿足建立時間和保持時間?

因為觸發(fā)器內(nèi)部數(shù)據(jù)的形成是需要一定的時間的,如果不滿足建立和保持時間,觸發(fā)器將進入亞穩(wěn)態(tài),進入亞穩(wěn)態(tài)后觸發(fā)器的輸出將不穩(wěn)定,在 0 和 1 之間變化,這時需要經(jīng)過一個恢復(fù)時間,其輸出才能穩(wěn)定。簡單的方式理解,就是時鐘采集數(shù)據(jù)時候需要在數(shù)據(jù)最穩(wěn)定的情況下進行采集。

6、什么是亞穩(wěn)態(tài)?為什么兩級觸發(fā)器可以防止亞穩(wěn)態(tài)傳播?

亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定的時間段內(nèi)達到一個穩(wěn)定的狀態(tài)。兩級觸發(fā)器可防止亞穩(wěn)態(tài)傳播的原理:假設(shè)第一級觸發(fā)器的輸入不滿足其建立保持時間,它在第一個脈沖沿到來后輸出的數(shù)據(jù)就為亞穩(wěn)態(tài),那么在下一個脈沖沿到來之前,其輸出的亞穩(wěn)態(tài)數(shù)據(jù)在一段恢復(fù)時間后必須穩(wěn)定下來,而且穩(wěn)定的數(shù)據(jù)必須滿足第二級觸發(fā)器的建立時間,如果都滿足了,在下一個脈沖沿到來時,第二級觸發(fā)器將不會出現(xiàn)亞穩(wěn)態(tài),因為其輸入端的數(shù)據(jù)滿足其建立保持時間。兩級同步有效的條件:第一級觸發(fā)器進入亞穩(wěn)態(tài)后的恢復(fù)時間 + 第二級觸發(fā)器的建立時間 <= 時鐘周期。更確切地說,輸入脈沖寬度必須大于同步時鐘周期與第一級觸發(fā)器所需的保持時間之和。最保險的脈沖寬度是兩倍同步時鐘周期。 所以,這樣的同步電路對于從較慢的時鐘域來的異步信號進入較快的時鐘域比較有效。

7、系統(tǒng)最高速度計算(最快時鐘頻率):

熟悉了建立時間、保持時間以及傳播延遲的基本概念,下面通過這三個基本參數(shù)來推導(dǎo)時鐘的最高頻率,對于同步時序邏輯電路,對時鐘激勵做出響應(yīng)的開關(guān)事件是同時發(fā)生的,但是運行結(jié)果必須等到下一個時鐘翻轉(zhuǎn)時才能進入到下一級,也就說,只有在當(dāng)前所有的計算都已經(jīng)完成了并且系統(tǒng)開始閑置的時候下一輪的操作才能開始,

因此,為了保證時序電路數(shù)據(jù)采集和處理的正確性,時鐘周期tCLK必須能容納電路中任何一級的最長延時。假設(shè)該組合邏輯的最長延時等于tLOGIC,那么時序電路正確工作要求的最小時鐘為:

tCLK = tCO+tLOGIC+tNET+tSU(公式1)

其中tNET為傳輸延遲,tCO 是寄存器固有的時鐘輸出延時,那么通過公式1很容易得到系統(tǒng)的最高頻率fMAX,常用表示:

fMAX = 1/tCLK (公式2)

我們假設(shè)寄存器的固有最小延時時間為tCOregister,那么為了保證時序電路正常工作,還需要如下的約束:

tCOregister + tLOGIC >= tHOLD (公式3)

這一約束保證了時序元件的輸入數(shù)據(jù)在時鐘邊沿之后能夠維持足夠長的時間,并且不會由于新來的數(shù)據(jù)流而過早的改變。

8、時序約束的概念和基本策略?

時序約束主要包括周期約束,偏移約束,靜態(tài)時序路徑約束三種。通過附加時序約束可以綜合布線工具調(diào)整映射和布局布線,是設(shè)計達到時序要求。

附加時序約束的一般策略是先附加全局約束,然后對快速和慢速例外路徑附加專門約束。附加全局約束時,首先定義設(shè)計的所有時鐘,對各時鐘域內(nèi)的同步元件進行分組, 對分組附加周期約束,然后對 FPGA/CPLD 輸入輸出 PAD附加偏移約束、對全組合邏輯 的PAD TOPAD 路徑附加約束。附加專門約束時,首先約束分組之間的路徑,然后約束快、慢速例外路徑和多周期路徑,以及其他特殊路徑。

9、約束的作用?

1:時序約束:提高設(shè)計的工作頻率,減少系統(tǒng)布局布線時間

2:獲得正確的時序分析報告;(靜態(tài)時序分析工具以約束作為判斷時序是否滿足設(shè)計要 求的標準,因此要求設(shè)計者正確輸入約束,以便靜態(tài)時序分析工具可以正確的輸出時序 報告)

3:電器約束:指定 FPGA/CPLD 的電氣標準和引腳位置。

10、FPGA 設(shè)計包括那些基本技能:

SOPC,高速串行 I/O,低功耗,可靠性,可測試性和設(shè)計驗證流程的優(yōu)化等方面。隨著芯片工藝的提高,芯片容量、集成度都在增加,F(xiàn)PGA 設(shè)計也朝著高速、高度集成、 低功耗、高可靠性、高可測、可驗證性發(fā)展。隨著FPGA的應(yīng)用越來越多,F(xiàn)PGA工程師在設(shè)計與驗證方面的要求也越來越高。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2039

    瀏覽量

    62152
  • 同步電路
    +關(guān)注

    關(guān)注

    1

    文章

    60

    瀏覽量

    13541
  • 異步電路
    +關(guān)注

    關(guān)注

    2

    文章

    48

    瀏覽量

    11357
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「Yocto項目實戰(zhàn)教程:高效定制嵌入式Linux系統(tǒng)」閱讀體驗】01初讀體驗

    閱讀到現(xiàn)在,切實的感受到的yocto的學(xué)習(xí)曲線陡峭的含義了,yocto涉及到的很多知識點,相比較于其他項目,明顯感覺很多定義不一樣,比如require定義,在yocto的定義是必須包含的內(nèi)容,如果
    發(fā)表于 06-30 21:49

    單片機有沒有串口抓包工具推薦的,純小白,想像網(wǎng)絡(luò)協(xié)議那樣直接curl協(xié)議轉(zhuǎn)化為代碼

    能否做到像網(wǎng)絡(luò)協(xié)議那樣抓包重放呢?剛剛涉及 esp32 單片機開發(fā),不太懂這方面的知識點
    發(fā)表于 06-01 11:04

    C51單片機及C語言知識點必備秘籍

    單片機關(guān)鍵知識點一覽: 系列一 1:單片機簡敘 2:單片機引腳介紹 3:單片機存儲器結(jié)構(gòu) 4:第一單片機小程序 5:單片機延時程序分析 6:單片機并行口結(jié)構(gòu) 7:單片機的特殊
    發(fā)表于 05-15 14:00

    電機選型計算公式與知識點匯總

    純分享帖,需要者可點擊附件獲取完整資料~~~*附件:電機選型計算公式與知識點匯總.pdf 【免責(zé)聲明】內(nèi)容轉(zhuǎn)自今日電機,因轉(zhuǎn)載眾多,無法確認真正原始作者,故僅標明轉(zhuǎn)載來源。版權(quán)歸原出處所有,純分享帖,侵權(quán)請聯(lián)系刪除內(nèi)容以保證您的權(quán)益。
    發(fā)表于 04-29 16:10

    模擬電路入門100知識點

    0.7V。 13、頻率響應(yīng)是指在輸入正弦信號的情況下,輸出隨頻率連續(xù)變化的穩(wěn)態(tài)響應(yīng)。 15、N型半導(dǎo)體的多數(shù)載流子是電子,少數(shù)載流子是空穴。 16、按一周期內(nèi)一只三極管的導(dǎo)通角區(qū)分,功率放大電路
    發(fā)表于 04-25 15:51

    電氣工程師必知必會的100電?知識點分享

    電??程師也都是從電?學(xué)徒??步?步積累成長起來的。積跬步?千?,匯細流成江海!朋友們,現(xiàn)在讓我們??捷徑,花半個?時的時間來積累100必知必會的電?知識點吧!
    的頭像 發(fā)表于 03-14 11:05 ?988次閱讀

    12電路+10知識點,講透了開關(guān)模式下的電源電流檢測!

    電流檢測技術(shù)在現(xiàn)今的生活與工作中都有廣泛的應(yīng)用,許多的系統(tǒng)中都需要檢測流入和流出的電流大小,檢測電流大小能夠避免器件出錯。所以我們今天的主角就是“開關(guān)模式電源的電流檢測技術(shù)”。 基本知識談電流模式
    發(fā)表于 02-28 14:54

    華邦電子安全閃存關(guān)鍵知識點

    黑客攻擊?高溫考驗?駕駛安全?通通沒在怕的!1月15日,華邦電子舉辦了“安全閃存強化車用電子安全性”為主題的線上研討會。為了讓沒能參加這場線上研討會的邦友們也可以清晰 Get 安全閃存關(guān)鍵知識點,邦
    的頭像 發(fā)表于 02-12 18:15 ?757次閱讀

    Docker-鏡像的分層-busybox鏡像制作

    容器修改了基礎(chǔ)鏡像的內(nèi)容,比如 /etc 下的文件,這時其他容器的 /etc 是否也會被修改? 可寫層的概念: Cpoy-on-Write 知識點6:制作一busybox鏡像 1、編寫Dockerfile ENTRYPOIN
    的頭像 發(fā)表于 01-15 10:44 ?609次閱讀
    Docker-鏡像的分層-busybox鏡像制作

    Aigtek功率放大器應(yīng)用:電感線圈的知識點分享

    電磁驅(qū)動是功率放大器的一大基礎(chǔ)應(yīng)用領(lǐng)域,其中我們最常見的就是用功放來驅(qū)動電感線圈,那么關(guān)于電感線圈的這10知識點你都知道嗎?今天Aigtek安泰電子來給大家介紹一下電感線圈的基礎(chǔ)知識。
    的頭像 發(fā)表于 01-07 15:43 ?583次閱讀
    Aigtek功率放大器應(yīng)用:電感線圈的<b class='flag-5'>知識點</b>分享

    后悔沒有早點看到:天線設(shè)計知識點

    Cat.1 bis R13架構(gòu),天線架構(gòu)精簡為單天線架構(gòu),去掉了分集接收天線,因此只需要一根天線。 ? 知識點: Cat.1 bis相對于Cat.1的區(qū)別是,后者為兩根天線(一根主天線,一根分集天線
    的頭像 發(fā)表于 12-24 17:11 ?1120次閱讀
    后悔沒有早點看到:天線設(shè)計<b class='flag-5'>中</b>的<b class='flag-5'>知識點</b>!

    硬件工程師面試基礎(chǔ)知識點

    一、晶振電路 大多數(shù)電子工程師都見過單片機如下圖所示的形式,一般單片機都會有這樣的電路。晶振的兩引腳與芯片(如單片機)內(nèi)部的反相器相連接,再結(jié)合外部的匹配電容CL1、CL2、R1、R2,組成一
    的頭像 發(fā)表于 11-21 11:04 ?779次閱讀
    硬件工程師面試基礎(chǔ)<b class='flag-5'>知識點</b>

    接口測試理論、疑問收錄與擴展相關(guān)知識點

    本文章使用王者榮耀游戲接口、企業(yè)微信接口的展示結(jié)合理論知識,講解什么是接口測試、接口測試理論、疑問收錄與擴展相關(guān)知識點知識學(xué)院,快來一起看看吧~
    的頭像 發(fā)表于 11-15 09:12 ?746次閱讀
    接口測試理論、疑問收錄與擴展相關(guān)<b class='flag-5'>知識點</b>

    FPGA基礎(chǔ)知識及設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1822次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)<b class='flag-5'>知識</b>及設(shè)計和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    MySQL知識點匯總

    大家好,這部分被稱為DQL部分,是每個學(xué)習(xí)MySQL必須要學(xué)會的部分,下面就讓我來介紹MySQL的其他部分。
    的頭像 發(fā)表于 08-05 15:27 ?660次閱讀
    MySQL<b class='flag-5'>知識點</b>匯總