chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ZYNQ學(xué)習(xí)要點:雙核通信

454398 ? 來源:csdn ? 作者:crazyMadKing ? 2020-11-26 13:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天,我們聊聊雙核通信。雙核通信的基礎(chǔ)是已經(jīng)建立好了雙核工程,且配置完成。兩個CPU之間傳遞數(shù)據(jù),采用了共享內(nèi)存,共享內(nèi)存設(shè)置在OCM(On Chip Memory)內(nèi)。

在沒有做其他設(shè)置的情況下,ZYNQ上電后地址空間分別如下圖所示:


OCM共256KB按照64KB分為4塊,其中前三塊在SDK中表述為RAM0占192KB處于地址空間的最開頭和DDR共用地址空間,最后一塊64KB處于地址空間的最后。ZYNQ的DDR固定占地址空間的最開頭1GB字節(jié)因而ZYNQ的DDR最大容量就只有1GB。

為了避開OCM從上圖可知實際使用的DDR只有1023MB(最開頭的1MB被保留避開OCM的前三塊)。從0x40000000到0xDFFFFFFF的2GB空間留給了自定義IP或者其他IP的寄存器,從BSP的xparameters.h可以看出在PL部分添加的IP其基址都是從0x40000000開始的,而ZYNQ自己的寄存器則從0xE0000000開始編制,具體寄存器內(nèi)容請查閱UG585的附錄B Register Details。

其實Standalone作為基礎(chǔ)的BSP所作的工作都是在通過指針訪問各個寄存器而已,在不考慮安全性的前提下可以完全不用BSP直接操作寄存器對ZYNQ進(jìn)行操作。
需要在SDK中進(jìn)行雙核通信的設(shè)置,主要是程序的設(shè)置。

1、CPU1需要被CPU0啟動

CPU0的配置

設(shè)置共享內(nèi)存區(qū)域:

#define Send_CPU1_Status (*(volatile unsigned int *)(0xFFFF0000))

在主函數(shù)中添加:

Xil_SetTlbAttributes(0xFFFF0000,0x14de2);// CPU0中禁止OCM的Cache屬性

2、CPU1通信配置

CPU1的配置

設(shè)置共享內(nèi)存區(qū)域:

#define Send_CPU1_Status (*(volatile unsigned int *)(0xFFFF0000))

在主函數(shù)中添加:

Xil_SetTlbAttributes(0xFFFF0000,0x14de2);// CPU0中禁止OCM的Cache屬性

3. 設(shè)置完成

雙核之間通過對該內(nèi)存區(qū)域進(jìn)行讀寫操作完成通信功能。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11250

    瀏覽量

    223865
  • Zynq
    +關(guān)注

    關(guān)注

    10

    文章

    629

    瀏覽量

    49325
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    基于AXI DMA IP的DDR數(shù)據(jù)存儲與PS端讀取

    添加Zynq Processing System IP,配置DDR控制器和時鐘。7000系列的Zynq可以參考正點原子DMA回環(huán)測試設(shè)置。
    的頭像 發(fā)表于 11-24 09:25 ?3026次閱讀
    基于AXI DMA IP<b class='flag-5'>核</b>的DDR數(shù)據(jù)存儲與PS端讀取

    e203 軟如何和FPGA通信

    求教e203 軟如何和FPGA通信
    發(fā)表于 11-07 06:15

    如何在rt-thread studio上開發(fā)STM32H747這類的單片機(jī)?

    如題,我希望在rt-thread studio上開發(fā)STM32H747IIT6這款單片機(jī),在keil里兩個的代碼是完全隔離的,分別在兩個工程中編寫。 但是在rt-thread studio上生成的標(biāo)準(zhǔn)版工程只有一個工程,想
    發(fā)表于 09-19 08:08

    科普|通信射頻接頭學(xué)習(xí)

    科普|通信射頻接頭學(xué)習(xí)
    的頭像 發(fā)表于 08-19 17:09 ?830次閱讀
    科普|<b class='flag-5'>通信</b>射頻接頭<b class='flag-5'>學(xué)習(xí)</b>

    國產(chǎn)!全志T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—ARM + FPGA通信案例

    本文主要介紹基于全志科技T113與FPGA的通信案例,適用開發(fā)環(huán)境如下。
    的頭像 發(fā)表于 08-19 11:16 ?941次閱讀
    國產(chǎn)!全志T113-i <b class='flag-5'>雙</b><b class='flag-5'>核</b>Cortex-A7@1.2GHz 工業(yè)開發(fā)板—ARM + FPGA<b class='flag-5'>通信</b>案例

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計算標(biāo)桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四ARM Cortex-A53、Cortex-
    的頭像 發(fā)表于 07-22 09:47 ?930次閱讀
    【PZ-ZU15EG-KFB】——<b class='flag-5'>ZYNQ</b> UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計算標(biāo)桿

    單核CPU網(wǎng)關(guān)和CPU網(wǎng)關(guān)有什么區(qū)別

    單核CPU網(wǎng)關(guān)與CPU網(wǎng)關(guān)的核心區(qū)別在于處理能力、多任務(wù)效率、性能表現(xiàn)及適用場景,CPU網(wǎng)關(guān)在多任務(wù)處理、復(fù)雜計算和響應(yīng)速度上具有顯著優(yōu)勢,而單核CPU網(wǎng)關(guān)則更適合輕量級、低負(fù)
    的頭像 發(fā)表于 07-05 14:37 ?901次閱讀

    請問的芯片如何調(diào)試?

    的芯片如何調(diào)試?比如有很多M4+M0的芯片,是分開調(diào)試合適可以一起調(diào)試?
    發(fā)表于 06-19 07:32

    Analog Devices Inc. ADSP-SC592 SHARC+?DSP數(shù)據(jù)手冊

    Analog Devices ADSP-SC592 SHARC+^?^ DSP基于SHARC+和Arm^?^ Cortex ^?^ -A5內(nèi)核。這些數(shù)字信號處理器(DSP)采用
    的頭像 發(fā)表于 06-07 11:37 ?966次閱讀
    Analog Devices Inc. ADSP-SC592 SHARC+?<b class='flag-5'>雙</b><b class='flag-5'>核</b>DSP數(shù)據(jù)手冊

    RZT2H CR52BOOT流程和例程代碼分析

    RZT2H是多核處理器,啟動時,需要一個“主”先啟動,然后主根據(jù)規(guī)則,加載和啟動其他內(nèi)核。本文以T2H內(nèi)部的CR52為例,說明T2H多核啟動流程。
    的頭像 發(fā)表于 04-03 17:14 ?2860次閱讀
    RZT2H CR52<b class='flag-5'>雙</b><b class='flag-5'>核</b>BOOT流程和例程代碼分析

    適用于單核、和四應(yīng)用處理器的PMIC DA9063L-A數(shù)據(jù)手冊

    DA9063L-A 是一款功能強(qiáng)大的系統(tǒng)電源管理集成電路(PMIC),適用于單核、和四應(yīng)用處理器,例如那些基于 ARM? Cortex?-A9和 Cortex-A15 架構(gòu)的處理器。 *附件
    的頭像 發(fā)表于 04-01 18:19 ?841次閱讀
    適用于單核、<b class='flag-5'>雙</b><b class='flag-5'>核</b>和四<b class='flag-5'>核</b>應(yīng)用處理器的PMIC DA9063L-A數(shù)據(jù)手冊

    Zynq7000處理器的配置詳解

    添加好ZYNQ7 Processing System IP后,需要對其進(jìn)行配置,雙擊彈出如下窗口。綠色部分表示ZYNQ PS部分中可配置的項目,可以雙擊轉(zhuǎn)向相應(yīng)的設(shè)置界面,也可以直接在左邊的導(dǎo)航列表中選擇。
    的頭像 發(fā)表于 03-27 09:37 ?2449次閱讀
    <b class='flag-5'>Zynq</b>7000處理器的配置詳解

    STM32H7間如何通信?

    STM32H7通信的方法,主要是CM7和CM4之間如何進(jìn)行數(shù)據(jù)傳遞
    發(fā)表于 03-12 07:34

    STM32H745的FreeRTOS是單核工作還是工作?

    在STM32CubeMX 中配置的時候,F(xiàn)REERTOS分為_M4和_M7,應(yīng)該是分布對應(yīng)Cortex_M4和Cortex_M7的。 那實機(jī)運(yùn)行RTOS的時候,運(yùn)行的是單核還是? 這個是根據(jù)
    發(fā)表于 03-07 13:36

    紫光展銳5G SoC T8300優(yōu)勢特性解讀 八CPU架構(gòu) GPU架構(gòu)

    5G SoC—— T8300特性 要點 1、八CPU架構(gòu),GPU架構(gòu),支持最新版本Android 15,安兔兔V10 跑分超過51萬; 2、搭載展銳第7代 Vivimagic影像
    的頭像 發(fā)表于 03-03 18:29 ?3252次閱讀
    紫光展銳5G SoC T8300優(yōu)勢特性解讀 八<b class='flag-5'>核</b>CPU架構(gòu) <b class='flag-5'>雙</b><b class='flag-5'>核</b>GPU架構(gòu)