chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

常見單端邏輯電平(TTL、CMOS、SSTL、HSTL、POD12)

電子設(shè)計(jì) ? 來源:硬件助手 ? 作者:硬件助手 ? 2020-12-24 13:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇主要介紹常用的單端邏輯電平,包括TTL、CMOS、SSTL、HSTL、POD12等。

1、TTL電平

邏輯電平之常見單端邏輯電平(2)

下面以一個(gè)三輸入的TTL與非門介紹TTL電平的原理。

邏輯電平之常見單端邏輯電平(2)

三輸入TTL與非門

邏輯電平之常見單端邏輯電平(2)

當(dāng)輸入全1時(shí),uI=3.6V,VT1處于倒置工作狀態(tài)(集電結(jié)正偏,發(fā)射結(jié)反偏),uB1=0.7V×3=2.1V(后級(jí)電路決定的),VT2和VT4飽和,輸出為低電平uO=0.3V。

當(dāng)輸入有0時(shí),uI=0.3V,VT1發(fā)射結(jié)導(dǎo)通,uB1=0.3V+0.7V=1V,VT2和VT4均截止,VT3和VD導(dǎo)通。輸出高電平uO=VCC-UBE3-UD≈5V-0.7V-0.7V=3.6V。

TTL電平一般過沖都會(huì)比較嚴(yán)重,可以在始端串22歐或33歐電阻(因?yàn)門TL電路的輸出阻抗大約為17Ω左右,從阻抗匹配的角度解釋);TTL電平輸入腳懸空時(shí)內(nèi)部認(rèn)為是高電平。

常見的TTL電平有5V TTL,3.3V LVTTL,2.5V LVTTL,1.8V LVTTL等。

2、CMOS電平

邏輯電平之常見單端邏輯電平(2)

CMOS反相器結(jié)構(gòu)圖

常見的CMOS電平有5V CMOS,3.3V LVCMOS,2.5V LVCMOS,1.8V LVCMOS,1.5V LVCMOS,1.2V LVCMOS,0.8V LVCMOS等。

CMOS電路輸出高電平是通過導(dǎo)通PMOS實(shí)現(xiàn)的,輸出低電平是通過導(dǎo)通NMOS實(shí)現(xiàn)的,PMOS的載流子為空穴,NMOS的載流子為電子,空穴的電導(dǎo)率低于電子,所以PMOS的導(dǎo)通電阻比NMOS的導(dǎo)通電阻大(且相同額定值的PMOS比NMOS貴?。。。?,也就是輸出高電平時(shí)其RC(C為傳輸線等效電容,寄生電容等)時(shí)間常數(shù)大,上升沿更緩,CMOS電路的上升時(shí)間比下降時(shí)間長(zhǎng)。

CMOS器件是電壓控制器件,而未被連接的輸入端有靠近CMOS門檻電壓輸入的趨勢(shì),使得芯片內(nèi)部的三極管作不必要的開關(guān)動(dòng)作,這既增加了噪聲干擾,又耗費(fèi)了系統(tǒng)功率。MOS管輸入阻抗很大(柵極源極之間有一層氧化層),輸入阻抗大,對(duì)微弱信號(hào)的捕捉能力就很強(qiáng)(簡(jiǎn)單地把干擾源等效為一個(gè)理想電壓源和一個(gè)內(nèi)阻的串聯(lián),根據(jù)分壓原理可知輸入電阻越大輸入的分壓越大),所以懸空時(shí)很容易受周圍信號(hào)的干擾。一般,使用上拉電阻或下拉電阻,把未被連接的輸入引腳與電源或接地點(diǎn)連接,使它們有一個(gè)確定的電壓值。CMOS輸入引腳的最大輸入電流非常小,只有1μA左右(最多幾μA),因此選用1MΩ作為上拉電阻或下拉電阻就可以。

在許多嵌入式系統(tǒng)中,輸入引腳的有效電壓一般是5V以上或?yàn)樨?fù)值(對(duì)地),在這種情況下,使用幾個(gè)電阻就可以防止輸入引腳過壓。CMOS集成塊內(nèi)部的兩個(gè)二極管可以把電壓鉗位在CMOS器件輸入電壓值,這兩個(gè)二極管是高速CMOS器件(74HC系列)靜電保護(hù)措施的一部分。

TTL集成電路內(nèi)部都是用雙極型三極管構(gòu)成的,這種電路的輸入電阻一般都不高(7400和74LS00這些門電路的輸入電流一般都在幾百μA以上,74LS系列的稍小一些),對(duì)外界各種雜波不是很敏感,故不用的輸入端懸空即可(懸空相當(dāng)于高電平?。?,亦可以直接接高電平或地(視具體情況而定)。

3、GTL(Gunning Transceiver Logic)電平

GTL輸入電路是一個(gè)電壓比較器,輸入電壓同一個(gè)外部連接的參考電壓進(jìn)行比較,輸入門限設(shè)計(jì)為精確的窗口電壓,可以提高最大的抗噪性能。輸出電路是一個(gè)漏極開路N通道器件,當(dāng)電路關(guān)閉時(shí)輸出電壓被上拉到末端匹配電壓VTT,當(dāng)輸出電路打開時(shí),器件可以吸收40mA的電流,可以產(chǎn)生最大的輸出電壓0.4V。輸出電阻為25歐姆,輸入輸出被設(shè)計(jì)為與VCC的電壓獨(dú)立,器件可以工作在5V、3.3V,甚至是2.5V的VCC電壓。

GTL和GTL+信號(hào)的參考電平Vref為信號(hào)上拉電平的2/3,這是同GTL電平的特點(diǎn)相關(guān)的,GTL信號(hào)的低電平一般為上拉電平的1/3左右,當(dāng)GTL信號(hào)的參考電平設(shè)置為上拉電平的2/3時(shí)信號(hào)的高低電平有最大的抗噪冗余量,可以得到最佳的傳輸效果?,F(xiàn)在很多廠家提供的GTL芯片的Vref都是可以通過外部進(jìn)行調(diào)整,提供最佳的信號(hào)傳輸要求。同時(shí)因?yàn)镚TL的輸入閾值電平都很小,可以提供大的噪聲容限,而小的輸出電平提供的信號(hào)變化也很小。這些對(duì)信號(hào)的完整性有利。GTL+的信號(hào)的電平更高,有更大的驅(qū)動(dòng)能力,一般對(duì)于重負(fù)載情況下使用GTL+的效果會(huì)更好一些。

邏輯電平之常見單端邏輯電平(2)

4、SSTL電平

SSTL即Stub Series Termination Logic,分為SSTL_3(3.3V)、SSTL_2(2.5V)、SSTL_18(1.8V)、SSTL_15(1.5V)(對(duì)應(yīng)的VREF=VTT分別為1.5V、1.25V、0.9V、0.75V),對(duì)應(yīng)不同的供電電壓,SSTL是傳輸線終端匹配的,因此SSTL具有輸出阻抗和匹配方法的要求,這使其在高速信號(hào)傳輸時(shí)降低了EMI,改善了建立時(shí)間。SSTL的輸入是一個(gè)差分比較電路,一端為輸入,另一端為參考電壓VREF。DDR使用的就是SSTL電平標(biāo)準(zhǔn)。

邏輯電平之常見單端邏輯電平(2)

SSTL與LVTTL驅(qū)動(dòng)器沒有太多的不同,但是輸入緩沖卻非常不同。SSTL輸入是差分對(duì),因此輸入級(jí)提供較好的電壓增益以及較穩(wěn)定的閾值電壓,這使得對(duì)小的輸入電壓擺幅具有比較高的可靠性。

邏輯電平之常見單端邏輯電平(2)

SSTL-2輸出及匹配電路

STL對(duì)于不同類型的驅(qū)動(dòng)器有不同的參數(shù)。SSTL_3和SSTL_2定義了2類驅(qū)動(dòng)器,以區(qū)別不同的終端匹配方案。SSTL_18沒有明確的類型定義,但是,取決于終端環(huán)境,驅(qū)動(dòng)器必須能夠在輸入緩沖處產(chǎn)生相應(yīng)的電壓擺幅。

AC參數(shù)指的是一個(gè)閾值電壓,當(dāng)信號(hào)跨越這個(gè)閾值電壓時(shí),接收器狀態(tài)一定會(huì)發(fā)生改變。只要輸入保持在定義的DC閾值之上,接收器將維持邏輯狀態(tài)不變。這有利于系統(tǒng)設(shè)計(jì)者對(duì)整個(gè)系統(tǒng)性能進(jìn)行優(yōu)化。

邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)

5、HSTL電平

HSTL即High Speed Transceiver Logic,其最主要用于高速存儲(chǔ)器讀寫,傳統(tǒng)的慢速存儲(chǔ)器阻礙了高速處理器的運(yùn)算操作。在中頻區(qū)域(100~180MHz),可供選擇的單端信號(hào)IO結(jié)構(gòu)有:HSTL、GTL/GTL+、SSTL、LVTTL;在180MHz以上,HSTL是唯一可用的單端IO接口。QDR使用的就是HSTL電平標(biāo)準(zhǔn)

JEDEC定義了四種驅(qū)動(dòng)模式:Class I~IV,其區(qū)別僅在于輸出電流的不同:

? Class I:IOH≥8mA,IOL≥-8mA;并行終端負(fù)載

? Class II:IOH≥16mA,IOL≥-16mA;串行終端負(fù)載

? Class III:IOH≥8mA,IOL≥-24mA;并行終端負(fù)載

? Class IV:IOH≥8mA,IOL≥-48mA;并行終端負(fù)載

邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)

6、POD12電平

邏輯電平之常見單端邏輯電平(2)

POD和SSTL的最大區(qū)別在于接收端的終端電壓(POD為VDDQ,SSTL為VDDQ/2)。POD可以降低寄生引腳電容和I/O終端功耗,并且即使在VDD電壓降低的情況下也能穩(wěn)定工作。

當(dāng)驅(qū)動(dòng)端的上拉電路導(dǎo)通,電路處于高電平時(shí),回路上沒有電流流過,這樣的設(shè)計(jì)較少了功耗。

邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)


邏輯電平之常見單端邏輯電平(2)

除了上述一些常見的單端電平之外,還有BTL、ETL、HSUL等等。詳細(xì)可參見相關(guān)標(biāo)準(zhǔn)。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6205

    瀏覽量

    242121
  • TTL
    TTL
    +關(guān)注

    關(guān)注

    7

    文章

    555

    瀏覽量

    74315
  • 邏輯電平
    +關(guān)注

    關(guān)注

    0

    文章

    205

    瀏覽量

    15059
  • HSTL
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    9904
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TI TS12A4514/TS12A4515單刀CMOS模擬開關(guān):特性、參數(shù)與應(yīng)用解析

    TI TS12A4514/TS12A4515單刀CMOS模擬開關(guān):特性、參數(shù)與應(yīng)用解析 在電子工程師的日常工作中,模擬開關(guān)是我們經(jīng)常會(huì)用到的器件之一。今天就來詳細(xì)解析德州儀器(TI
    的頭像 發(fā)表于 01-14 17:20 ?467次閱讀

    探索TS12A4514/TS12A4515:高性能SPST CMOS模擬開關(guān)的應(yīng)用與特性

    探索TS12A4514/TS12A4515:高性能SPST CMOS模擬開關(guān)的應(yīng)用與特性 在電子設(shè)計(jì)領(lǐng)域,模擬開關(guān)是不可或缺的組件,它們廣泛應(yīng)用于信號(hào)路由、電平轉(zhuǎn)換等多種場(chǎng)景。德州儀器
    的頭像 發(fā)表于 01-14 17:05 ?598次閱讀

    單片機(jī)TTLCMOS電平知識(shí)

    不一定是TTL電平,因?yàn)楝F(xiàn)在大部分?jǐn)?shù)字邏輯都是CMOS工藝做的,只是沿用了TTL的說法。我們進(jìn)行串口通信的時(shí)候 從單片機(jī)直接出來的基本是都是
    發(fā)表于 12-03 08:10

    SN74AHCT244NSR 歸屬 74AHCT 系列的高速 CMOS 邏輯八路緩沖器 / 線路驅(qū)動(dòng)器

    產(chǎn)品型號(hào):SN74AHCT244NSR產(chǎn)品品牌:TI/德州儀器產(chǎn)品封裝:SOP20產(chǎn)品功能:線路驅(qū)動(dòng)器SN74AHCT244NSR特征●電平兼容適配性強(qiáng):輸入為TTL兼容型CMOS接口,可直接
    的頭像 發(fā)表于 11-27 11:25 ?247次閱讀
    SN74AHCT244NSR   歸屬 74AHCT 系列的高速 <b class='flag-5'>CMOS</b> <b class='flag-5'>邏輯</b>八路緩沖器 / 線路驅(qū)動(dòng)器

    關(guān)于光模塊TTL電平你知道多少?

    TTL電平是? TTL電平信號(hào)規(guī)定,+5V等價(jià)于邏輯“1”,0V等價(jià)于邏輯“0”(采用二進(jìn)制來表
    的頭像 發(fā)表于 11-10 15:02 ?252次閱讀

    MDD 邏輯IC的邏輯電平不兼容問題與解決方案

    在現(xiàn)代電子系統(tǒng)中,MDD辰達(dá)半導(dǎo)體邏輯IC(集成電路)扮演著至關(guān)重要的角色,廣泛應(yīng)用于數(shù)據(jù)處理、時(shí)序控制、信號(hào)轉(zhuǎn)換等各類電路中。隨著技術(shù)的進(jìn)步,不同邏輯系列的IC(如TTL、CMOS
    的頭像 發(fā)表于 10-29 09:39 ?297次閱讀
    MDD <b class='flag-5'>邏輯</b>IC的<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>不兼容問題與解決方案

    TTL光模塊電平標(biāo)準(zhǔn)是什么

    在數(shù)字電路領(lǐng)域,TTL(Transistor-TransistorLogic,三極管-三極管邏輯)和 LVTT(Low Voltage TL,低壓晶體管-晶體管邏輯)是兩種重要的邏輯
    的頭像 發(fā)表于 09-19 13:36 ?779次閱讀

    光模塊TTL電平是什么?

    TTL電平信號(hào)規(guī)定,+5V等價(jià)于邏輯“1”,0V等價(jià)于邏輯“0”(采用二進(jìn)制來表示數(shù)據(jù)時(shí))。這樣的數(shù)據(jù)通信及電平規(guī)定方式,被稱做
    的頭像 發(fā)表于 08-27 18:13 ?904次閱讀

    TTL/LVTTL:供電電源、電平標(biāo)準(zhǔn)及使用注意事項(xiàng)

    在數(shù)字電路領(lǐng)域,TTL(Transistor-Transistor Logic,三極管 - 三極管邏輯)和 LVTTL(Low Voltage TTL,低壓晶體管 - 晶體管邏輯)是兩
    的頭像 發(fā)表于 07-11 13:55 ?1982次閱讀

    CMOS邏輯門如何應(yīng)用在電路中

    電平時(shí),PMOS導(dǎo)通實(shí)現(xiàn)電流上拉;輸入高電平時(shí),NMOS導(dǎo)通完成信號(hào)下拉。兩種晶體管交替工作,構(gòu)成無(wú)直流通路的完美配合。合科泰采用的溝槽屏蔽柵工藝優(yōu)化了晶體管性能,讓CMOS互補(bǔ)管在開關(guān)切換的電路降低,滿足現(xiàn)代互聯(lián)網(wǎng)和人工智能
    的頭像 發(fā)表于 06-19 16:07 ?1611次閱讀
    <b class='flag-5'>CMOS</b>的<b class='flag-5'>邏輯</b>門如何應(yīng)用在電路中

    ADG3123 8通道CMOS邏輯轉(zhuǎn)高壓電平轉(zhuǎn)換器技術(shù)手冊(cè)

    供電的邏輯電路兼容。通過施加于V ~DDA~ 、V~DDB~和V~SS~引腳的電壓,可以設(shè)置器件Y輸出可用的邏輯電平。V~DDA~和V~DDB~引腳分別設(shè)置Y1至Y6引腳和Y7至Y8
    的頭像 發(fā)表于 05-16 14:10 ?836次閱讀
    ADG3123 8通道<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>轉(zhuǎn)高壓<b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊(cè)

    硬件基礎(chǔ)篇——TTLCMOS電平

    電平TTL集成電路主要由BJT晶體管構(gòu)成,如STC單片機(jī),電平規(guī)范如下:輸出模式:Uoh ≥ 2.4V,Uol≤0.4V;輸入模式:Uih ≥ 2.0V,Uil≤0.8V;3、CMOS
    發(fā)表于 03-22 15:21

    CMOS邏輯IC是如何構(gòu)成的

    電子設(shè)備正常運(yùn)轉(zhuǎn)離不開“邏輯”的精密驅(qū)動(dòng)。例如,當(dāng)我們?cè)谑謾C(jī)上滑動(dòng)屏幕時(shí),背后就有無(wú)數(shù)個(gè)CMOS邏輯電路在默默工作,它們通過復(fù)雜的邏輯運(yùn)算,將我們的觸摸信號(hào)轉(zhuǎn)化為手機(jī)能夠理解的指令,從
    的頭像 發(fā)表于 03-10 10:33 ?1038次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC是如何構(gòu)成的

    ADC12DC080輸入怎么用?

    我買了ADC12DC080這款芯片,首先不知道在哪里能買到這款芯片的評(píng)估板,然后自己繪制PCB的時(shí)候,不知道輸入怎么用,手冊(cè)只是給出了差分輸入的連線方法,
    發(fā)表于 02-12 07:29

    怎樣測(cè)量TTL電平電壓 TTL電平信號(hào)的特性分析

    。 使用示波器的垂直靈敏度(Volts/Division)和水平時(shí)間(Time/Division)旋鈕調(diào)整顯示范圍,使得信號(hào)穩(wěn)定地顯示在屏幕上。 連接探頭 : 將示波器的探頭連接到TTL信號(hào)輸出,注意探頭的地線接示波器的地,
    的頭像 發(fā)表于 01-31 10:05 ?2875次閱讀