chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中通孔的阻抗控制及其對信號完整性的影響

PCB打樣 ? 2020-09-27 22:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

通孔在連接多層PCB不同層上的走線方面起著導體的作用(印刷電路板)。在低頻情況下,過孔不會影響信號傳輸。但是,隨著頻率的升高(高于1 GHz)和信號的上升沿變得陡峭(最多1ns),過孔不能簡單地視為電連接的函數(shù),而是必須仔細考慮過孔對信號完整性的影響。通孔表現(xiàn)為傳輸線上阻抗不連續(xù)的斷點,導致信號反射。然而,通孔帶來的問題更多地集中在寄生電容和寄生電感上。過孔寄生電容對電路的影響主要是延長信號的上升時間并降低電路的運行速度。但是,寄生電感會削弱旁路電路的作用并降低整個電源系統(tǒng)的濾波功能。

通孔對阻抗連續(xù)性的影響

根據(jù)通孔存在和通孔不存在時的TDR(時域反射儀)曲線,在通孔不存在的情況下確實發(fā)生明顯的信號延遲。在不存在通孔的情況下,向第二測試孔傳輸信號的時間跨度為458ps,而在存在通孔的情況下,向第二測試孔傳輸信號的時間跨度為480ps。因此,通過引線將信號延遲22ps。

信號延遲主要由通孔的寄生電容引起,可通過以下公式得出:

1.png

在該式中,d2是指焊盤直徑(mm)在地面上,d1是指焊盤通孔的直徑(mm),TPCB板厚度(mm),εr參考層介電常數(shù)C到寄生電容( pF)。

在本討論中,通孔的長度為0.96mm,通孔直徑為0.3mm,焊盤的直徑為0.5mm,介電常數(shù)為4.2,涉及上述公式,計算出的寄生電容約為0.562pF。對于電阻為50Ω的信號傳輸線,此過孔將導致信號的上升時間發(fā)生變化,其變化量由以下公式計算:

2.png

根據(jù)上面介紹的公式,由通孔電容引起的上升時間變化為30.9ps,比測試結(jié)果(22ps)長9ps,這表明理論結(jié)果和實際結(jié)果之間確實存在變化。

總之,通孔寄生電容引起的信號延遲不是很明顯。然而,就高速電路設(shè)計而言,應(yīng)特別注意在跟蹤中應(yīng)用過孔的多層轉(zhuǎn)換。

與寄生電容相比,過孔具有的寄生電感會導致更多的電路損壞。通孔的寄生電感可以通過以下公式得出:

3.png

在該公式中,L表示通孔的寄生電感(nH),h表示通孔的長度(mm),d表示通孔的直徑(mm)。通孔寄生電感引起的等效阻抗可以通過以下公式計算得出:

4.png

測試信號的上升時間為500ps,等效阻抗為4.28Ω。但是通孔導致的阻抗變化達到12Ω以上,這表明測量值與理論計算值存在極大的差異。

通孔直徑對阻抗連續(xù)性的影響

根據(jù)一系列實驗,可以得出結(jié)論,通孔直徑越大,通孔的不連續(xù)性就越大。在高頻,高速PCB設(shè)計過程中,通常將阻抗變化控制在±10%的范圍內(nèi),否則可能會產(chǎn)生信號失真。

焊盤尺寸對阻抗連續(xù)性的影響

寄生電容對高頻信號頻帶內(nèi)的諧振點具有極大的影響,帶寬會隨著寄生電容而發(fā)生偏移。影響寄生電容的主要因素是焊盤尺寸,其對信號完整性的影響相同。因此,焊盤直徑越大,阻抗不連續(xù)性就會越強。

當焊盤直徑在0.5mm至1.3mm范圍內(nèi)變化時,由通孔引起的阻抗不連續(xù)性將不斷減小。當焊盤尺寸從0.5mm增加到0.7mm時,阻抗將具有相對較大的變化幅度。隨著焊盤尺寸的不斷增加,通孔阻抗的變化將變得平滑。因此,焊盤直徑越大,通孔引起的阻抗不連續(xù)性越小。

通過信號的返回路徑

返回信號流的基本原理是,高速返回信號電流沿最低電感路徑流動。由于PCB板包含一個以上的接地層,因此返回信號電流直接沿著信號線下方最靠近信號線的接地層的一條路徑流動。當所有信號電流從一個點流到另一點時都沿著同一平面流動時,如果信號通過通孔從一個點流到另一個點,那么當接地時,返回信號電流將不會跳躍。

在高速PCB設(shè)計中,可以通過信號電流提供返回路徑,以消除阻抗失配。圍繞過孔,接地過孔可以設(shè)計成為信號電流提供返回路徑,并在信號過孔和接地過孔之間產(chǎn)生電感環(huán)路。即使由于過孔的影響而導致阻抗不連續(xù),電流也將能夠流向電感環(huán)路,從而改善信號質(zhì)量。

通孔的信號完整性

S參數(shù)可用于評估通孔對信號完整性的影響,表示通道中所有成分的特性,包括損耗,衰減和反射等。根據(jù)本文利用的一系列實驗,表明接地通孔能夠減小傳輸損耗,并且在通孔周圍形成更多的接地通孔,傳輸損耗將更低。通過在過孔周圍添加接地孔可以在一定程度上減少過孔引起的損耗。

根據(jù)上述內(nèi)容可以得兩個結(jié)論
1通孔引起的阻抗不連續(xù)性受通孔直徑和焊盤尺寸的影響。通孔直徑和焊盤直徑越大,引起的阻抗不連續(xù)性將越嚴重。通孔引起的阻抗不連續(xù)性通常會隨著焊盤尺寸的增加而減小。
2、添加接地通孔可以明顯改善通孔阻抗不連續(xù)性,可以將其控制在±10%的范圍內(nèi)。此外,添加接地通孔還可以明顯提高信號完整性。

PCB設(shè)計中每個小細節(jié)對于PCB的可制造性都能造成不小的影響。華秋DFM軟件可分析PCB可制造性設(shè)計、診斷潛在隱患、規(guī)范設(shè)計標準,從細節(jié)入手,從源頭解決設(shè)計隱患。規(guī)范設(shè)計標準,提升可制造性設(shè)計。更有“DFM設(shè)計規(guī)范、不規(guī)范設(shè)計問題案例集”與一鍵打樣估價,為你的每一塊PCB降本增效。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4880

    瀏覽量

    93058
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2977

    瀏覽量

    23045
  • 電路板打樣
    +關(guān)注

    關(guān)注

    3

    文章

    375

    瀏覽量

    4994
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3512

    瀏覽量

    5995
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    技術(shù)資訊 I 信號完整性阻抗匹配的關(guān)系

    本文要點PCB走線和IC走線阻抗控制主要著眼于預(yù)防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負載,同時避免其他信號
    的頭像 發(fā)表于 09-05 15:19 ?2553次閱讀
    技術(shù)資訊 I <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>與<b class='flag-5'>阻抗</b>匹配的關(guān)系

    揭秘高頻PCB設(shè)計:體積表面電阻率測試儀如何確保信號完整性

    在高頻 PCB 的設(shè)計與應(yīng)用,信號完整性是決定設(shè)備性能的核心,無論是通信基站、雷達系統(tǒng)還是高端電子設(shè)備,都依賴高頻 PCB
    的頭像 發(fā)表于 08-29 09:22 ?319次閱讀
    揭秘高頻<b class='flag-5'>PCB設(shè)計</b>:體積表面電阻率測試儀如何確保<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    串擾如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計的 EMI 控制” 系列的第六篇文章。本文將探討串擾如何影響信號完整性和 EMI,并討論在設(shè)計
    的頭像 發(fā)表于 08-25 11:06 ?5291次閱讀
    串擾如何影響<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>和EMI

    什么是信號完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費下載
    發(fā)表于 07-09 15:10 ?0次下載

    受控阻抗布線技術(shù)確保信號完整性

    核心要點受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計
    的頭像 發(fā)表于 04-25 20:16 ?883次閱讀
    受控<b class='flag-5'>阻抗</b>布線技術(shù)確保<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開關(guān)速度的提高。當高速信號的翻轉(zhuǎn)時間和系統(tǒng)的時鐘周期可以相比時,具有分布參數(shù)的
    發(fā)表于 04-23 15:39

    技術(shù)資訊 | 信號完整性測試基礎(chǔ)知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數(shù)據(jù)并加以分析。在理想的工作流程,還會仿真信號完整性指標,并將其與實際測量值進行比較。
    的頭像 發(fā)表于 04-11 17:21 ?1722次閱讀
    技術(shù)資訊 | <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    信號完整性優(yōu)化:捷多邦的5大核心技術(shù)

    完整性的5大核心因素,以及捷多邦如何通過先進技術(shù)優(yōu)化這些因素,確保每一塊PCB都達到最佳性能。 1. 阻抗匹配與反射控制 阻抗不匹配是導致
    的頭像 發(fā)表于 03-21 17:32 ?490次閱讀

    揭秘PCB阻抗在高速信號傳輸的重要

    ,對更高速度、更大功能和更緊湊設(shè)計的需求使得PCB阻抗的精確控制成為PCB設(shè)計和制造過程至關(guān)重要的一環(huán)。理解和管理
    的頭像 發(fā)表于 02-27 09:24 ?602次閱讀

    惡劣環(huán)境PCB信號完整性維護的實踐建議

    在現(xiàn)代電子設(shè)計,PCB信號完整性是一個日益受到關(guān)注的話題。隨著物聯(lián)網(wǎng)和人工智能技術(shù)的快速發(fā)展,設(shè)備的小型化與高性能需求常常相互矛盾。芯片越小,操作復(fù)雜
    的頭像 發(fā)表于 01-17 12:31 ?942次閱讀

    PCB信號完整性探討-PPT

    信號完整性(Signal lntegrity,SI)包含由于信號傳輸速率加快而產(chǎn)生的互連、電源、器件等引起的所有信號質(zhì)量及延時等問題。 ? ?
    的頭像 發(fā)表于 01-15 11:30 ?835次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>信號</b><b class='flag-5'>完整性</b>探討-PPT

    深度解析:PCB高速信號傳輸阻抗匹配與信號完整性

    GHz的信號,例如時鐘信號。在實際應(yīng)用,時鐘信號并非理想的方波,而是具有上升和下降時間的梯形波。這些高頻信號在傳輸過程
    的頭像 發(fā)表于 12-30 09:41 ?944次閱讀

    聽懂什么是信號完整性

    2024年12月20日14:00-16:00星聯(lián)華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號
    的頭像 發(fā)表于 12-15 23:33 ?895次閱讀
    聽懂什么是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    GND與信號完整性的關(guān)系

    在現(xiàn)代電子系統(tǒng),信號完整性是設(shè)計和性能的關(guān)鍵因素。信號完整性問題可能導致數(shù)據(jù)傳輸錯誤、系統(tǒng)性能下降甚至設(shè)備損壞。地線(GND)是電路設(shè)計
    的頭像 發(fā)表于 11-29 15:17 ?1477次閱讀

    PCB 信號完整性:電子設(shè)計的基石解讀

    PCB信號完整性是指在信號從發(fā)送端傳輸?shù)浇邮斩说倪^程,信號能夠保持其原本的特性,如波形、時序等
    的頭像 發(fā)表于 11-05 13:48 ?913次閱讀