chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于CACHE高速緩沖存儲器技術在嵌入式系統(tǒng)中的應用

牽手一起夢 ? 來源:電子技術應用 ? 作者:陳曦,李漢寧 ? 2020-10-04 16:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

描述了在實時嵌入式系統(tǒng)開發(fā)中遇到的與CACHE有關的問題?對引起這些問題的原因——CACHE和RAM的不一致性進行了討論?最后,提出了解決問題的方法?

隨著社會的發(fā)展?人們生活水平的提高,人們對嵌入式計算機應用的要求也越來越高?因此,對嵌入式系統(tǒng)的性能要求也越來越高?明顯體現(xiàn)在嵌入式系統(tǒng)的CPU速度的不斷提高上?但問題也隨之而來,嵌入式CPU的主頻不斷地提高,一方面加強了CPU的處理能力,另一方面,在速度上造成了與慢速的系統(tǒng)存儲器極不相配的情況,從而影響了整個系統(tǒng)的性能?

為了解決這個問題,引入了CACHE技術?CACHE是一種高速緩沖存儲器,是為了解決CPU和主存之間速度不匹配而采用的一項重要技術?通過在主存和高速CPU之間設置一個小容量的高速存儲器,在其中存放CPU常用的指令和數(shù)據(jù),CPU對存儲器的訪問主要體現(xiàn)在對SRAM的存取,CPU可以不必加等待狀態(tài)而保持高速操作?

采用CACHE技術,解決了CPU與主存之間速度不匹配的問題;但它又帶來了一些其它問題,如本文將提到的一致性問題?

1 問題的發(fā)現(xiàn)與原因

在進行某嵌入式系統(tǒng)項目的開發(fā)過程中,有一個環(huán)節(jié)需要使用DMA方式進行數(shù)據(jù)傳輸?當程序運行后,發(fā)現(xiàn)傳到目的地的數(shù)據(jù)塊中經(jīng)常會有一些錯誤的字節(jié)?如:數(shù)據(jù)本應為00 01 02 03 04 05 06 07 08 09 0A 0B 。..(16進制),結果卻是00 01 02 03 00 00 00 00 08 09 0A 0B 。..?在某些環(huán)節(jié)也出現(xiàn)了類似的問題?例如,通過HDLC通道向外發(fā)送數(shù)據(jù),發(fā)送的總是緩沖區(qū)初始化時的內(nèi)容,實際要發(fā)送的數(shù)據(jù)總是發(fā)不出去,但使用調(diào)試工具看內(nèi)存中的數(shù)據(jù),卻是正確的?

經(jīng)過一段時間的調(diào)試,發(fā)現(xiàn)出現(xiàn)這種現(xiàn)象的環(huán)節(jié)都使用了DMA傳輸數(shù)據(jù)?在通過HDLC通道發(fā)送數(shù)據(jù)的例子中,HDLC通道內(nèi)部也是用DMA方式從內(nèi)存直接讀數(shù)據(jù)并向外發(fā)送?經(jīng)過分析,認為問題的原因是出在CACHE上,是由于CACHE數(shù)據(jù)與內(nèi)存數(shù)據(jù)的不一致性造成的?

所謂CACHE數(shù)據(jù)與內(nèi)存數(shù)據(jù)的不一致性,是指:在采用CACHE的系統(tǒng)中,同樣一個數(shù)據(jù)可能既存在于CACHE中,也存在于主存中,數(shù)據(jù)一樣則具有一致性,數(shù)據(jù)若不一樣就叫做不一致性?具體表現(xiàn)在兩個方面:

(1)更新時可能CACHE中的數(shù)據(jù)更新,而主存未更新,則造成數(shù)據(jù)丟失;

(2)在有DMA控制器的系統(tǒng)和多處理器系統(tǒng)中,有多個部件可以訪問主存?這時,可能其中有些部件是直接訪問主存,也可能每個DMA部件和處理器配置一個CACHE?這樣,主存的一個區(qū)塊可能對應于多個CACHE中的一個區(qū)塊?于是會產(chǎn)生主存中的數(shù)據(jù)被某個總線部件更新過,而某個CACHE中的內(nèi)容未更新,造成數(shù)據(jù)過時?

基于CACHE高速緩沖存儲器技術在嵌入式系統(tǒng)中的應用

2 問題的分析

要解釋這個問題,首先要了解CACHE的工作模式?CACHE的基本工作模式有兩種:write-through模式和 copyback模式?在write-through模式下,所有的寫操作都寫入CACHE和RAM,保證了CACHE和RAM的一致?然而,每次對RAM都有寫操作會使處理器的處理能力降低,并且占用總線帶寬?在copyback模式下,寫操作只寫入CACHE,不寫入RAM,從而提高了處理器性能和總線帶寬?copyback模式下,CACHE中的內(nèi)容只有在需要的時候才寫到RAM中?當CACHE中無可用空間時,一般使用最近最少使用算法(LRU)來決定哪一個CACHE項被替換?copyback模式提供了很高的系統(tǒng)性能,但是需要更多的一致性作保證?為了便于理解,給出一個使用了CACHE的系統(tǒng)的邏輯框圖,如圖1所示?

該系統(tǒng)中兩個地方會發(fā)生CACHE的不一致性:

(1)數(shù)據(jù)CACHE / RAM

數(shù)據(jù)CACHE與RAM之間的問題源于處理器和其他總線控制器對RAM的異步讀寫訪問?DMA設備和其他總線控制器對RAM的訪問是引起CACHE一致性問題的主要原因,這個問題可以通過在程序中加入一些代碼來解決?

(2)共享CACHE LINE

當一個CACHE LINE被兩個以上的線程共享時,也會產(chǎn)生一致性問題?當某個線程使一個CACHE LINE無效時,這個CACHE LINE中的一些項可能屬于另外一個線程?這個問題也可以通過一定的方法來避免,只要在分配內(nèi)存時大小是CACHE LINE大小的整數(shù)倍即可?

在哈佛體系結構?copyback模式和無軟件干預的前提下,最佳的保持一致性的方法就是使用具有總線監(jiān)聽能力的硬件?將CACHE?RAM?DMA設備和其它所有的總線主控設備都連到一個物理總線上,以使CACHE可以對該總線上的總線交互過程進行監(jiān)聽,CACHE將對總線上的地址周期和控制(讀/寫)比特監(jiān)聽,數(shù)據(jù)周期則被延遲到需要時才進行?當CACHE中的一項被一個異步操作修改時,該CACHE項就會被標為無效?如果處理器對一個已經(jīng)被標為無效的CACHE項進行訪問時,CACHE就會從RAM中重新載入有效數(shù)據(jù)?在copyback模式下,處理器對CACHE進行寫操作時,RAM相應地址中的內(nèi)容就變成過時?如果另外一個設備想訪問RAM中的這部分內(nèi)容,CACHE就會搶占該訪問周期,將有效的數(shù)據(jù)寫入RAM?然后被搶占的訪問周期重新開始并將讀到RAM中的有效數(shù)據(jù)?但是,目前提供監(jiān)聽能力的板子并不多?

3 解決的方法

根據(jù)上面的分析和討論,可見問題正是由數(shù)據(jù)CACHE / RAM的不一致性引起的?雖然關掉CACHE就可以解決一致性的問題,并且能夠減小程序開發(fā)的復雜度?但是一個高性能的系統(tǒng)是需要CACHE的,關掉CACHE會大大降低系統(tǒng)的性能?因此,本文僅討論在程序中加入代碼來克服一致性問題的方法?

可以采用以下幾種加入代碼的方法來解決一致性的問題?本文使用WIND RIVER公司的嵌入式實時多任務操作系統(tǒng)VxWORKS,下面的函數(shù)都是VxWORKS提供的 :

(1)對于時間上不是那么關鍵的程序段,可以先用下面的代碼維護數(shù)據(jù)CACHE的一致性?

cacheInvalidate DATA_CACHE address bytes

/ 輸入緩沖區(qū)/

。..

cacheFlush DATA_CACHE address bytes

/輸出緩沖區(qū)/

(2)對于時間上比較關鍵的程序段采用如下原則:在每次使用輸出緩沖區(qū)前將其更新;在每次使用輸入緩沖區(qū)前使其無效?

將緩沖區(qū)標示為“non-cacheable”可以防止一致性問題,這需要MMU支持?在分配緩沖區(qū)時,將其標示為“non-cacheable”即可?然而,動態(tài)緩沖區(qū)在釋放時要標為“cacheable”,否則內(nèi)存總會產(chǎn)生大量的緩沖區(qū)碎片?

下面給出一個高性能的驅(qū)動程序例子,它把更新/無效的概念進行了擴展?不是對整個CACHE系統(tǒng),而是對每一個緩沖區(qū)都這樣做?即通過分配對CACHE安全的緩沖區(qū),在一個緩沖區(qū)的基礎上操作,從而防止了不需要的更新/無效操作?在這個例子中使用了CACHE庫中的函數(shù)cacheDMAMalloc? ,宏CACHE_DMA_INVALIDATE和CACHE_DMA_FLUSH實現(xiàn)一致性?在第4行調(diào)用函數(shù)cacheDMAMalloc 后,如果指針返回為非空,則說明分配到了一塊對于一致性問題來說是安全的緩沖區(qū)?

第7行驅(qū)動程序在緩沖區(qū)中寫入要傳給外部設備的數(shù)據(jù),在第9行準備傳給外設之前,驅(qū)動程序必須更新數(shù)據(jù)CACHE以保證要傳的數(shù)據(jù)是在內(nèi)存中,而不是在CACHE中?

當驅(qū)動程序準備讀外設傳給內(nèi)存的數(shù)據(jù),在第13行驅(qū)動程序處理這些數(shù)據(jù)之前,必須使數(shù)據(jù)CACHE中對應于輸入緩沖區(qū)的那部分無效以消除這些包含過時內(nèi)容的條目?之后,驅(qū)動程序才能安全地處理從內(nèi)存中取來的輸入數(shù)據(jù)?

1: STATUS drvExample pBuf

2: void pBuf / 緩沖區(qū)指針 /

3: { /*

4: pBuf = cacheDMAMalloc BUF_SIZE

5: if pBuf == NULL

6: return ERROR /內(nèi)存分配失敗/

7: /其它初始化代碼和向發(fā)送緩沖區(qū)填數(shù)據(jù)/

8: CACHE_DMA_FLUSH pBuf BUF_SIZE

9: drvWrite pBuf /向外設發(fā)送數(shù)據(jù)/

10: …… / 其它代碼 /

11: drvWait /等待外設來的數(shù)據(jù)/

12: CACHE_DMA_INVALIDATE pBuf BUF_SIZE

13: / 處理外設來的數(shù)據(jù) /

14: cacheDMAFree pBuf /釋放內(nèi)存 /

15: return OK

16:}

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20069

    瀏覽量

    242884
  • 嵌入式
    +關注

    關注

    5175

    文章

    19983

    瀏覽量

    324526
  • 存儲器
    +關注

    關注

    39

    文章

    7693

    瀏覽量

    170075
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速緩沖存儲器部件結構及原理解析

    高速緩沖存儲器部件結構及原理解析 高速緩存 CACHE用途 設置 CPU 和 主存儲器之間,
    發(fā)表于 04-15 11:18 ?4956次閱讀

    低功耗的高性能四路組相聯(lián)CMOS高速緩沖存儲器

    低功耗的高性能四路組相聯(lián)CMOS高速緩沖存儲器
    發(fā)表于 01-19 21:22 ?12次下載

    高速緩沖存儲器的作用解析

    高速緩沖存儲器Cache)其原始意義是指存取速度比一般隨機存取記憶體(RAM)來得快的一種RAM,一般而言它不像系統(tǒng)主記憶體那樣使用DRAM技術
    發(fā)表于 11-15 09:50 ?7852次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>緩沖存儲器</b>的作用解析

    高速緩沖存儲器的特點解說

    高速緩沖存儲器是存在于主存與CPU之間的一級存儲器, 由靜態(tài)存儲芯片(SRAM)組成,容量比較小但速度比主存高得多, 接近于CPU的速度。
    發(fā)表于 11-15 10:08 ?1.1w次閱讀

    高速緩沖存儲器電腦硬件的位置分析

    高速緩沖存儲器通常由高速存儲器、聯(lián)想存儲器、替換邏輯電路和相應的控制線路組成。在有高速
    發(fā)表于 11-15 10:38 ?4414次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>緩沖存儲器</b><b class='flag-5'>在</b>電腦硬件<b class='flag-5'>中</b>的位置分析

    高速緩沖存儲器的作用是什么_有什么特點

    高速緩沖存儲器Cache)其原始意義是指存取速度比一般隨機存取記憶體(RAM)來得快的一種RAM,一般而言它不像系統(tǒng)主記憶體那樣使用DRAM技術
    發(fā)表于 12-06 15:26 ?2.2w次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>緩沖存儲器</b>的作用是什么_有什么特點

    高速緩沖存儲器基礎知識詳細介紹

    高速緩沖存儲器Cache)其原始意義是指存取速度比一般隨機存取記憶體(RAM)來得快的一種RAM基于緩存的存儲器層次結構行之有效,是因為較慢的存儲
    發(fā)表于 12-06 17:35 ?1.1w次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>緩沖存儲器</b>基礎知識詳細介紹

    介紹 TMS320C64x 多極高速緩沖存儲器

    TMS320C64x+網(wǎng)絡課程5——多極高速緩沖存儲器,包cache的概念,cache miss的一些類型以及關于cache的使用優(yōu)化。此網(wǎng)
    的頭像 發(fā)表于 06-26 13:00 ?4373次閱讀
    介紹 TMS320C64x 多極<b class='flag-5'>高速</b><b class='flag-5'>緩沖存儲器</b>

    高速緩沖存儲器Cache的原理、設計及實現(xiàn)

    既可以以較快速度存取SRAM的數(shù)據(jù),又不使系統(tǒng)成本上升過高,這就是Cache法。還有一種方法,采用新型存儲器。目前,一般采用第3種方法。它是PC
    發(fā)表于 04-02 14:38 ?3008次閱讀

    EE-271: 高速緩沖存儲器Blackfin?處理的應用

    EE-271: 高速緩沖存儲器Blackfin?處理的應用
    發(fā)表于 03-21 07:50 ?8次下載
    EE-271: <b class='flag-5'>高速</b><b class='flag-5'>緩沖存儲器</b><b class='flag-5'>在</b>Blackfin?處理<b class='flag-5'>器</b><b class='flag-5'>中</b>的應用

    高速緩沖存儲器有什么作用

    技術實現(xiàn),而不是像系統(tǒng)主存那樣使用動態(tài)隨機存儲器(DRAM)技術。SRAM具有訪問速度快但成本較高的特點,這使得高速
    的頭像 發(fā)表于 09-10 14:09 ?3724次閱讀

    高速緩沖存儲器與內(nèi)存的區(qū)別

    高速緩沖存儲器Cache)與內(nèi)存(Memory)計算機體系結構扮演著至關重要的角色,它們之間存在顯著的區(qū)別。以下將從定義、功能、
    的頭像 發(fā)表于 09-10 14:12 ?3739次閱讀

    高速緩沖存儲器的基本組成和工作原理

    高速緩沖存儲器Cache)的工作原理,是基于計算機程序和數(shù)據(jù)訪問的局部性原理,即程序執(zhí)行過程,對數(shù)據(jù)的訪問往往呈現(xiàn)出時間和空間的局部性
    的頭像 發(fā)表于 09-10 14:14 ?1753次閱讀

    高速緩沖存儲器是內(nèi)存還是外存,高速緩沖存儲器是為了解決什么

    高速緩沖存儲器Cache)是內(nèi)存的一種特殊形式,但它與通常所說的主存儲器(RAM)有所不同。計算機
    的頭像 發(fā)表于 01-29 11:48 ?2307次閱讀

    EE-271: 高速緩沖存儲器Blackfin處理的應用

    電子發(fā)燒友網(wǎng)站提供《EE-271: 高速緩沖存儲器Blackfin處理的應用.pdf》資料免費下載
    發(fā)表于 01-07 14:18 ?0次下載
    EE-271: <b class='flag-5'>高速</b><b class='flag-5'>緩沖存儲器</b><b class='flag-5'>在</b>Blackfin處理<b class='flag-5'>器</b><b class='flag-5'>中</b>的應用