chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DSP處理器上并行實(shí)現(xiàn)ATR算法

454398 ? 來源:羅姆半導(dǎo)體社區(qū) ? 作者:羅姆半導(dǎo)體社區(qū) ? 2022-12-20 18:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:羅姆半導(dǎo)體社區(qū)

自動(dòng)目標(biāo)識別(ATR)算法通常包括自動(dòng)地對目標(biāo)進(jìn)行檢測、跟蹤、識別和選擇攻擊點(diǎn)等算法。戰(zhàn)場環(huán)境的復(fù)雜性和目標(biāo)類型的不斷增長使ATR算法的運(yùn)算量越來越大,因此ATR算法對微處理器的處理能力提出了更高的要求。由于通用數(shù)字信號處理芯片能夠通過編程實(shí)現(xiàn)各種復(fù)雜的運(yùn)算,處理精度高,具有較大的靈活性,而且尺寸小、功耗低、速度快,所以一般選擇DSP芯片作為微處理器來實(shí)現(xiàn)ATR算法的工程化和實(shí)用化。

為了保證在DSP處理器上實(shí)時(shí)地實(shí)現(xiàn)ATR算法,用算法并行化技術(shù)。算法并行化處理的三要素是:①并行體系結(jié)構(gòu);②并行軟件系統(tǒng);③并行算法。并行體系結(jié)構(gòu)是算法并行化的硬件基礎(chǔ),并行算法都是針對特定的并行體系結(jié)構(gòu)開發(fā)的并行程序。根據(jù)DSP處理器的數(shù)目,ATR算法的并行實(shí)現(xiàn)可以分為處理器間并行和處理器內(nèi)并行。處理器間并行是指多個(gè)DSP處理器以某種方式連接起來的多處理器并行系統(tǒng),ATR算法在多個(gè)處理器上并行招待。

根據(jù)處理器使用存儲器的情況,多處理器并行系統(tǒng)又可分為共享存儲器多處理器并行系統(tǒng)和分布式多處理器并行系統(tǒng)。處理器內(nèi)并行是指在單個(gè)DSP處理器內(nèi)通過多個(gè)功能單元的指令級并行(ILP)來實(shí)現(xiàn)ATR算法的并行化。本文分別對在共享存儲器多處理器并行系統(tǒng)、分布式多處理器并行系統(tǒng)和指令級并行DSP處理器上并行實(shí)現(xiàn)ATR算法進(jìn)行了探討。

1 在共享存儲器多處理并行系統(tǒng)上實(shí)現(xiàn)ATR算法

在共享存儲器多處理器并行系統(tǒng)中,各個(gè)處理器通過共享總線對所有的存儲器進(jìn)行操作,實(shí)現(xiàn)各個(gè)處理器之間的數(shù)據(jù)通信。而在任一時(shí)刻,只允許一個(gè)處理器對共享總線進(jìn)行操作。所以處理器對存儲器進(jìn)行讀/寫操作時(shí)就必須先獲得對共享總線的控制權(quán),這通過總線仲裁電路實(shí)現(xiàn)。然而,由于所有的處理器只能通過一條共享總線對存儲器進(jìn)行訪問,這在處理器數(shù)目比較多或者處理器之間頻繁交換數(shù)據(jù)的情況下容易引起總線沖突和等待而降低整個(gè)并行系統(tǒng)的運(yùn)行速度。共享存儲器多處理器并行系統(tǒng)的優(yōu)點(diǎn)是結(jié)構(gòu)簡單,當(dāng)處理器的數(shù)目較少時(shí),可以達(dá)到較高的加速比。 ADSP2106x處理器支持最為常用的共享存儲器多處理器并行系統(tǒng),組成多處理器系統(tǒng)的每一片ADSP2106x的片內(nèi)存儲器統(tǒng)一編址,任一ADSP2106x可以訪問其它任何一片ADSP2106x的片內(nèi)存儲器。由于片內(nèi)SRAM為雙口存儲器,因而這種訪問并不中斷被訪問處理器的正常工作。每個(gè)處理器片內(nèi)SRAM既是該處理器的局部存儲器,又是共享存儲器的部分。在不增加輔助電容的情況下,通過外部總線接口直接相連的處理器數(shù)量最多為6個(gè)。由于每個(gè)處理器的工作程序放在其片內(nèi)的雙口SRAM中,因此各個(gè)處理器可以實(shí)現(xiàn)并行處理,這是ADSP2106x的存儲器結(jié)構(gòu)所決定的。 ATR算法在共享存儲器多處理器并行系統(tǒng)中實(shí)現(xiàn)時(shí),在編寫并行算法程序方面應(yīng)當(dāng)重點(diǎn)考慮的問題包括: (1)均衡地把任務(wù)分配給各個(gè)處理器 ATR算法在共享存儲器多處理器并行系統(tǒng)中實(shí)現(xiàn)任務(wù)級并行,因此必須把ATR算法劃分為計(jì)算量均衡的多個(gè)任務(wù),把各個(gè)任務(wù)分配給多個(gè)處理器,才能發(fā)揮多處理器并行系統(tǒng)的最大并行效率。 (2)盡量減少多處理器之間數(shù)據(jù)通信 由于多處理器只能通過一條共享總線對存儲器進(jìn)行訪問,這在多處理器之間頻繁交換數(shù)據(jù)的情況下容易引起總線競爭而降低整個(gè)并行系統(tǒng)的運(yùn)行速度。 (3)利用單個(gè)處理器的并行編程特性 充分應(yīng)用單個(gè)處理器的并行編程特性,有利于縮短各個(gè)處理器上任務(wù)的運(yùn)行時(shí)間。例如,ADSP2106x的32位浮點(diǎn)運(yùn)算單元包含一個(gè)乘法器、一個(gè)加法器和移位邏輯電路,它們并行工作;比特倒轉(zhuǎn)尋址在傅立葉變換運(yùn)算時(shí)非常有用;循環(huán)尋址在作卷積、數(shù)字濾波運(yùn)算時(shí)經(jīng)常用到等。

2 在分布式多處理器并行系統(tǒng)上實(shí)現(xiàn)ATR算法

在分布式多處理器并行系統(tǒng)中,多處理器有各自獨(dú)立的存儲器,多個(gè)處理器通過通信口相連構(gòu)成分布式多處理器并行系統(tǒng)。分布式多處理器并行系統(tǒng)的加速比和處理器的數(shù)目呈線性關(guān)系,所以只要增加處理器的數(shù)目,分布式多處理器并行系統(tǒng)的處理能力就能夠成比例地增加。分布式多處理器比較適合于構(gòu)成大規(guī)模并行系統(tǒng)。

目前,計(jì)算量過大仍然是制約許多有效的ATR算法實(shí)時(shí)實(shí)現(xiàn)的個(gè)主要因素。ATR算法在分布式多處理器并行系統(tǒng)上實(shí)時(shí)實(shí)現(xiàn)是一個(gè)很有潛力的研究領(lǐng)域,特別在地基和天基雷達(dá)信號處理系統(tǒng)中有廣闊的應(yīng)用前景。分布式多處理器并行系統(tǒng)的連接方式有線形、樹形、星形、網(wǎng)孔和超立方體結(jié)構(gòu)等。樹形和星形網(wǎng)絡(luò)的優(yōu)點(diǎn)是網(wǎng)絡(luò)管理容易、數(shù)據(jù)通信進(jìn)尋徑簡單;缺點(diǎn)是樹形網(wǎng)絡(luò)的根節(jié)點(diǎn)處理器和星形網(wǎng)絡(luò)的中央節(jié)點(diǎn)處理器的輸入/輸出吞吐量大,易造成通信瓶頸。所以樹形和星形網(wǎng)絡(luò)不適合ATR算法各個(gè)任務(wù)數(shù)據(jù)通信量較大的應(yīng)用場合。

在分布式多處理器并行系統(tǒng)中并行實(shí)現(xiàn)ATR算法目前還處于研究的初始階段,在編寫并行算法程序應(yīng)當(dāng)重點(diǎn)考慮兩個(gè)方面: (1)各處理器任務(wù)的均衡分配 在分布式多處理器并行系統(tǒng)中處理器的數(shù)目通常較多,只有合理地對眾多的處理器均衡地分配任務(wù),才能最大地發(fā)揮并行系統(tǒng)的總體性能,提高并行系統(tǒng)的加速比。 (2)處理器節(jié)點(diǎn)間的高效通信 在分布式多處理器并行系統(tǒng)中數(shù)據(jù)通信都是點(diǎn)對點(diǎn)通信。即兩個(gè)相鄰的處理器之間通過通信口通信。因此需要合理安排各個(gè)處理器節(jié)點(diǎn)在網(wǎng)絡(luò)結(jié)構(gòu)中的位置,盡可能地縮短處理器節(jié)點(diǎn)間的通信路徑長度,從而實(shí)現(xiàn)處理器節(jié)點(diǎn)間的高效數(shù)據(jù)通信。

3 在指令級并行DSP處理器上實(shí)現(xiàn)ATR算法

在單片DSP處理器內(nèi)通過多個(gè)功能單元的指令級并行(ILP)實(shí)現(xiàn)ATR算法的并行化處理,目前適合ATR算法實(shí)時(shí)處理的指令級并行芯片是TI公司的TMS320C6x系列DSP。TMS320C6x系列DSP處理器是第一個(gè)使用超長指令字(VLIW)體系結(jié)構(gòu)的數(shù)字信號處理芯片。下面以TMS320C62x定點(diǎn)系列DSP為例說明指令級并行的原理和ATR并行算法軟件開發(fā)方法。內(nèi)核中的8個(gè)功能單元可以完全并行運(yùn)行,功能單元執(zhí)行邏輯、位移、乘法、加法和數(shù)據(jù)尋址等操作。內(nèi)核采用VLIW體系結(jié)構(gòu),單指令字長32位,取指令、指令分配和指令譯碼單元每周期可以從程序存儲器傳遞8條指令到功能單元。這8條指令組成一個(gè)指令包,總字長為256位。芯片內(nèi)部設(shè)置了專門的指令分配模塊,可以將每個(gè)256位的指令分配到8個(gè)功能單元中,并由8個(gè)功能單元并行運(yùn)行。TMS320C62x芯片的最高時(shí)鐘頻率可以達(dá)到200MHz。當(dāng)8個(gè)功能單元同時(shí)運(yùn)行時(shí),該芯片的處理能力高達(dá)1600MIPS。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20170

    瀏覽量

    248005
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    559

    文章

    8220

    瀏覽量

    364367
  • atr
    atr
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    1379
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    MD5信息摘要算法實(shí)現(xiàn)二(基于蜂鳥E203協(xié)處理器

    本設(shè)計(jì)首先根據(jù)MD5協(xié)處理器的功能設(shè)計(jì)MD5算法IP核,軟件部分使用串口程序助手進(jìn)行64位加解密結(jié)果的輸出,E203內(nèi)核根據(jù)地址取出對應(yīng)的數(shù)據(jù),使用相關(guān)的指令進(jìn)行傳輸顯示。通過NICE接口將MD5協(xié)
    發(fā)表于 10-30 07:54

    AES加解密算法邏輯實(shí)現(xiàn)及其在蜂鳥E203SoC的應(yīng)用介紹

    這次分享我們會簡要介紹AES加解密算法的邏輯實(shí)現(xiàn),以及如何將AES算法做成硬件協(xié)處理器集成在蜂鳥E203 SoC。 AES
    發(fā)表于 10-29 07:29

    Analog Devices Inc. ADSP1802 SHARC?處理器數(shù)據(jù)手冊

    Analog Devices ADSP1802 SHARC^?^ 處理器是采用ADI Super Harvard架構(gòu)單芯片計(jì)算機(jī)(SHARC)的數(shù)字信號處理器(DSP)。ADSP1802 DS
    的頭像 發(fā)表于 05-29 14:36 ?828次閱讀
    Analog Devices Inc. ADSP1802 SHARC?<b class='flag-5'>處理器</b>數(shù)據(jù)手冊

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP

    HXS320F28027數(shù)字信號處理器(32位RISC-V DSP)HXS320F28027是中科昊芯(Haawking)基于自主研發(fā)的H28x內(nèi)核推出的32位定點(diǎn)RISC-V DSP架構(gòu)數(shù)字信號
    發(fā)表于 05-21 10:21

    異形拼接處理器可以實(shí)現(xiàn)的效果

    異形拼接處理器可以實(shí)現(xiàn)的效果非常多樣化和創(chuàng)新,以下是對其可實(shí)現(xiàn)效果的進(jìn)一步補(bǔ)充: 一、創(chuàng)意拼接顯示 1、任意角度拼接:異形拼接處理器支持0~360度任意角度的拼接顯示,使得顯示屏可以以
    的頭像 發(fā)表于 03-21 12:39 ?538次閱讀
    異形拼接<b class='flag-5'>處理器</b>可以<b class='flag-5'>實(shí)現(xiàn)</b>的效果

    選擇DSP處理器ADSP-2101與DSP16A的注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《選擇DSP處理器ADSP-2101與DSP16A的注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 01-14 15:28 ?0次下載
    選擇<b class='flag-5'>DSP</b><b class='flag-5'>處理器</b>ADSP-2101與<b class='flag-5'>DSP</b>16A的注意事項(xiàng)

    AN-400:選擇DSP處理器的注意事項(xiàng)--為什么選擇ADSP-2181

    電子發(fā)燒友網(wǎng)站提供《AN-400:選擇DSP處理器的注意事項(xiàng)--為什么選擇ADSP-2181.pdf》資料免費(fèi)下載
    發(fā)表于 01-13 18:05 ?0次下載
    AN-400:選擇<b class='flag-5'>DSP</b><b class='flag-5'>處理器</b>的注意事項(xiàng)--為什么選擇ADSP-2181

    EE-241:SHARC DSP到TigerSHARC處理器代碼移植指南

    電子發(fā)燒友網(wǎng)站提供《EE-241:SHARC DSP到TigerSHARC處理器代碼移植指南.pdf》資料免費(fèi)下載
    發(fā)表于 01-13 15:35 ?0次下載
    EE-241:SHARC <b class='flag-5'>DSP</b>到TigerSHARC<b class='flag-5'>處理器</b>代碼移植指南

    EE-259:AD7865并行ADC與ADSP-21161 SHARC處理器接口

    電子發(fā)燒友網(wǎng)站提供《EE-259:AD7865并行ADC與ADSP-21161 SHARC處理器接口.pdf》資料免費(fèi)下載
    發(fā)表于 01-08 14:45 ?0次下載
    EE-259:AD7865<b class='flag-5'>并行</b>ADC與ADSP-21161 SHARC<b class='flag-5'>處理器</b>接口

    EE-284:在ADSP-21160 SHARC處理器實(shí)現(xiàn)覆蓋

    電子發(fā)燒友網(wǎng)站提供《EE-284:在ADSP-21160 SHARC處理器實(shí)現(xiàn)覆蓋.pdf》資料免費(fèi)下載
    發(fā)表于 01-06 16:14 ?0次下載
    EE-284:在ADSP-21160 SHARC<b class='flag-5'>處理器</b><b class='flag-5'>上</b><b class='flag-5'>實(shí)現(xiàn)</b>覆蓋

    EE-220:將外部存儲與第三代SHARC處理器并行端口配合使用

    電子發(fā)燒友網(wǎng)站提供《EE-220:將外部存儲與第三代SHARC處理器并行端口配合使用.pdf》資料免費(fèi)下載
    發(fā)表于 01-06 16:12 ?0次下載
    EE-220:將外部存儲<b class='flag-5'>器</b>與第三代SHARC<b class='flag-5'>處理器</b>和<b class='flag-5'>并行</b>端口配合使用

    AN-813: ADSP-BF533/ADSP-BF561 Blackfin處理器與高速并行ADC接口

    電子發(fā)燒友網(wǎng)站提供《AN-813: ADSP-BF533/ADSP-BF561 Blackfin處理器與高速并行ADC接口.pdf》資料免費(fèi)下載
    發(fā)表于 01-06 14:36 ?0次下載
    AN-813: ADSP-BF533/ADSP-BF561 Blackfin<b class='flag-5'>處理器</b>與高速<b class='flag-5'>并行</b>ADC接口

    EE-295:在SHARC處理器實(shí)現(xiàn)延遲塊

    電子發(fā)燒友網(wǎng)站提供《EE-295:在SHARC處理器實(shí)現(xiàn)延遲塊.pdf》資料免費(fèi)下載
    發(fā)表于 01-06 14:34 ?0次下載
    EE-295:在SHARC<b class='flag-5'>處理器</b><b class='flag-5'>上</b><b class='flag-5'>實(shí)現(xiàn)</b>延遲塊

    EE-260:AD7865并行ADC與ADSP-2136x SHARC處理器接口

    電子發(fā)燒友網(wǎng)站提供《EE-260:AD7865并行ADC與ADSP-2136x SHARC處理器接口.pdf》資料免費(fèi)下載
    發(fā)表于 01-06 14:24 ?0次下載
    EE-260:AD7865<b class='flag-5'>并行</b>ADC與ADSP-2136x SHARC<b class='flag-5'>處理器</b>接口

    EE-267:在SISD和SIMD SHARC處理器實(shí)現(xiàn)就地FFT

    電子發(fā)燒友網(wǎng)站提供《EE-267:在SISD和SIMD SHARC處理器實(shí)現(xiàn)就地FFT.pdf》資料免費(fèi)下載
    發(fā)表于 01-05 09:54 ?0次下載
    EE-267:在SISD和SIMD SHARC<b class='flag-5'>處理器</b><b class='flag-5'>上</b><b class='flag-5'>實(shí)現(xiàn)</b>就地FFT