chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

串行外圍接口簡介

嵌入式星球 ? 2020-10-09 14:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

幾十年來使用的三種最常見的多線串行數(shù)據(jù)傳輸格式是I2CUART和SPI。本文著眼于串行外設(shè)接口(SPI)總線,該總線已擺脫了顯式的標準化,因此在實現(xiàn)協(xié)議之前,請始終檢查要使用的集成電路的數(shù)據(jù)表。

能力和特點

串行外圍設(shè)備接口總線使用四個數(shù)據(jù)線在主設(shè)備和從設(shè)備之間提供全雙工同步通信。

基本主從配置

串行外設(shè)接口允許將數(shù)據(jù)位從主設(shè)備移出到從設(shè)備中,同時,還可以將位從從設(shè)備移出到主設(shè)備中。



動畫1顯示了數(shù)據(jù)從microchipA移入microchip B,又從Microchip B移入MicrochipA。

動畫2顯示了兩個微芯片之間SPI事務(wù)的虛擬4通道示波器軌跡。由馬克·休斯(Mark Hughes)用Mathematica創(chuàng)建

由于SPI尚未標準化,因此可能會遇到先傳輸最高有效位(MSb)或最低有效位(LSb)的情況。檢查設(shè)備的數(shù)據(jù)表并相應(yīng)地設(shè)置數(shù)據(jù)處理例程。如果您使用的是Arduino,則可以參考此頁面以獲取有關(guān)配置SPI端口的信息。

時鐘極性和相位

時鐘轉(zhuǎn)換控制數(shù)據(jù)的移位和采樣。SPI具有四種模式(0、1、2、3),分別對應(yīng)四種可能的時鐘配置。


時鐘周期的上升沿采樣的位在時鐘周期的下降沿移出,反之亦然。

當(dāng)從選擇線被驅(qū)動至邏輯低電平(從選擇通常為低電平有效信號)時,每個事務(wù)開始。從選擇線,數(shù)據(jù)線和時鐘線之間的確切關(guān)系取決于如何配置時鐘極性(CPOL)和時鐘相位(CPHA)。
在時鐘極性不變的情況下(即,當(dāng)從器件選擇轉(zhuǎn)換為邏輯低電平時,時鐘處于邏輯低電平):

  • 模式0:配置時鐘相位,以便在時鐘脈沖的上升沿采樣數(shù)據(jù),并在時鐘脈沖的下降沿移出數(shù)據(jù)。這對應(yīng)于上圖中的第一個藍色時鐘軌跡。注意,數(shù)據(jù)必須在時鐘的第一個上升沿之前可用。

  • 模式1:配置時鐘相位,以便在時鐘脈沖的下降沿采樣數(shù)據(jù),并在時鐘脈沖的上升沿移出數(shù)據(jù)。這對應(yīng)于上圖中的第二條藍色時鐘軌跡。

在時鐘極性反轉(zhuǎn)的情況下(即,當(dāng)從器件選擇轉(zhuǎn)換為邏輯低電平時,時鐘處于邏輯高電平):

  • 模式2:配置時鐘相位,以便在時鐘脈沖的下降沿采樣數(shù)據(jù),并在時鐘脈沖的上升沿移出數(shù)據(jù)。這對應(yīng)于上圖中的第一個橙色時鐘軌跡。注意,數(shù)據(jù)必須在時鐘的第一個下降沿之前可用。

  • 模式3:配置時鐘相位,以便在時鐘脈沖的上升沿采樣數(shù)據(jù),并在時鐘脈沖的下降沿移出數(shù)據(jù)。這對應(yīng)于上圖中的第二個橙色時鐘軌跡。


關(guān)鍵參數(shù)


CLK:串行時鐘。由主設(shè)備控制。每個時鐘周期都會移出一個新的數(shù)據(jù)位。
SSN:從機選擇(“ N”將其標識為低電平有效信號)。由主設(shè)備控制。激活的從設(shè)備選擇線指示主機正在向相應(yīng)的從設(shè)備發(fā)送數(shù)據(jù)或從其請求數(shù)據(jù)。
MOSI:主輸出?從輸入。數(shù)據(jù)離開主設(shè)備并進入從設(shè)備。芯片A上的MOSI線連接到芯片B上的MOSI線。
MISO:主機輸入?從機輸出。數(shù)據(jù)離開從設(shè)備并進入主設(shè)備(或以菊花鏈配置的另一個從設(shè)備;請參閱下一節(jié))。芯片A上的MISO線連接到芯片B上的MISO線。
CPOL:時鐘極性。這支配時鐘信號的初始邏輯狀態(tài)。有關(guān)更多信息,請參考上一節(jié)。
CPHA:時鐘相位。這支配了數(shù)據(jù)轉(zhuǎn)換和時鐘轉(zhuǎn)換之間的關(guān)系。有關(guān)更多信息,請參考上一節(jié)。

從選擇和菊花鏈
多從選擇配置

在標準的SPI安排中,主設(shè)備可以通過啟用設(shè)備(即,將相應(yīng)設(shè)備的從選擇線設(shè)置為邏輯低電平)向共享公共數(shù)據(jù)線的單個設(shè)備寫入數(shù)據(jù)或向其請求數(shù)據(jù)。注意不要同時啟用多個從站,因為返回到主站的數(shù)據(jù)將由于MISO線之間的驅(qū)動程序爭用而損壞。某些應(yīng)用程序不需要將數(shù)據(jù)返回給主服務(wù)器;在這種情況下,如果主機希望將相同的數(shù)據(jù)發(fā)送到多個從機,則可以同時尋址多個從機。



在多從站選擇配置中,每個從站都需要來自主站的唯一從站選擇線。如果主站沒有足夠的I / O引腳來滿足所需數(shù)量的從站,則可以通過合并解碼器/多路分解器來實現(xiàn)I / O擴展,例如74HC(T)238(PDF)(3至8行)解碼器/解復(fù)用器)。

菊花鏈配置

在此配置中,數(shù)據(jù)從一臺設(shè)備移動到另一臺設(shè)備。最終的從設(shè)備可以將數(shù)據(jù)返回給主設(shè)備。



在菊花鏈配置中,所有從機共享一條公共的從機選擇線。數(shù)據(jù)從主機轉(zhuǎn)移到第一個從機,然后從第一個從機轉(zhuǎn)移到第二個,依此類推。數(shù)據(jù)沿線級聯(lián)直至該系列中的最后一個從機,然后可以使用其MISO線將數(shù)據(jù)發(fā)送到主設(shè)備。
這種配置非常適合節(jié)日期間流行的可單獨尋址的LED燈串。

結(jié)論

串行外設(shè)接口已經(jīng)存在了數(shù)十年,沒有理由期望它會很快消失。雖然I 2 C和UART可能會更受歡迎,但SPI是一種通用且直接的串行通信接口,非常適合某些應(yīng)用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1836

    瀏覽量

    98685
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標準以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?2464次閱讀
    FPGA與高速ADC<b class='flag-5'>接口</b><b class='flag-5'>簡介</b>

    智多晶XSBERT讓高速串行接口調(diào)試化繁為簡

    高速串行接口(如PCIe、以太網(wǎng)、HDMI等)是芯片設(shè)計的“高速公路”,但調(diào)試過程卻常讓人抓狂——信號質(zhì)量差、誤碼率高、眼圖模糊……耗時耗力的測試流程,是否讓你無數(shù)次想對屏幕喊“太難了”?
    的頭像 發(fā)表于 05-30 14:30 ?680次閱讀
    智多晶XSBERT讓高速<b class='flag-5'>串行</b><b class='flag-5'>接口</b>調(diào)試化繁為簡

    MAX9249多媒體串行鏈路串行器,帶有LVDS系統(tǒng)接口技術(shù)手冊

    MAX9249串行器帶有LVDS系統(tǒng)接口,采用Maxim吉比特多媒體串行鏈路(GMSL)技術(shù)。MAX9249串行器與GMSL解串器配合使用,構(gòu)成完整的數(shù)字
    的頭像 發(fā)表于 05-28 16:43 ?546次閱讀
    MAX9249多媒體<b class='flag-5'>串行</b>鏈路<b class='flag-5'>串行</b>器,帶有LVDS系統(tǒng)<b class='flag-5'>接口</b>技術(shù)手冊

    MAX9268多媒體串行鏈路解串器,具有LVDS系統(tǒng)接口技術(shù)手冊

    MAX9268解串器采用Maxim吉比特多媒體串行鏈路(GMSL)技術(shù),具有LVDS系統(tǒng)接口,可有效減少引腳數(shù)、縮小封裝面積,器件可以與任意一款GMSL串行器配合使用,構(gòu)成完整的數(shù)字串行
    的頭像 發(fā)表于 05-28 16:38 ?591次閱讀
    MAX9268多媒體<b class='flag-5'>串行</b>鏈路解串器,具有LVDS系統(tǒng)<b class='flag-5'>接口</b>技術(shù)手冊

    MAX9265 HDCP吉比特多媒體串行鏈路串行器,帶有LVDS系統(tǒng)接口技術(shù)手冊

    MAX9265吉比特多媒體串行鏈路(GMSL)串行器具有LVDS系統(tǒng)接口和寬帶數(shù)字內(nèi)容保護(HDCP)加密,用于DVD和Blu-ray?視頻及音頻數(shù)據(jù)的內(nèi)容保護。串行器可配合任何HDC
    的頭像 發(fā)表于 05-28 16:12 ?512次閱讀
    MAX9265 HDCP吉比特多媒體<b class='flag-5'>串行</b>鏈路<b class='flag-5'>串行</b>器,帶有LVDS系統(tǒng)<b class='flag-5'>接口</b>技術(shù)手冊

    MAX9266 HDCP多媒體串行鏈路解串器,帶有LVDS系統(tǒng)接口技術(shù)手冊

    MAX9266多媒體串行鏈路(GMSL)解串器帶有LVDS系統(tǒng)接口和寬帶數(shù)字內(nèi)容保護(HDCP)加密,用于DVD和Blu-ray?視頻及音頻數(shù)據(jù)保護。該款解串器配合任何HDCP-GMSL串行器,構(gòu)成數(shù)字
    的頭像 發(fā)表于 05-28 16:05 ?686次閱讀
    MAX9266 HDCP多媒體<b class='flag-5'>串行</b>鏈路解串器,帶有LVDS系統(tǒng)<b class='flag-5'>接口</b>技術(shù)手冊

    單片機外圍電路設(shè)計 (第2版)

    內(nèi)容簡介本文檔從實用角度出發(fā),全面系統(tǒng)深入地闡述了MCS-51單片機及其兼容機外圍電路的設(shè)計與應(yīng)用。全書共10章。第1章至第3章分別介紹各種智能化/網(wǎng)絡(luò)化集成傳感器、傳感器系統(tǒng)的原理與應(yīng)用、數(shù)字IC
    發(fā)表于 04-18 16:16

    串行通信接口SPI與QSPI的區(qū)別

    在嵌入式系統(tǒng)的世界里,選擇正確的通信技術(shù)可以對項目的性能和可擴展性產(chǎn)生重大影響。讓我們比較兩個流行的串行通信接口:SPI(串行外設(shè)接口)和QSPI(四路SPI)。
    的頭像 發(fā)表于 04-09 15:24 ?2062次閱讀
    <b class='flag-5'>串行</b>通信<b class='flag-5'>接口</b>SPI與QSPI的區(qū)別

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內(nèi)存映射接口提供了三種樣式:AXI4、AXI3和AXI4-Lite。除了Native接口FIFO支持的應(yīng)用外,AXI F
    的頭像 發(fā)表于 03-17 10:31 ?1517次閱讀
    AXI<b class='flag-5'>接口</b>FIFO<b class='flag-5'>簡介</b>

    電容屏串行接口

    帝晶智慧屏電容屏串行接口
    的頭像 發(fā)表于 03-11 17:21 ?1536次閱讀

    SPI通信總線概述和Verilog實現(xiàn)

    SPI = Serial Peripheral Interface,是串行外圍設(shè)備接口,是一種高速,全雙工,同步的通信總線。
    的頭像 發(fā)表于 02-07 14:28 ?1744次閱讀
    SPI通信總線概述和Verilog實現(xiàn)

    串行接口的工作方式有幾種,串行接口的RXD1和TXD1是什么端口

    在數(shù)字通信領(lǐng)域,串行接口作為一種高效的數(shù)據(jù)傳輸方式,廣泛應(yīng)用于各種電子設(shè)備之間的數(shù)據(jù)交換。串行接口不僅具有結(jié)構(gòu)簡單、傳輸距離遠、抗干擾能力強等優(yōu)點,而且能夠支持多種工作方式,以適應(yīng)不同
    的頭像 發(fā)表于 01-29 16:51 ?1787次閱讀

    異步串行接口有哪些,異步串行接口為何需要波特率

    在現(xiàn)代電子通信領(lǐng)域,異步串行接口作為數(shù)據(jù)交換的一種基本方式,廣泛應(yīng)用于各種嵌入式系統(tǒng)、計算機設(shè)備以及遠程通信網(wǎng)絡(luò)中。本文將深入探討異步串行接口的主要類型,并解析為何波特率在異步
    的頭像 發(fā)表于 01-29 14:47 ?1364次閱讀

    TMS320C672x DSP串行外設(shè)接口(SPI)參考指南

    電子發(fā)燒友網(wǎng)站提供《TMS320C672x DSP串行外設(shè)接口(SPI)參考指南.pdf》資料免費下載
    發(fā)表于 12-17 16:09 ?0次下載
    TMS320C672x DSP<b class='flag-5'>串行</b>外設(shè)<b class='flag-5'>接口</b>(SPI)參考指南

    KeyStone架構(gòu)串行外設(shè)接口(SPI)手冊

    SPI(Serial Peripheral Interface)是一種高速、全雙工、同步的串行通信協(xié)議,它允許微控制器與一個或多個外圍設(shè)備進行通信。SPI通信通常使用四根線:SCK(時鐘線
    發(fā)表于 12-16 10:33 ?0次下載