chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用阻抗控制來管理PCB信號完整性

PCB打樣 ? 2020-10-09 21:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設(shè)計階段要注意阻抗控制,這一點(diǎn)很重要。阻抗控制涉及為PCB上的走線和傳輸線指定所需的阻抗。這對于高速信號尤其重要,并且可能會受到您的影響。基材,銅線寬度和布線。即使在布置好電路板并選擇了材料之后,您仍需要與合同制造商(CM)合作以實(shí)現(xiàn)最佳設(shè)計。

什么是阻抗控制及其重要性?

我確定您從學(xué)校記得,阻抗是電路中電阻和電抗的組合。有時,您需要為網(wǎng)絡(luò)或走線指定該阻抗以保持信號完整性。阻抗控制和匹配對于更快和更長的跟蹤運(yùn)行特別重要。

如果您的網(wǎng)需要進(jìn)行阻抗控制而不是進(jìn)行阻抗控制,那會發(fā)生什么?傳輸信號時,您需要終端阻抗與源阻抗和傳輸阻抗相匹配。這將允許最大量的信號功率發(fā)送到線路末端。如果傳輸或終端阻抗不匹配,則某些信號將被反射回跡線并使輸入信號失真。某些通信協(xié)議比其他協(xié)議可以承受更多的干擾和惡化,因此您需要了解特定信號的規(guī)格。

如果走線相對較短或低頻,則可能無需擔(dān)心阻抗控制。“相對較短”的經(jīng)驗(yàn)法則是,如果信號到達(dá)上升線末端花費(fèi)的時間超過信號上升時間的1?4,則需要對其進(jìn)行阻抗控制。在頻率方面,如果常規(guī)尺寸的電路板的頻率超過200 MHz,那么就該開始考慮阻抗匹配了。

什么影響阻抗匹配?

現(xiàn)在我們知道了阻抗控制的重要性,但是如何實(shí)際改變走線的阻抗呢?您可以更改兩個用于阻抗控制的變量:(1)基板材料和布局,以及(2)銅的寬度和走線。

以前,當(dāng)我na著水果卷時,我只對草莓味感興趣。這告訴我材料很重要,PCB設(shè)計也沒什么不同。各種基板具有影響運(yùn)行阻抗的不同介電特性。層壓板,內(nèi)芯和預(yù)浸料之類的東西以及它們的厚度會改變走線的阻抗。如果您正在設(shè)計高速板,則需要仔細(xì)研究建議在您的頻率范圍內(nèi)使用哪種材料。

最重要的任務(wù)是保持基材均勻。這意味著,如果將玻璃纖維與樹脂一起使用,則需要確保其緊密編織,以使介電常數(shù)在整個區(qū)域內(nèi)保持規(guī)則。您還需要關(guān)注特定的材料特性例如熱膨脹系數(shù)(CTE)。當(dāng)你的PCB升溫在操作過程中,您的材料將會擴(kuò)展。介電層的厚度會直接影響阻抗,而高度的增加可能會使電路板超出規(guī)格范圍。

阻抗控制最明顯的原因是走線本身。通常,走線的寬度會隨著電介質(zhì)厚度的變化而變化,以實(shí)現(xiàn)正確的阻抗。然而,重要的不僅僅是銅的數(shù)量。跟蹤路由的位置也很重要。首先要檢查的是,跡線不會跨越相鄰層中的任何間隙?;迤矫嬷械拈g隙表示該區(qū)域上介電常數(shù)的顯著差異,這將干擾阻抗控制。

在信號層的至少一側(cè),您將需要堅固的電源或接地平面。單端跟蹤仍具有返回其原點(diǎn)的返回路徑,該路徑試圖直接在運(yùn)行下面進(jìn)行跟蹤。實(shí)心平面將使該電流環(huán)路像差分對一樣遵循原始軌跡,并減少其對阻抗的影響。說起差分對,確認(rèn)它們的走線距離很近并且長度盡可能匹配。

阻抗控制制造

設(shè)計完理想的PCB之后,您可以完全放心地將其發(fā)送到CM,以確??梢詫?shí)現(xiàn)您的設(shè)計意圖,對嗎?也許。一些廠商會幫你帶有阻抗控制,但前提是您提供了正確的信息。您仍然需要注意材料以確保一切都在內(nèi)部公差。

許多制造商允許您執(zhí)行以下兩項操作之一:指定介電材料,厚度和銅寬度,或指定所需的阻抗。如果您想自己進(jìn)行所有計算,我相信您的CM不會抱怨。只要確保您做對了。否則,您可以讓您的CM知道您想要的阻抗,它們會改變基板和走線,從而達(dá)到您的要求。只需確保在進(jìn)行更改后再次檢查即可,以確保沒有其他影響。

在指定材料時,請記住,有些東西是標(biāo)準(zhǔn)尺寸的,所有輸入都具有自己的公差。例如,FR4的介電常數(shù)在單批中會發(fā)生很大變化。如果您需要更可靠的產(chǎn)品,則應(yīng)考慮使用更高的高速特定材料。更改某些層或材料的厚度比其他層或材料更容易。在開始設(shè)計無法構(gòu)建的內(nèi)容之前,請務(wù)必檢查與CM的通信并了解其優(yōu)勢和局限性。

無論您要處理美味的果味小吃還是電路板,完整性都至關(guān)重要。長或高速走線的阻抗控制將確保您的信號完整無缺,失真最小。您可以旋轉(zhuǎn)以實(shí)現(xiàn)此目的的兩個主要旋鈕是電介質(zhì)材料和厚度,以及銅線寬度和布線。當(dāng)涉及基材時,您的主要目標(biāo)是使它們盡可能均勻。對于走線,請確保至少在側(cè)面通過實(shí)心平面布線,避免出現(xiàn)間隙,并使差分對的長度保持相似。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4916

    瀏覽量

    94641
  • PCB線路板
    +關(guān)注

    關(guān)注

    10

    文章

    440

    瀏覽量

    21133
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2981

    瀏覽量

    23509
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3514

    瀏覽量

    6251
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計有什么技巧?高頻PCB設(shè)計布線技巧。高頻PCB布線需重點(diǎn)關(guān)注信號完整性、抗干擾能力及
    的頭像 發(fā)表于 11-21 09:23 ?377次閱讀
    高頻<b class='flag-5'>PCB</b>布線“避坑指南”:4大核心技巧讓<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>提升90%

    三環(huán)電容ESL對高頻信號完整性影響?

    三環(huán)電容的ESL(等效串聯(lián)電感)對高頻信號完整性具有顯著影響,主要體現(xiàn)在阻抗失配、諧振頻率降低、信號衰減與相位失真、諧振尖峰與噪聲耦合等方面,其影響機(jī)制及應(yīng)對措施如下: 一、ESL對高
    的頭像 發(fā)表于 11-03 16:14 ?404次閱讀
    三環(huán)電容ESL對高頻<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>影響?

    技術(shù)資訊 I 信號完整性阻抗匹配的關(guān)系

    本文要點(diǎn)PCB走線和IC走線中的阻抗控制主要著眼于預(yù)防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負(fù)載,同時避免其他信號完整性問題。使用集
    的頭像 發(fā)表于 09-05 15:19 ?5053次閱讀
    技術(shù)資訊 I <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>與<b class='flag-5'>阻抗</b>匹配的關(guān)系

    揭秘高頻PCB設(shè)計:體積表面電阻率測試儀如何確保信號完整性

    在高頻 PCB 的設(shè)計與應(yīng)用中,信號完整性是決定設(shè)備性能的核心,無論是通信基站、雷達(dá)系統(tǒng)還是高端電子設(shè)備,都依賴高頻 PCB信號的穩(wěn)定傳
    的頭像 發(fā)表于 08-29 09:22 ?517次閱讀
    揭秘高頻<b class='flag-5'>PCB</b>設(shè)計:體積表面電阻率測試儀如何確保<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    串?dāng)_如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計中的 EMI 控制” 系列的第六篇文章。本文將探討串?dāng)_如何影響信號完整性和 EMI,并討論在設(shè)計中解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?9751次閱讀
    串?dāng)_如何影響<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>和EMI

    什么是信號完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?1次下載

    了解信號完整性的基本原理

    ,設(shè)計人員必須注意電路板布局并使用適當(dāng)?shù)膶?dǎo)線和連接器,從而最大限度地減少反射、噪聲和串?dāng)_。此外,還必須了解傳輸線、阻抗、回波損耗和共振等基本原理。 本文將介紹討論信號完整性時使用的一些術(shù)語,以及設(shè)計人員需要考慮的問題,然后介紹
    的頭像 發(fā)表于 05-25 11:54 ?1136次閱讀
    了解<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的基本原理

    受控阻抗布線技術(shù)確保信號完整性

    核心要點(diǎn)受控阻抗布線通過匹配走線阻抗防止信號失真,從而保持信號完整性。高速
    的頭像 發(fā)表于 04-25 20:16 ?1150次閱讀
    受控<b class='flag-5'>阻抗</b>布線技術(shù)確保<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    信號完整性測試基礎(chǔ)知識

    在當(dāng)今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連
    的頭像 發(fā)表于 04-24 16:42 ?3782次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    信號完整性視角下,SMA插頭PCB連接的原理剖析

    信號完整性的視角審視,德索精密工業(yè)的SMA插頭在與PCB連接時,憑借合理的阻抗匹配、優(yōu)良的接地設(shè)計、高效的屏蔽設(shè)計以及可靠的接觸設(shè)計,全方位確保了
    的頭像 發(fā)表于 04-21 09:40 ?778次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>視角下,SMA插頭<b class='flag-5'>PCB</b>連接的原理剖析

    揭秘PCB阻抗控制:如何影響你的電子設(shè)備性能?

    ,作為影響信號傳輸質(zhì)量的關(guān)鍵因素之一,是高質(zhì)量電路板設(shè)計不可或缺的技術(shù)。 什么是PCB阻抗控制? PCB(Printed Circuit B
    的頭像 發(fā)表于 04-18 09:07 ?869次閱讀

    技術(shù)資訊 | 信號完整性測試基礎(chǔ)知識

    本文重點(diǎn)信號完整性測試需要從測試電路板和原型獲取實(shí)驗(yàn)數(shù)據(jù)并加以分析。在理想的工作流程中,還會仿真信號完整性指標(biāo),并將其與實(shí)際測量值進(jìn)行比較。信號
    的頭像 發(fā)表于 04-11 17:21 ?2076次閱讀
    技術(shù)資訊 | <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    高速 PCB 設(shè)計如何保證信號完整性?看這一文,7個技巧總結(jié),秒懂

    今天給大家分享的是:高速 PCB 設(shè)計主要是關(guān)于 4 個高速 PCB 設(shè)計常見術(shù)語和保證信號完整性的3 種常見技術(shù)介紹。一、高速 PCB 設(shè)
    發(fā)表于 03-28 13:39

    信號完整性優(yōu)化:捷多邦的5大核心技術(shù)

    完整性的5大核心因素,以及捷多邦如何通過先進(jìn)技術(shù)優(yōu)化這些因素,確保每一塊PCB都達(dá)到最佳性能。 1. 阻抗匹配與反射控制 阻抗不匹配是導(dǎo)致
    的頭像 發(fā)表于 03-21 17:32 ?695次閱讀

    揭秘PCB阻抗在高速信號傳輸中的重要

    ,對更高速度、更大功能和更緊湊設(shè)計的需求使得PCB阻抗的精確控制成為PCB設(shè)計和制造過程中至關(guān)重要的一環(huán)。理解和管理
    的頭像 發(fā)表于 02-27 09:24 ?801次閱讀