chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談FPGA設(shè)計(jì)的基本原則

454398 ? 2023-02-03 15:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、面積與速度的平衡互換原則

這里的面積指的是 FPGA 的芯片資源,包括邏輯資源和 I/O 資源等;這里的速度指的是 FPGA 工作的最高頻率(和 DSP 或者 ARM 不同,F(xiàn)PGA 設(shè)計(jì)的工作頻率是不固定的,而是和設(shè)計(jì)本身的延遲緊密相連)。 在實(shí)際設(shè)計(jì)中,使用最小的面積設(shè)計(jì)出最高的速度是每一個開發(fā)者追求的目標(biāo),但是“魚和熊掌不可兼得”,取舍之間展示了一個開發(fā)者的智慧。


1. 速度換面積

速度優(yōu)勢可以換取面積的節(jié)約。面積越小,就意味著可以用更低的成本來實(shí)現(xiàn)產(chǎn)品的功能。速度換面積的原則在一些較復(fù)雜的算法設(shè)計(jì)中常常會用到。在這些算法設(shè)計(jì)中,流水線設(shè)計(jì)常常是必須用到的技術(shù)。在流水線的設(shè)計(jì)中,這些被重復(fù)使用但是使用次數(shù)不同的模塊將會占用大量的 FPGA 資源。對 FPGA 的設(shè)計(jì)技術(shù)進(jìn)行改造,將被重復(fù)使用的算法模塊提煉出最小的復(fù)用單元,并利用這個最小的高速代替原設(shè)計(jì)中被重復(fù)使用但次數(shù)不同的模塊。當(dāng)然,在改造的過程中必然會增加一些其他的資源來實(shí)現(xiàn)這個代替的過程。但是只要速度具有優(yōu)勢,那么增加的這部分邏輯依然能夠?qū)崿F(xiàn)降低面積提高速度的目的。

可以看到,速度換面積的關(guān)鍵是高速基本單元的復(fù)用。

2、面積換速度

在這種方法中面積的復(fù)制可以換取速度的提高。支持的速度越高,就意味著可以實(shí)現(xiàn)更高的產(chǎn)品性能。一些注重產(chǎn)品性能的應(yīng)用領(lǐng)域可以采用并行處理技術(shù),實(shí)現(xiàn)面積換速度。

二。硬件可實(shí)現(xiàn)原則

FPGA 設(shè)計(jì)通常會使用 HDL 語言,比如 Verilog HDL 或者 VHDL。當(dāng)采用 HDL 語言來描述一個硬件電路功能的時候,一定要確保代碼描述的電路是硬件可實(shí)現(xiàn)的。

Verilog HDL 語言的語法與 C 語言很相似,但是它們之間有著本質(zhì)的區(qū)別。C 語言是基于過程的高級語言,編譯后可以在 CPU 上運(yùn)行。而 Verilog HDL 語言描述的本身就是硬件結(jié)構(gòu),編譯后是硬件電路。因此,有些語句在 C 語言的環(huán)境中應(yīng)用是沒有問題的,但是在 HDL 語言環(huán)境下就會導(dǎo)致結(jié)果不正確或者不理想。如:

for(i=0;i《16;i++)

DoSomething();

在 C 語言中運(yùn)行沒有任何問題,但是在 Verilog HDL 的環(huán)境下編譯就會導(dǎo)致綜合后的資源嚴(yán)重浪費(fèi)。

三、 同步設(shè)計(jì)原則

同步電路和異步電路是 FPGA 設(shè)計(jì)的兩種基本電路結(jié)構(gòu)形式。

異步電路的最大缺點(diǎn)是會產(chǎn)生毛刺。同步設(shè)計(jì)的核心電路是由各種觸發(fā)器構(gòu)成的。這類電路的任何輸出都是在某個時鐘的邊沿驅(qū)動觸發(fā)器產(chǎn)生的。所以,同步設(shè)計(jì)可以很好地避免毛刺的產(chǎn)生。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1654

    文章

    22273

    瀏覽量

    629877
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53499

    瀏覽量

    458491
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6063

    瀏覽量

    177407
  • 同步
    +關(guān)注

    關(guān)注

    0

    文章

    105

    瀏覽量

    19949
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    RESTful API設(shè)計(jì)原則: 構(gòu)建易用、可擴(kuò)展的API接口。

    一、理解REST架構(gòu)的核心約束 1.1 RESTful API的六大基本原則 Roy Fielding博士在其博士論文中定義了REST架構(gòu)的六大核心約束: 統(tǒng)一接口(Uniform
    的頭像 發(fā)表于 10-24 10:45 ?249次閱讀

    RESTful API設(shè)計(jì)原則: 構(gòu)建易用、可擴(kuò)展的API接口

    基本原則 Roy Fielding博士在其博士論文中定義了REST架構(gòu)的六大核心約束: 統(tǒng)一接口(Uniform Interface):確保API使用標(biāo)準(zhǔn)化的交互
    的頭像 發(fā)表于 10-20 13:45 ?286次閱讀

    電氣設(shè)計(jì)線號標(biāo)記規(guī)則

    在電氣工程設(shè)計(jì)中,線號標(biāo)記是保證系統(tǒng)可維護(hù)性和安全性的基礎(chǔ)工作。一套科學(xué)、規(guī)范的線號標(biāo)記規(guī)則不僅能提高施工效率,還能為后續(xù)的檢修、改造提供清晰指引。本文將系統(tǒng)介紹電氣設(shè)計(jì)中線號標(biāo)記的基本原則、常用
    的頭像 發(fā)表于 08-23 23:12 ?2425次閱讀
    電氣設(shè)計(jì)線號標(biāo)記規(guī)則

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下
    的頭像 發(fā)表于 05-28 19:34 ?1866次閱讀
    高速PCB布局/布線的<b class='flag-5'>原則</b>

    FPGA芯片選型的核心原則

    本文總結(jié)了FPGA選型的核心原則和流程,旨在為設(shè)計(jì)人員提供決策依據(jù),確保項(xiàng)目成功。
    的頭像 發(fā)表于 04-30 10:58 ?1146次閱讀

    知識點(diǎn)積累——什么是3W原則和20H原則?

    在繪制高速板卡時,經(jīng)常會聽到工程師們提到3W原則和20H原則,今天來和大伙簡單的聊一下這兩個原則! 3W原則3W原則概念:相鄰信號線的中心
    發(fā)表于 04-16 11:18

    無刷電機(jī)電調(diào)的基本原

    有關(guān)本文所談?wù)摰臒o刷電機(jī)內(nèi)容, 只涉及低速飛行類航模電調(diào)的小功率無傳感器應(yīng)用,講解的理論比較淺顯易懂 ,旨在讓初學(xué)者能夠?qū)o刷電機(jī)有一個比較快的認(rèn) 識,掌握基本原理和控制方法,可以在短時間內(nèi)達(dá)到
    發(fā)表于 03-17 19:57

    電子產(chǎn)品設(shè)計(jì)與調(diào)試

    1. ?電子設(shè)計(jì)的性質(zhì)與任務(wù) 2. ?設(shè)計(jì)的要求 3. ?電子產(chǎn)品研制的一般過程 4. ?電子設(shè)計(jì)與電子產(chǎn)品研制的差異 5. ?電子設(shè)計(jì)報告 6. ?電子電路系統(tǒng)設(shè)計(jì)的基本原則和內(nèi)容 7. ?電路設(shè)計(jì)的一般過程 8. ?元器件選擇 9. ?電路組裝與調(diào)試 等相關(guān)資料
    發(fā)表于 03-10 18:01 ?0次下載

    淺談直流有刷電機(jī)驅(qū)動及調(diào)速技術(shù)

    ,圖1 為 H 橋電機(jī)驅(qū)動 電路示意圖 : 圖1 H橋電機(jī)驅(qū)動電路示意圖 點(diǎn)擊下方附件查看全文*附件:20250307_淺談直流有刷電機(jī)驅(qū)動及調(diào)速技術(shù).docx
    發(fā)表于 03-07 15:24

    PCB板設(shè)計(jì)測試點(diǎn)的基本原則

    線路板PCB測試點(diǎn)設(shè)置的原則是確保測試的準(zhǔn)確性和高效性,同時避免對PCB板造成不必要的損害。以下是一些關(guān)鍵的設(shè)置原則: 1.測試點(diǎn)的分布?: 測試點(diǎn)應(yīng)均勻分布在PCB板上,避免集中在某個小區(qū)域內(nèi),以
    的頭像 發(fā)表于 02-08 11:35 ?1790次閱讀

    光通信網(wǎng)絡(luò)故障排除技巧

    光通信網(wǎng)絡(luò)以其高速、大容量和抗干擾性在現(xiàn)代通信系統(tǒng)中占據(jù)著舉足輕重的地位。然而,隨著網(wǎng)絡(luò)規(guī)模的擴(kuò)大和復(fù)雜性的增加,故障排除成為了網(wǎng)絡(luò)維護(hù)中的一項(xiàng)重要任務(wù)。 1. 故障診斷的基本原則 在進(jìn)行光通信
    的頭像 發(fā)表于 01-23 09:42 ?1596次閱讀

    通訊電源故障排除技巧 通訊電源與其他設(shè)備的連接方式

    通訊電源故障排除技巧 1. 故障診斷的基本原則 在進(jìn)行通訊電源故障排除時,應(yīng)遵循以下基本原則: 安全第一 :確保在操作過程中遵循所有安全規(guī)程,避免觸電等危險。 系統(tǒng)性檢查 :從電源輸入到輸出,逐步
    的頭像 發(fā)表于 12-16 15:25 ?1983次閱讀

    AMC1306的輸出數(shù)據(jù)是以曼徹斯特碼的形式輸出,處理曼徹斯特碼的時候應(yīng)該以什么原則處理?

    AMC1306的輸出數(shù)據(jù)是以曼徹斯特碼的形式輸出,處理曼徹斯特碼的時候應(yīng)該以什么原則處理? 我第一時間想看看amc1306工作是否正常,輸入段加了50mv的電壓信號,輸出的16bit的值如何換算
    發(fā)表于 12-10 08:44

    詳解SMT工藝的五球原則

    SMT(表面貼裝技術(shù))工藝中的五球原則,是工程師在選擇焊膏時的一個重要指導(dǎo)原則,它確保了焊接的可靠性和質(zhì)量。以下是對五球原則的詳細(xì)解釋:
    的頭像 發(fā)表于 12-04 09:11 ?978次閱讀
    詳解SMT工藝的五球<b class='flag-5'>原則</b>

    射頻電路設(shè)計(jì)的基本原則 射頻信號干擾的解決方法

    射頻電路設(shè)計(jì)的基本原則 射頻電路設(shè)計(jì)是一個復(fù)雜的過程,需要考慮多種因素以確保電路的性能和可靠性。以下是一些基本的設(shè)計(jì)原則: 頻率選擇性 :射頻電路需要根據(jù)工作頻率選擇合適的組件和設(shè)計(jì)參數(shù),以確保電路
    的頭像 發(fā)表于 12-03 09:59 ?2973次閱讀