chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

高級封裝技術:創(chuàng)建接近單片互連性能的封裝上互連

電子設計 ? 來源:EDN ? 作者:RAVI MAHAJAN ? 2021-04-01 15:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在過去的幾年中,已經(jīng)發(fā)布了許多涉及用于半導體器件的高級封裝體系結(jié)構的公告。這些架構為產(chǎn)品設計人員提供了極大的靈活性,使其能夠異構集成在封裝上不同硅工藝上優(yōu)化的不同IP,從而顯著提高性能。

對高級封裝的最近興趣是由對增加封裝上帶寬的需求,對來自多個代工廠的各種IP進行集成的需求以及對提高產(chǎn)量彈性的需求所驅(qū)動的。有機封裝是出色的異構集成主流平臺,可在緊湊的外形尺寸中實現(xiàn)空間轉(zhuǎn)換,并在物理上實現(xiàn)了封裝上的互連(電源效率高,帶寬高)(圖1)。

圖1英特爾Agilex FPGA提供了一個封裝上異構集成的示例。資料來源:英特爾

先進封裝的目標之一是開發(fā)越來越密集的橫向和縱向互連,以使用這些互連創(chuàng)建的管芯到管芯鏈接具有最小的功率損耗和延遲,同時又能確保信號完整性。本質(zhì)上,重點是創(chuàng)建接近單片互連性能的封裝上互連,并且在封裝上創(chuàng)建的復合設備的行為就像一個虛擬的單片實體。

2D和3D架構

封裝上互連以及具有這些互連的更廣泛的封裝體系結(jié)構可以在封裝的xy平面中分為2D和3D(圖2)。

o4YBAGBlbtOAHJC-AAI86ePDHDc645.png

圖22D和3D架構的互連術語。資料來源:電子封裝協(xié)會,IEEE

2D架構定義為兩個或更多有源硅器件并排放置在封裝上并在封裝上互連的架構。如果互連是“增強型的”(互連密度比主流有機封裝更高,并且可以使用有機介質(zhì)完成),則該體系結(jié)構還可以進一步細分為2D有機(2DO)體系結(jié)構。同樣,如果增強型體系結(jié)構使用無機介質(zhì)(硅,玻璃或陶瓷中介層或橋接器),則該體系結(jié)構進一步細分為2DS體系結(jié)構。

3D架構被定義為兩個或更多有源硅器件在沒有封裝代理的情況下堆疊并互連的架構。在此定義中,短語“在沒有封裝代理的情況下互連”僅表示有源硅片之間的互連不通過封裝,因此它們的設計和性能不直接取決于封裝體系結(jié)構。

互連密度

物理互連密度可以通過兩個關鍵指標來捕獲(圖3)。線密度表示從芯片邊緣向外逃逸的導線數(shù)量,以進行側(cè)向的芯片到芯片互連,而面密度表示用于形成垂直連接的凸塊數(shù)量。

o4YBAGBlbumAd_sMAALpdn-1pj4903.png

圖3可以通過這兩個關鍵指標來捕獲線性和區(qū)域互連密度。資料來源:英特爾

圖4和圖5描述了不同包裝技術的線性和平面密度的包絡線。如兩個圖所示,使用不同的互連體系結(jié)構,可以實現(xiàn)廣泛的互連密度。通常,使用硅后端布線的技術具有最高的布線密度,因為它們提供了更細,間距更緊密的布線(圖4)。

o4YBAGBlbwCAHaRmAAHBIAmQwQQ783.png

圖4該圖顯示了不同高級封裝體系結(jié)構的線性互連密度包絡。資料來源:英特爾

這些技術可以實現(xiàn)并行,寬且緩慢的芯片到芯片鏈接,并且需要特別注意鏈接設計,以解決布線密度增加帶來的信號完整性問題。隨著凸點間距的縮小,平面的凸點密度與凸點間距的平方的倒數(shù)成正比(圖5)。

o4YBAGBlbw6AHO1zAAJu2s41jXU838.png

圖5該圖顯示了面積互連密度與凸塊間距和架構的關系。資料來源:英特爾

如今,大多數(shù)面積的芯片到芯片和芯片到封裝的互連都使用焊料來形成接頭。隨著凸點間距的縮小,從焊料到使用Cu-Cu互連(約20-25μm)將有過渡,以實現(xiàn)持續(xù)的互連密度縮放。因此,工業(yè)上的重點是增加Cu-Cu互連的技術范圍。

互連密度縮放的一個常見的根本原因是需要增加封裝上裸片到裸片鏈路的帶寬。帶寬縮放速率可用于定義互連縮放路線圖。根據(jù)《異構集成路線圖2019年版》,互連技術擴展路線圖可實現(xiàn)鏈路帶寬的世代加倍。

圖6顯示了用于異構集成的高級包裝體系結(jié)構的一些示例。

圖6一些先進的軟件包體系結(jié)構在所有三個維度上提供了更多的分區(qū)機會和規(guī)模擴展。資料來源:英特爾

軟件包與系統(tǒng)設計師之間的協(xié)作

隨著高級包裝技術的發(fā)展,它們將通過異構集成提供更高的包裝性能,從而使性能越來越高的系統(tǒng)成為可能。通過加強包裝和系統(tǒng)設計人員之間的協(xié)作伙伴關系,可以更好地實現(xiàn)此系統(tǒng)性能。

下面列出了一些合作伙伴關系將如何幫助最大化系統(tǒng)性能的示例:

系統(tǒng)板的功能,材料和設計必須不斷發(fā)展以支持更高的速度和更高的帶寬信令。封裝和系統(tǒng)協(xié)同設計方法可創(chuàng)建功耗最大化,成本優(yōu)化的系統(tǒng)鏈接,從而最大程度地提高帶寬,從而有助于最大化系統(tǒng)性能。

可以預見,除了電氣鏈路之外,將來還將需要光子學和無線鏈路以最大程度地擴大覆蓋范圍和帶寬。開發(fā)和擴散這些不同的信令技術將需要協(xié)作以實現(xiàn)標準化的模塊化可擴展性。

將需要專注于開發(fā)有效的系統(tǒng)電源傳輸網(wǎng)絡。

符合系統(tǒng)尺寸和可靠性要求的整體系統(tǒng)冷卻方法將確保系統(tǒng)冷卻能力不會限制系統(tǒng)性能。

模塊化和可伸縮性將需要在系統(tǒng)級別使用的各種連接器技術中構建。

總之,當今有許多先進的包裝技術可用來提高包裝上異構集成IP的性能。這些技術著重于擴展互連密度,以幫助擴展封裝上芯片對芯片鏈接之間的帶寬并提高性能。軟件包與系統(tǒng)設計人員之間的緊密合作,以優(yōu)化軟件包系統(tǒng)集成,將有助于最大化系統(tǒng)性能。

RAVI MAHAJAN,英特爾研究員,是技術發(fā)展的組裝和測試未來技術的英特爾共同主任。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何正確選用Finisar AOC/DAC提升光互連性能

    旗下品牌)在光互連線纜領域擁有長期技術積累與廣泛應用實踐,其 AOC(有源光纜)和 DAC(直連銅纜)系列線束在高性能網(wǎng)絡互聯(lián)場景中尤為常見,并成為很多設備廠商標配的互連方式之一。
    的頭像 發(fā)表于 03-02 09:53 ?99次閱讀
    如何正確選用Finisar AOC/DAC提升光<b class='flag-5'>互連</b><b class='flag-5'>性能</b>

    從內(nèi)存接口到PCIe/CXL、以太網(wǎng)及光互連,高速互連芯片市場分析

    通信協(xié)議,通過信號處理、架構優(yōu)化等方式,保障數(shù)據(jù)在各系統(tǒng)間高效、可靠傳輸。 高速互聯(lián)芯片 按技術類別區(qū)分,高速互連芯片主要分為三大類:內(nèi)存互連芯片、PCIe/CXL 互連芯片和以太網(wǎng)及
    的頭像 發(fā)表于 01-20 13:37 ?760次閱讀
    從內(nèi)存接口到PCIe/CXL、以太網(wǎng)及光<b class='flag-5'>互連</b>,高速<b class='flag-5'>互連</b>芯片市場分析

    TE推出的AMPMODU互連系統(tǒng)有何特點?赫聯(lián)電子怎么樣?

    對細間距連接器的需求。它設計為兼具可靠性和經(jīng)濟性,可滿足各種封裝互連要求。種類繁多的元件和應用可能性,加上小巧緊湊的占用面積,使其不僅幫助您節(jié)省空間,而且也能進行高質(zhì)量的設計。這使 AMPMODU
    發(fā)表于 01-05 10:15

    燒結(jié)銀:3D封裝中高功率密度和高密度互連的核心材料

    燒結(jié)銀:3D封裝中高功率密度和高密度互連的核心材料
    的頭像 發(fā)表于 12-29 11:16 ?452次閱讀

    Amphenol HD Express?:滿足PCIe? Gen 6需求的高性能互連系統(tǒng)

    Amphenol HD Express?:滿足PCIe? Gen 6需求的高性能互連系統(tǒng) 在當今高速發(fā)展的電子科技領域,對于高性能、高密度互連系統(tǒng)的需求日益增長。Amphenol的HD
    的頭像 發(fā)表于 12-11 14:10 ?366次閱讀

    TE品牌的高速可插拔I O互連產(chǎn)品性能如何?-赫聯(lián)電子

    ,從而實現(xiàn)長期成本降低,而無需完全重新設計便可提高性能。   TE的zSFP+互連產(chǎn)品符合SFF-8402的規(guī)定,已為光纖通道32G(28.05 Gbps線路速率)采用。整個產(chǎn)品系列以
    發(fā)表于 10-16 11:22

    3D封裝的優(yōu)勢、結(jié)構類型與特點

    時,摩爾定律的進一步發(fā)展遭遇瓶頸。傳統(tǒng) 2D 封裝互連長度較長,在速度、能耗和體積上難以滿足市場需求。在此情況下,基于轉(zhuǎn)接板技術的 2.5D 封裝,以及基于引線
    的頭像 發(fā)表于 08-12 10:58 ?2445次閱讀
    3D<b class='flag-5'>封裝</b>的優(yōu)勢、結(jié)構類型與特點

    系統(tǒng)級封裝技術解析

    本文主要講述什么是系統(tǒng)級封裝技術。 從封裝內(nèi)部的互連方式來看,主要包含引線鍵合、倒裝、硅通孔(TSV)、引線框架外引腳堆疊互連
    的頭像 發(fā)表于 08-05 15:09 ?2361次閱讀
    系統(tǒng)級<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>解析

    TE推出AMPMODU互連系統(tǒng)具有哪些產(chǎn)品特性?-赫聯(lián)電子

    對細間距連接器的需求。它設計為兼具可靠性和經(jīng)濟性,可滿足各種封裝互連要求。種類繁多的元件和應用可能性,加上小巧緊湊的占用面積,使其不僅幫助您節(jié)省空間,而且也能進行高質(zhì)量的設計。這使 AMPMODU
    發(fā)表于 06-30 09:59

    LPO與CPO:光互連技術的轉(zhuǎn)折與協(xié)同發(fā)展

    光模塊、oDSP與交換機交換芯片是數(shù)據(jù)中心光互連的核心組件,而LPO(線性驅(qū)動可插拔光學)和CPO(共封裝光學)的出現(xiàn)正推動行業(yè)向更低功耗、更高密度演進。
    的頭像 發(fā)表于 06-10 16:59 ?2283次閱讀

    XSR芯片間互連技術的定義和優(yōu)勢

    XSR 即 Extra Short Reach,是一種專為Die to Die之間的超短距離互連而設計的芯片間互連技術??梢酝ㄟ^芯粒互連(NoC)或者中介層(interposer)上的
    的頭像 發(fā)表于 06-06 09:53 ?2334次閱讀
    XSR芯片間<b class='flag-5'>互連</b><b class='flag-5'>技術</b>的定義和優(yōu)勢

    互連層RC延遲的降低方法

    隨著集成電路技術節(jié)點的不斷減小以及互連布線密度的急劇增加,互連系統(tǒng)中電阻、電容帶來的 RC耦合寄生效應迅速增長,影響了器件的速度。圖2.3比較了不同技術節(jié)點下門信號延遲(gate de
    的頭像 發(fā)表于 05-23 10:43 ?1790次閱讀
    <b class='flag-5'>互連</b>層RC延遲的降低方法

    分享兩種前沿片上互連技術

    隨著臺積電在 2011年推出第一版 2.5D 封裝平臺 CoWoS、海力士在 2014 年與 AMD 聯(lián)合發(fā)布了首個使用 3D 堆疊的高帶寬存儲(HBM)芯片,先進封裝技術帶來的片上互連
    的頭像 發(fā)表于 05-22 10:17 ?1152次閱讀
    分享兩種前沿片上<b class='flag-5'>互連</b><b class='flag-5'>技術</b>

    半導體芯片中的互連層次

    在半導體芯片中,數(shù)十億晶體管需要通過金屬互連線(Interconnect)連接成復雜電路。隨著制程進入納米級,互連線的層次化設計成為平衡性能、功耗與集成度的關鍵。芯片中的互連線按長度、
    的頭像 發(fā)表于 05-12 09:29 ?2478次閱讀
    半導體芯片中的<b class='flag-5'>互連</b>層次

    高密度互連:BGA封裝中的PCB設計要點

    在現(xiàn)代電子設備中,PCB芯片封裝技術如同一位精巧的建筑師,在方寸之間搭建起芯片與外部世界的橋梁。捷多邦小編認為,這項技術不僅關乎電子產(chǎn)品的性能,更直接影響著設備的可靠性和成本。 芯片
    的頭像 發(fā)表于 03-10 15:06 ?777次閱讀