chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于高速PCB需要做的那些合理的處理和優(yōu)化

PCB線路板打樣 ? 來源:百家號(hào) ? 作者:李電說 ? 2021-03-08 16:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速PCB設(shè)計(jì)完成后,一般都要經(jīng)過評(píng)審才會(huì)發(fā)出去做板。硬件組在評(píng)審的過程中,一般都會(huì)在各個(gè)方面給出修改的建議,比如EMC,貼片,信號(hào)完整性等方面。下面匯總一些以前PCB評(píng)審時(shí),硬件組給出的一些修改建議。

1.多層板在設(shè)計(jì)時(shí)至少都會(huì)有一個(gè)地層,一個(gè)完整的地平面,但是在頂層和底層由于要擺放元器件,走線,地平面可能會(huì)被瓜分得零零碎碎的,有的呈現(xiàn)的是浮銅,有的呈現(xiàn)的是一條長條狀的銅箔。如果長條狀的地平面,端部又沒有過孔回到地層,這種情況在高速電路板上就會(huì)等效成一條天線,產(chǎn)生天線效應(yīng),造成嚴(yán)重的EMC問題。所以頂層和底層的地平面在設(shè)計(jì)高速PCB需要做合理的處理和優(yōu)化。這些情況如下圖所示。

2.優(yōu)化電源平面,能加寬的平面盡量加寬,有的電源平面雖然看起來很寬了,但是有可能中間打了幾個(gè)孔,把大部分的銅箔阻斷了,寬度實(shí)際上是變小了,寬度變小的地方阻抗可能就變大,電源紋波可能會(huì)增大。加寬電源平面還有一個(gè)好處,它和地平面的板級(jí)濾波效果會(huì)變好。這是從電源完整性方面去優(yōu)化PCB。

3.有些走線需要做好包地,比如時(shí)鐘線,這些線要做好包地設(shè)計(jì),如果不包地設(shè)計(jì),與其相鄰的走線就有可能會(huì)發(fā)生串?dāng)_現(xiàn)象,如果數(shù)字信號(hào)的線,那么就會(huì)發(fā)現(xiàn)數(shù)據(jù)通信錯(cuò)誤的問題。因?yàn)楦咚匐娐返臅r(shí)鐘信號(hào)的上升時(shí)間和下降時(shí)間很快,與其相鄰的線就會(huì)被感應(yīng)出正脈沖或者是負(fù)脈沖,對(duì)數(shù)字信號(hào)來說,就是1或0,從而導(dǎo)致通信錯(cuò)誤。

4.有些元器件或者是走線離板邊很近,會(huì)有問題。因?yàn)殡x得太近板邊,PCB的制作工藝可能會(huì)損壞焊盤或者走線。

5.有些線可以從美觀的角度優(yōu)化一下。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409744
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB高速信號(hào)電路設(shè)計(jì)的三大布線技巧詳解

    PCB板的設(shè)計(jì)是電子工程師的必修課,而想要設(shè)計(jì)出一塊完美的PCB板也并不是看上去的那么容易。一塊完美的PCB板不僅需要做到元件選擇和設(shè)置合理
    發(fā)表于 03-23 11:15 ?3636次閱讀

    看看牛人們是怎么樣處理那些廢棄的PCB板子的

    ``你是怎么處理那些廢舊的PCB板子呢?把他們當(dāng)成垃圾扔掉嗎?把他們賣了嗎?假如你夠懶的話,你可能就是直接把它們?nèi)釉谝贿吜?。有沒有想過把它們變廢為寶呢?來看看那些有創(chuàng)造力的想象力的工程
    發(fā)表于 11-14 15:24

    高速PCB的功能分割

    、外圍設(shè)備接口和視/音頻處理模塊等。一方面,PCB上所有器件需要彼此緊密地放置在一起,這樣可以縮短走線長度,降低串?dāng)_、反射,以及電磁輻射,保證信號(hào)完整性;另一方面,不同的邏輯器件所產(chǎn)生的RF能量的頻譜都不
    發(fā)表于 11-27 15:21

    PCB Layout的走線策略怎么優(yōu)化?

    布線(Layout)是PCB設(shè)計(jì)工程師最基本的工作技能之一。走線的好壞將直接影響到整個(gè)系統(tǒng)的性能,大多數(shù)高速的設(shè)計(jì)理論也要最終經(jīng)過Layout得以實(shí)現(xiàn)并驗(yàn)證,由此可見,布線在高速PCB
    發(fā)表于 08-05 06:40

    高速PCB的布局布線優(yōu)化

    本內(nèi)容詳細(xì)介紹了高速PCB設(shè)計(jì)的布局布線優(yōu)化方法,歡迎大家下載學(xué)習(xí)
    發(fā)表于 09-27 16:22 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>的布局布線<b class='flag-5'>優(yōu)化</b>

    進(jìn)行PCB設(shè)計(jì)需要注意那些問題

    PCB設(shè)計(jì)中要做到目的明確,對(duì)于重要的信號(hào)線要非常嚴(yán)格的要求布線的長度和處理地環(huán)路,而對(duì)于低速和不重要的信號(hào)線就可以放在稍低的布線優(yōu)先級(jí)上。重要的部分包括:電源的分割;內(nèi)存的時(shí)鐘線,控制線和數(shù)據(jù)線的長度要求;
    發(fā)表于 06-14 17:35 ?0次下載

    基于Cadence的高速PCB怎樣設(shè)計(jì)是合理

    高速PCB設(shè)計(jì)是一個(gè)很復(fù)雜的系統(tǒng)工程,只有借助于那些不僅能計(jì)算設(shè)計(jì)中用到的每個(gè)元器件的物理特性和電氣特性的影響及其相互作用
    發(fā)表于 09-08 10:21 ?672次閱讀
    基于Cadence的<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>怎樣設(shè)計(jì)是<b class='flag-5'>合理</b>的

    PCB板為什么要做表面沉金

    我們知道PCB板的表面工藝處理有很多種,比如:沉金、沉銀、無鉛噴錫、有鉛噴錫、OSP等,這么多種類的表面處理是為什么要這么做呢?或者說為什么要做成這種表面
    發(fā)表于 06-29 17:39 ?9166次閱讀

    區(qū)塊鏈在交通領(lǐng)域的應(yīng)用需要做哪些優(yōu)化?

    區(qū)塊鏈在交通領(lǐng)域的應(yīng)用真實(shí)有效地落地還需要做哪些優(yōu)化?
    的頭像 發(fā)表于 01-07 11:08 ?4355次閱讀

    如何使用Xilinx的FPGA對(duì)高速PCB信號(hào)實(shí)現(xiàn)優(yōu)化設(shè)計(jì)

    本文檔的主要內(nèi)容詳細(xì)介紹的是如何使用Xilinx的FPGA對(duì)高速PCB信號(hào)實(shí)現(xiàn)優(yōu)化設(shè)計(jì)。
    發(fā)表于 01-13 17:00 ?26次下載
    如何使用Xilinx的FPGA對(duì)<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>信號(hào)實(shí)現(xiàn)<b class='flag-5'>優(yōu)化</b>設(shè)計(jì)

    高速轉(zhuǎn)換器電路設(shè)計(jì)的PCB布線技巧

    當(dāng)今的信號(hào)處理系統(tǒng)普遍需要使用混合信號(hào)器件,例如為了處理寬動(dòng)態(tài)范圍的模擬信號(hào),高速高性能的ADC信號(hào)顯得更加重要。為了在惡劣的數(shù)字環(huán)境中保持模擬信號(hào)寬動(dòng)態(tài)范圍和低噪聲,就要熟知
    的頭像 發(fā)表于 04-28 09:29 ?1743次閱讀

    PCB設(shè)計(jì)中的高速信號(hào)傳輸優(yōu)化技巧

    在現(xiàn)代電子設(shè)計(jì)中,高速信號(hào)的傳輸已成為不可避免的需求。高速信號(hào)傳輸?shù)某晒εc否,直接影響整個(gè)電子系統(tǒng)的性能和穩(wěn)定性。因此,PCB設(shè)計(jì)中的高速信號(hào)傳輸優(yōu)
    的頭像 發(fā)表于 05-08 09:48 ?2372次閱讀

    低溫測(cè)試有什么作用,低溫測(cè)試那些產(chǎn)品需要?

    低溫測(cè)試條件怎么制定,低溫測(cè)試標(biāo)準(zhǔn)有那些,常規(guī)的低溫測(cè)試那些產(chǎn)品需要做。
    的頭像 發(fā)表于 05-27 11:08 ?1335次閱讀

    實(shí)用PCB拼版攻略,您的拼版合理嗎?

    前面我們講到PCB的拼版是一個(gè)至關(guān)重要的環(huán)節(jié),它不僅影響著產(chǎn)品的生產(chǎn)效率,也直接關(guān)系到產(chǎn)品的質(zhì)量和成本。合理的拼版能夠優(yōu)化生產(chǎn)流程,減少浪費(fèi),提高產(chǎn)能。然而,在實(shí)際操作中,由于各種因素的影響,很多
    的頭像 發(fā)表于 11-03 13:50 ?2281次閱讀
    實(shí)用<b class='flag-5'>PCB</b>拼版攻略,您的拼版<b class='flag-5'>合理</b>嗎?

    實(shí)用PCB拼版攻略,您的拼版合理嗎?

    工程師的PCB拼版存在著不少問題。本文將帶您探討PCB拼版的合理性與重要性,幫助您 深入了解如何優(yōu)化拼版設(shè)計(jì),提高生產(chǎn)效率,降低成本。 讓我們一起探討,您的拼版
    的頭像 發(fā)表于 11-05 08:15 ?2431次閱讀