chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Comparator動(dòng)態(tài)噪聲的仿真

通向模擬集成電路設(shè)計(jì)師之路 ? 來源:通向模擬集成電路設(shè)計(jì)師 ? 作者:通向模擬集成電路 ? 2020-11-10 14:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

大家好!轉(zhuǎn)眼又是年底了。這一年馬上要過去,不知道大家今年收獲到了什么呢?

高速ADC一直是個(gè)特別火的課題,無論是科研還是實(shí)際項(xiàng)目。與此同時(shí),高速動(dòng)態(tài)comparator的設(shè)計(jì)也就隨之非常普遍。在這里,作者君想跟大家分享一下自己所采用的兩種對comparator input referred noise的仿真方法。大家有什么疑問或者經(jīng)驗(yàn)分享,請?jiān)谠u論區(qū)留言。

一個(gè)典型的dynamic comparator,如圖所示:

來自:Liu, Chun-Cheng, Soon-Jyh Chang, Guan-Ying Huang, and Ying-Zu Lin. "A 10-bit 50-MS/s SAR ADC with a monotonic capacitor switching procedure." IEEE Journal of Solid-State Circuits 45, no. 4 (2010): 731-740.

這篇來自CC.Liu的SAR ADC 設(shè)計(jì),目前citations已經(jīng)過千,想必很多讀者都看過了。沒看過的建議去看看,確實(shí)是經(jīng)典。

對于一個(gè)這樣的comparator,沒有傳統(tǒng)的模擬pre-amp,整個(gè)電路都是dynamic的。因此,如何對input referred noise進(jìn)行仿真呢?作者君有如下兩種方法:

Transient noise

大致的思路是這樣的:

加一個(gè)快于實(shí)際工作的時(shí)鐘頻率;

在輸入端加一個(gè)DC的差(比如一端是0.5VDD,另外一端加0.5VDD+0.2mV);

計(jì)算仿真時(shí)間內(nèi)的counting number,和correct counting number(比如時(shí)鐘頻率是1GHz,仿真時(shí)間是1us,那么應(yīng)該是1000個(gè)counts;用viva的calculator計(jì)算正確的counts);

掃描不同的輸入DC差之下,正確的counts的數(shù)量(比如輸入差是0.1mV,0.2mV,0.3mV,etc.);

當(dāng)正確的counts數(shù)量大約是84%的時(shí)候,我們認(rèn)為此時(shí)的input差就是一個(gè)sigma(50%+0.5*68%=84%);

當(dāng)PVT改變的時(shí)候,可以不斷重復(fù)上面的步驟,來求得對應(yīng)的sigma;

Transient Noise settings and simulation results (Input difference is 0.1mV)

作者君的transient noise設(shè)置和仿真結(jié)果如上圖??梢钥吹?,當(dāng)input的差別很小的時(shí)候(Vip大于Vin),本來應(yīng)該是只有Vop出現(xiàn)pulse,Von全部應(yīng)該是0。但是由于noise的存在,導(dǎo)致某些錯(cuò)誤的輸出。

按照前面的方法,用calculator計(jì)算出全部和正確的counts數(shù)量??梢钥吹?,目前的正確counts大概是84%,也就是對于一個(gè)input referred noise sigma.

PSS+Pnoise

大致的思路是這樣的:

加一個(gè)快于實(shí)際工作的時(shí)鐘頻率;

在輸入端加一個(gè)DC的差;

采用PSS,PAC, Pnoise的仿真;

Pnoise計(jì)算出integrated output noise(用V^2/Hz作積分然后sqrt做開方);

PAC計(jì)算出comparator的gain;

第四步得到的noise除以第五步得到的gain,就是input referred noise;

Input difference is 0.1mV.Pnoise integration is from 1Hz to 500MHz. The output noise is 34.86mV.With PAC gain of 51dB (363.584), the input referred noise is 0.096mV ~ 0.1mV.

相比于Transient noise,這種pnoise的方法一步就能得出input referred noise;所以也有paper專門對比過效率。

上面這張圖是input差為0.1mV時(shí)候的仿真結(jié)果。作者君又勤快了點(diǎn),多跑了一個(gè)仿真:

Input difference is 0.2mV.Pnoise integration is from 1Hz to 500MHz. The output noise is 17.35mV.With PAC gain of 45dB (181), the input referred noise is 0.096mV ~ 0.1mV.

當(dāng)input差別變成0.2mV的時(shí)候,相對應(yīng)的輸出pnoise變小了差不多一半(34mV變成17mV),同樣的,PAC得到的增益gain也減小了一半。因此,最后得到的input referred noise也基本上沒變。

最后,對比一下transient noise 和Pnoise的結(jié)果,可以看到,我們拿到的input referred noise差不多都是0.1mV。哈哈哈,結(jié)果挺相符的,太棒了!(作者君這個(gè)comparator做得不錯(cuò)吧?加大input pair的size真的是挺有用的……就是面積有點(diǎn)大……囧)

參考文獻(xiàn):

https://www.cadence.com/content/dam/cadence-www/global/en_US/videos/tools/custom-_ic_analog_rf_design/NoiseAnalyisposting201612Chalk%20Talk.pdf

https://www.researchgate.net/publication/270105586_Noise-aware_simulation-based_sizing_and_optimization_of_clocked_comparators

PS:關(guān)于加的時(shí)鐘頻率比實(shí)際工作頻率要高這點(diǎn),作者君不是特別確定。希望讀者們可以給出評論。謝謝大家!

在正常的用vpwl sweep comparator一端,固定另外一端的transient仿真時(shí),比如工作頻率是250MHz,可能出現(xiàn)因?yàn)闀r(shí)鐘上升沿剛好沒有對齊輸入過零點(diǎn)導(dǎo)致的誤差。這種情況下,加500MHz的時(shí)鐘,可能會(huì)避免出現(xiàn)這種誤差。

當(dāng)clock是250MHz的時(shí)候,因?yàn)閏lock的rising edge沒有對上,所以此時(shí)input的差是3mV,comparator對這個(gè)3mV的差做出了相應(yīng)的切換。所以這個(gè)3mV主要是clock的edge造成的,noise的原因非常小。

當(dāng)clock是500MHz的時(shí)候,因?yàn)閏lock的rising edge跟過零點(diǎn)非常接近,所以此時(shí)input的差是0.5mV,comparator對這個(gè)0.5mV的差做出了相應(yīng)的切換。

原文標(biāo)題:Comparator動(dòng)態(tài)噪聲的仿真

文章出處:【微信公眾號:通向模擬集成電路設(shè)計(jì)師之路】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    52

    文章

    4363

    瀏覽量

    137440

原文標(biāo)題:Comparator動(dòng)態(tài)噪聲的仿真

文章出處:【微信號:analogIC_gossip,微信公眾號:通向模擬集成電路設(shè)計(jì)師之路】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    eVTOL艙外噪聲仿真分析

    前兩期內(nèi)容中討論了eVTOL艙室內(nèi)噪聲仿真分析流程以及降噪優(yōu)化方法,本文主要闡述eVTOL艙外噪聲仿真分析。
    的頭像 發(fā)表于 09-23 14:09 ?315次閱讀
    eVTOL艙外<b class='flag-5'>噪聲</b>的<b class='flag-5'>仿真</b>分析

    eVTOL艙內(nèi)噪聲響應(yīng)分析的仿真流程

    上一節(jié)中介紹了eVTOL旋翼噪聲的表征以及通過聲學(xué)BEM模型分析旋翼噪聲到eVTOL機(jī)體外表面的噪聲傳播分析流程,本節(jié)將在上節(jié)內(nèi)容的基礎(chǔ)上繼續(xù)介紹eVTOL艙內(nèi)噪聲響應(yīng)分析的
    的頭像 發(fā)表于 09-23 14:06 ?313次閱讀
    eVTOL艙內(nèi)<b class='flag-5'>噪聲</b>響應(yīng)分析的<b class='flag-5'>仿真</b>流程

    石墨電極電阻率測定儀中低噪聲放大電路的關(guān)鍵設(shè)計(jì)

    放大、保障穩(wěn)定” 三大目標(biāo)展開。 一、核心設(shè)計(jì)目標(biāo):平衡“低噪聲” 與 “高保真” 低噪聲放大電路需實(shí)現(xiàn)噪聲抑制最大化、信號放大高保真和動(dòng)態(tài)范圍適配三大目標(biāo),三者相互關(guān)聯(lián)又相互制約,需
    的頭像 發(fā)表于 08-28 09:30 ?271次閱讀
    石墨電極電阻率測定儀中低<b class='flag-5'>噪聲</b>放大電路的關(guān)鍵設(shè)計(jì)

    使用FSWP相位噪聲分析儀進(jìn)行動(dòng)態(tài)噪聲系數(shù)測量

    羅德與施瓦茨R&SFSWP相位噪聲分析儀是一款高端儀器,能夠精確分析雷達(dá)和通信系統(tǒng)關(guān)鍵組件中的噪聲。相位噪聲測量用于在實(shí)際工作條件下推導(dǎo)被測設(shè)備的大信號噪聲系數(shù)。您的任務(wù)
    的頭像 發(fā)表于 08-22 17:22 ?526次閱讀
    使用FSWP相位<b class='flag-5'>噪聲</b>分析儀進(jìn)行<b class='flag-5'>動(dòng)態(tài)</b><b class='flag-5'>噪聲</b>系數(shù)測量

    電動(dòng)機(jī)噪聲、振動(dòng)和聲振粗糙度開發(fā):使用低計(jì)算成本的系統(tǒng)級模型預(yù)測早期噪聲、振動(dòng)和聲振粗糙度

    優(yōu)勢使用計(jì)算成本低的系統(tǒng)級模型在動(dòng)態(tài)運(yùn)行條件下對電驅(qū)動(dòng)裝置執(zhí)行早期噪聲、振動(dòng)和聲振粗糙度評估優(yōu)化電機(jī)控制策略并做出更好的設(shè)計(jì)選擇,以提高電動(dòng)汽車的噪聲、振動(dòng)和聲振粗糙度使用Simcenter節(jié)省時(shí)間
    的頭像 發(fā)表于 08-13 11:46 ?452次閱讀
    電動(dòng)機(jī)<b class='flag-5'>噪聲</b>、振動(dòng)和聲振粗糙度開發(fā):使用低計(jì)算成本的系統(tǒng)級模型預(yù)測早期<b class='flag-5'>噪聲</b>、振動(dòng)和聲振粗糙度

    無刷直流電機(jī)狀態(tài)方程系數(shù)矩陣的動(dòng)態(tài)更新

    在無刷直流電機(jī)控制系統(tǒng)的仿真中如何快速動(dòng)態(tài)地求解無刷直流電機(jī)的狀態(tài)方程組是一個(gè)關(guān)鍵問題在 Matlab/Simulink 環(huán)境中,利用C語言形式的系統(tǒng)函數(shù)來構(gòu)建仿真模塊,可靈活快速地實(shí)現(xiàn)復(fù)雜系統(tǒng)
    發(fā)表于 07-09 14:17

    三相異步電機(jī)切換過程的動(dòng)態(tài)分析與系統(tǒng)仿真

    摘要:根據(jù)感應(yīng)電動(dòng)機(jī)的定子電壓方程和相量圖,對大功率電機(jī)動(dòng)態(tài)切換過程存在的問題進(jìn)行了理論分析,然后建立 Matlab數(shù)學(xué)模型,采用變頻器輸出電壓和工頻電壓不同的初始相位之差對切換過程進(jìn)行系統(tǒng)仿真
    發(fā)表于 06-13 09:43

    詳解ADC電路的靜態(tài)仿真動(dòng)態(tài)仿真

    ADC電路主要存在靜態(tài)仿真動(dòng)態(tài)仿真兩類仿真,針對兩種不同的仿真,我們存在不同的輸入信號和不同的數(shù)據(jù)采樣,因此靜態(tài)
    的頭像 發(fā)表于 06-05 10:19 ?1349次閱讀
    詳解ADC電路的靜態(tài)<b class='flag-5'>仿真</b>和<b class='flag-5'>動(dòng)態(tài)</b><b class='flag-5'>仿真</b>

    求助,關(guān)于二階巴特沃斯低通濾波器中電阻噪聲曲線出現(xiàn)波峰的問題求解

    如圖所示 ,在進(jìn)行二階巴特沃斯低通濾波器的噪聲仿真時(shí),除了R14電阻,其余三個(gè)電阻噪聲和輸出噪聲噪聲密度曲線均出現(xiàn)波峰,請問一下出現(xiàn)這種
    發(fā)表于 04-24 06:30

    概倫電子千兆級高精度電路仿真器NanoSpice Giga介紹

    。NanoSpiceGiga采用TrueSPICE精度級仿真引擎確保了先進(jìn)工藝節(jié)點(diǎn)下芯片設(shè)計(jì)中功耗、漏電、時(shí)序、噪聲等的精度要求,并通過先進(jìn)的并行仿真技術(shù)在不降低仿真精度的情況下實(shí)現(xiàn)高
    的頭像 發(fā)表于 04-23 15:21 ?741次閱讀
    概倫電子千兆級高精度電路<b class='flag-5'>仿真</b>器NanoSpice Giga介紹

    EMC 時(shí)鐘信號的噪聲源頭是什么?

    時(shí)源芯微 豐富的EMC整改經(jīng)驗(yàn) 歡迎咨詢 一、內(nèi)部電路噪聲 1. 電源噪聲(Power Supply Noise) 成因: 開關(guān)電源的紋波(典型頻率:kHz~MHz)通過電源網(wǎng)絡(luò)耦合到時(shí)鐘電路
    的頭像 發(fā)表于 04-16 10:15 ?595次閱讀
    EMC 時(shí)鐘信號的<b class='flag-5'>噪聲</b>源頭是什么?

    LLC動(dòng)態(tài)性能分析

    這里的LLC動(dòng)態(tài)是指LLC電路在突加負(fù)載時(shí)的動(dòng)態(tài)響應(yīng)。一般用輸出電壓的下跌和過沖評判LLC動(dòng)態(tài)性能。
    的頭像 發(fā)表于 03-19 09:45 ?1567次閱讀
    LLC<b class='flag-5'>動(dòng)態(tài)</b>性能分析

    請問ADS7866的動(dòng)態(tài)范圍是多少?

    請問ADS7866的動(dòng)態(tài)范圍是多少?并不是指無雜散動(dòng)態(tài)范圍SFDR,而是指最大不失真電平和噪聲電平的差
    發(fā)表于 12-23 06:10

    Simulink模型仿真與分析技巧

    1. 模型構(gòu)建基礎(chǔ) 1.1 理解系統(tǒng)需求 在開始構(gòu)建模型之前,明確系統(tǒng)的需求和目標(biāo)是至關(guān)重要的。這包括了解系統(tǒng)的動(dòng)態(tài)特性、輸入輸出關(guān)系以及預(yù)期的性能指標(biāo)。 1.2 選擇合適的模塊 Simulink
    的頭像 發(fā)表于 12-12 09:23 ?3138次閱讀

    鎖相環(huán)PLL的噪聲分析與優(yōu)化 鎖相環(huán)PLL與相位噪聲的關(guān)系

    鎖相環(huán)(PLL)是一種反饋控制系統(tǒng),它通過比較輸入信號和輸出信號的相位差異,調(diào)整輸出信號以實(shí)現(xiàn)相位鎖定。在許多應(yīng)用中,如無線通信、頻率合成和時(shí)鐘同步,PLL的性能直接關(guān)系到系統(tǒng)的整體性能。相位噪聲
    的頭像 發(fā)表于 11-06 10:55 ?4133次閱讀