昨日,方舟編譯器官方新發(fā)布了對 RISC-V 后端的支持。
地址:https://gitee.com/openarkcompiler-incubator/mapleall
目前,方舟編譯器可以在 RISC-V 的 QEMU 模擬器以及真實硬件設(shè)備上成功運行 CPU2017 的 C 程序。
本次發(fā)布后端主要包括功能相關(guān)的基本模塊,如指令選擇,寄存器分配和棧布局以及 ABI 支持。據(jù)介紹,因為后端移植難度主要在于重構(gòu)優(yōu)化,其中對指令集的描述方法(機器模型部分)暫未將流行的 DSL 機器模型語言當做第一優(yōu)先級。
IT之家了解到,方舟社區(qū)表示后續(xù)會著重針對后端差異化最大的優(yōu)化框架方面做補強,包括擴展基本塊優(yōu)化,指令流優(yōu)化以及指令調(diào)度等。
責任編輯:PSY
-
編譯器
+關(guān)注
關(guān)注
1文章
1665瀏覽量
50854 -
方舟
+關(guān)注
關(guān)注
0文章
20瀏覽量
8703 -
RISC-V
+關(guān)注
關(guān)注
47文章
2698瀏覽量
50845 -
方舟編譯器
+關(guān)注
關(guān)注
0文章
63瀏覽量
564
發(fā)布評論請先 登錄
兆松科技ZCC-FuSa編譯器全面支持晶心科技車規(guī)級RISC-V處理器IP核

進迭時空 V8 RISC-V 后端優(yōu)化

兆松科技發(fā)布高性能RISC-V編譯器ZCC 4.0.0版本

兆松科技ZCC編譯器全面支持芯來科技NA系列處理器
RISC-V架構(gòu)下的編譯器自動向量化

先楫 x 兆松:打造國產(chǎn)高性能 RISC-V MCU生態(tài)里程碑

HighTec C/C++編譯器套件全面支持芯來RISC-V IP

RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧
HighTec C/C++編譯器支持Andes晶心科技RISC-V IP
RISC-V指令集概述
基于risc-v架構(gòu)的芯片與linux系統(tǒng)兼容性討論
關(guān)于RISC-V學習路線圖推薦
《RISC-V能否復制Linux 的成功?》
RISC-V筆記——基礎(chǔ)

評論