chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

方舟編譯器官發(fā)布對 RISC-V 后端的支持

工程師鄧生 ? 來源:IT之家 ? 作者:懶貓 ? 2020-11-21 10:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

昨日,方舟編譯器官方新發(fā)布了對 RISC-V 后端的支持。

地址:https://gitee.com/openarkcompiler-incubator/mapleall

目前,方舟編譯器可以在 RISC-V 的 QEMU 模擬器以及真實硬件設(shè)備上成功運行 CPU2017 的 C 程序。

本次發(fā)布后端主要包括功能相關(guān)的基本模塊,如指令選擇,寄存器分配和棧布局以及 ABI 支持。據(jù)介紹,因為后端移植難度主要在于重構(gòu)優(yōu)化,其中對指令集的描述方法(機器模型部分)暫未將流行的 DSL 機器模型語言當做第一優(yōu)先級。

IT之家了解到,方舟社區(qū)表示后續(xù)會著重針對后端差異化最大的優(yōu)化框架方面做補強,包括擴展基本塊優(yōu)化,指令流優(yōu)化以及指令調(diào)度等。

責任編輯:PSY

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 編譯器
    +關(guān)注

    關(guān)注

    1

    文章

    1672

    瀏覽量

    51616
  • 方舟
    +關(guān)注

    關(guān)注

    0

    文章

    20

    瀏覽量

    8799
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2886

    瀏覽量

    53024
  • 方舟編譯器
    +關(guān)注

    關(guān)注

    0

    文章

    63

    瀏覽量

    767
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    RISC-V支持 Nx嗎?

    RISC-V architecture! · nrwl/nx · Discussion #27915 如果能夠支持 RISC-V,那就太好了。目前我無法在我的 VisionFive2 板上
    發(fā)表于 02-04 06:27

    探索RISC-V在機器人領(lǐng)域的潛力

    編譯錯誤。通過查閱社區(qū)討論和修改部分編譯配置,最終成功解決。這體現(xiàn)了RISC-V生態(tài)正在快速發(fā)展,但社區(qū)的支持至關(guān)重要。 2. ROS基礎(chǔ)功能測試: 為了驗證ROS 2環(huán)境是否正常
    發(fā)表于 12-03 14:40

    性能突破 | SpacemiT-X60 在 LLVM 編譯器上實現(xiàn) 16% 顯著提升

    2025年10月,在北美RISC-V峰會上,Igalia編譯器工程師Mikhail發(fā)表專題演講《Unlocking15%MorePerformance
    的頭像 發(fā)表于 11-21 18:04 ?8885次閱讀
    性能突破 | SpacemiT-X60 在 LLVM <b class='flag-5'>編譯器</b>上實現(xiàn) 16% 顯著提升

    CIE全國RISC-V創(chuàng)新應(yīng)用大賽 人臉識別系統(tǒng)介紹與移植

    Insightface 及兼容依賴(解決版本沖突) 創(chuàng)建requirements.txt 文件:通過版本約束避開 RISC-V支持的特性(如 pydantic 2.x 的 Rust 編譯),文件內(nèi)容如下
    發(fā)表于 11-08 11:19

    RISC-V 蜂鳥E203中PC指針起始地址設(shè)置搭建

    flashA上,初始地址0x00000000,risc-v的交叉編譯文件燒錄在了flashB上,初始地址0x00000000,但是arty A7只有一塊flash,因此需要將2個文件都燒錄在同一個flash下
    發(fā)表于 10-28 07:47

    提高RISC-V在Drystone測試中得分的方法

    性能:內(nèi)存的讀寫速度、延遲和帶寬等都會影響到 Drystone 的性能。 指令集優(yōu)化:對RISC-V指令集的優(yōu)化也會影響性能。例如,對于特定的應(yīng)用或計算任務(wù),可以通過定制指令集來提高性能。 編譯器優(yōu)化
    發(fā)表于 10-21 13:58

    兆松科技ZCC-FuSa編譯器全面支持晶心科技車規(guī)級RISC-V處理器IP核

    2025 年 8 月 26 日,兆松科技宣布其車規(guī)編譯器 ZCC-FuSa 全面支持 Andes 晶心科技各系列車規(guī)級的 AndesCore RISC-V CPU IP (D23-SE
    的頭像 發(fā)表于 08-27 16:50 ?1320次閱讀
    兆松科技ZCC-FuSa<b class='flag-5'>編譯器</b>全面<b class='flag-5'>支持</b>晶心科技車規(guī)級<b class='flag-5'>RISC-V</b>處理器IP核

    進迭時空 V8 RISC-V 后端優(yōu)化

    揮著至關(guān)重要的作用。自2020年起,中科院軟件所PLCT實驗室等團隊開始為V8引擎開發(fā)RISC-V后端,并持續(xù)推動V8對RISC-V架構(gòu)的
    的頭像 發(fā)表于 07-31 09:02 ?1236次閱讀
    進迭時空 <b class='flag-5'>V</b>8 <b class='flag-5'>RISC-V</b> <b class='flag-5'>后端</b>優(yōu)化

    兆松科技發(fā)布高性能RISC-V編譯器ZCC 4.0.0版本

    近日,兆松科技(武漢)有限公司(以下簡稱“兆松科技”)宣布正式發(fā)布高性能 RISC-V 編譯器 ZCC 4.0.0 版本。新版本在性能優(yōu)化、廠商自定義指令支持和軟件庫等方面實現(xiàn)全面升級
    的頭像 發(fā)表于 06-27 14:48 ?3040次閱讀
    兆松科技<b class='flag-5'>發(fā)布</b>高性能<b class='flag-5'>RISC-V</b><b class='flag-5'>編譯器</b>ZCC 4.0.0版本

    兆松科技ZCC編譯器全面支持芯來科技NA系列處理器

    近日,兆松科技(武漢)有限公司(以下簡稱“兆松科技”)宣布正式發(fā)布高性能RISC-V編譯器ZCC 4.0.0版本。
    的頭像 發(fā)表于 06-11 09:56 ?1707次閱讀

    RISC-V架構(gòu)下的編譯器自動向量化

    高性能算力生態(tài)的建設(shè),正投入編譯器自動向量化優(yōu)化等多項關(guān)鍵技術(shù),全面助力RISC-V的高性能發(fā)展。RISC-V向量設(shè)計SpacemiT在現(xiàn)代CPU中,向量支持是算力的
    的頭像 發(fā)表于 06-06 16:59 ?1235次閱讀
    <b class='flag-5'>RISC-V</b>架構(gòu)下的<b class='flag-5'>編譯器</b>自動向量化

    先楫 x 兆松:打造國產(chǎn)高性能 RISC-V MCU生態(tài)里程碑

    2025年06月06日,兆松科技(武漢)有限公司(以下簡稱“兆松科技”)宣布正式發(fā)布高性能RISC-V編譯器ZCC4.0.0版本。新版本在性能優(yōu)化、廠商自定義指令支持和軟件庫等方面實現(xiàn)
    的頭像 發(fā)表于 06-06 15:53 ?2282次閱讀
    先楫 x 兆松:打造國產(chǎn)高性能 <b class='flag-5'>RISC-V</b> MCU生態(tài)里程碑

    DC-ROMA RISC-V AI PC 正式發(fā)布

    UbuntuDesktop24.04LTS)隆重發(fā)布DC-ROMARISC-VAIPC及AIPCMini。本次搶先發(fā)布專為RISC-V開發(fā)者社區(qū)而設(shè),標志著在“開放、
    的頭像 發(fā)表于 05-13 08:03 ?1107次閱讀
    DC-ROMA <b class='flag-5'>RISC-V</b> AI PC 正式<b class='flag-5'>發(fā)布</b>!

    FPGA與RISC-V淺談

    全球半導(dǎo)體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計算等新興技術(shù)的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點,也為全球半導(dǎo)體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?677次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    RISC-V的未來應(yīng)走向何方

    半導(dǎo)體行業(yè)正孜孜不倦地推動創(chuàng)新,在這個過程中,做出正確選擇,正成為芯片成功的關(guān)鍵因素。在眾多操作系統(tǒng)、編譯器、調(diào)試器和其他工具的選項中,開放的RISC-V指令集架構(gòu)(ISA)正在加速普及。這種開放式ISA賦予了開發(fā)者更多自由,使其能夠以開源或商業(yè)資源為起點,打造專屬的定制
    的頭像 發(fā)表于 04-01 09:30 ?1016次閱讀