chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

詳解MOS管及簡單CMOS邏輯電平電路

璟琰乀 ? 來源:電子工程世界 ? 作者:電子工程世界 ? 2021-01-02 15:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)代單片機主要是采用CMOS工藝制成的。

MOS管

MOS管又分為兩種類型:N型和P型。

如下圖所示:

VRNzIv.jpeg

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導通,柵極2上要加高電平。

對P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機中,N型管與P型管往往是成對出現(xiàn)的。同時出現(xiàn)的這兩個CMOS管,任何時候,只要一只導通,另一只則不導通(即“截止”或“關斷”),所以稱為“互補型CMOS管”。

02

CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。

高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)

低電平視作邏輯“0”,要求不超過VDD的35%或0~1.5V。

+1.5V~+3.5V應看作不確定電平。在硬件設計中要避免出現(xiàn)不確定電平。

近年來,隨著亞微米技術的發(fā)展,單片機的電源呈下降趨勢。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應用中,VDD為2.7V,甚至1.8V的單片機也已經(jīng)出現(xiàn)。將來電源電壓還會繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。

03

非門

ZvyQVn.jpeg

非門(反向器)是最簡單的門電路,由一對CMOS管組成。其工作原理如下:

A端為高電平時,P型管截止,N型管導通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時,P型管導通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

04

與非門

UfaUVb.jpeg

與非門工作原理:

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時,1、3管導通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。

05

或非門

viQVRv.jpeg

或非門工作原理:

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時,1、4管導通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。

注:將上述“與非”門、“或非”門邏輯符號的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號。而實現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個反向器,即加上一對CMOS管,因此,“與”門實際上比“與非”門復雜,延遲時間也長些,這一點在電路設計中要注意。

06

三態(tài)門

q2m6be.jpeg

三態(tài)門的工作原理:

當控制端C為“1”時,N型管3導通,同時,C端電平通過反向器后成為低電平,使P型管4導通,輸入端A的電平狀況可以通過3、4管到達輸出端B。

當控制端C為“0”時,3、4管都截止,輸入端A的電平狀況無法到達輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱為“高阻態(tài)”。

這個器件也稱作“帶控制端的傳輸門”。帶有一定驅(qū)動能力的三態(tài)門也稱作“緩沖器”,邏輯符號是一樣的。

注:從CMOS等效電路或者真值表、邏輯表達式上都可以看出,把“0”和“1”換個位置,“與非”門就變成了“或非”門。對于“1”有效的信號是“與非”關系,對于“0”有效的信號是“或非”關系。

上述圖中畫的邏輯器件符號均是正邏輯下的輸入、輸出關系,即對“1”(高電平)有效而言。而單片機中的多數(shù)控制信號是按照負有效(低電平有效)定義的。例如片選信號CS(Chip Select),指該信號為“0”時具有字符標明的意義,即該信號為“0”表示該芯片被選中。因此,“或非”門的邏輯符號也可以畫成下圖。

ZbANR3.jpeg

07

組合邏輯電路

“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開關等。

組合邏輯電路的實現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實現(xiàn)。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    6094

    瀏覽量

    240646
  • 電路
    +關注

    關注

    173

    文章

    6057

    瀏覽量

    176730
  • 單片機
    +關注

    關注

    6071

    文章

    45256

    瀏覽量

    660061
  • MOS
    MOS
    +關注

    關注

    32

    文章

    1404

    瀏覽量

    98898
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    CMOS邏輯門如何應用在電路

    電平時,PMOS導通實現(xiàn)電流上拉;輸入高電平時,NMOS導通完成信號下拉。兩種晶體管交替工作,構成無直流通路的完美配合。合科泰采用的溝槽屏蔽柵工藝優(yōu)化了晶體管性能,讓CMOS互補管在開關切換的
    的頭像 發(fā)表于 06-19 16:07 ?1164次閱讀
    <b class='flag-5'>CMOS</b>的<b class='flag-5'>邏輯</b>門如何應用在<b class='flag-5'>電路</b>中

    推挽電路驅(qū)動多個mos

    推挽電路是解決驅(qū)動多個MOS管挑戰(zhàn)的關鍵技術。通過互補驅(qū)動,推挽電路可快速充電和放電,提高開關速度。在5V邏輯信號驅(qū)動15V MOS管的場景
    的頭像 發(fā)表于 06-18 10:10 ?1436次閱讀
    推挽<b class='flag-5'>電路</b>驅(qū)動多個<b class='flag-5'>mos</b>

    ADG3123 8通道CMOS邏輯轉(zhuǎn)高壓電平轉(zhuǎn)換器技術手冊

    ADG3123是一款8通道、同相CMOS轉(zhuǎn)高壓電平轉(zhuǎn)換器,采用增強型LC^2^MOS工藝制造,能夠以高電源電壓工作,同時保持超低功耗。 該器件的內(nèi)部結構可確保與采用2.3 V至5.5 V電源
    的頭像 發(fā)表于 05-16 14:10 ?539次閱讀
    ADG3123 8通道<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>轉(zhuǎn)高壓<b class='flag-5'>電平</b>轉(zhuǎn)換器技術手冊

    浮思特 | CMOS技術原理與應用:從晶體管結構到反相器設計

    MOSFET在數(shù)字電路中的常見形式是互補MOS(CMOS)電路。CMOS技術將n溝道和p溝道MOSFET成對集成在同一芯片上,成為數(shù)字集成
    的頭像 發(fā)表于 04-16 11:55 ?813次閱讀
    浮思特 | <b class='flag-5'>CMOS</b>技術原理與應用:從晶體管結構到反相器設計

    硬件基礎篇——TTL與CMOS電平

    電平TTL集成電路主要由BJT晶體管構成,如STC單片機,電平規(guī)范如下:輸出模式:Uoh ≥ 2.4V,Uol≤0.4V;輸入模式:Uih ≥ 2.0V,Uil≤0.8V;3、CMOS
    發(fā)表于 03-22 15:21

    CMOS邏輯IC是如何構成的

    電子設備正常運轉(zhuǎn)離不開“邏輯”的精密驅(qū)動。例如,當我們在手機上滑動屏幕時,背后就有無數(shù)個CMOS邏輯電路在默默工作,它們通過復雜的邏輯運算,將我們的觸摸信號轉(zhuǎn)化為手機能夠理解的指令,從
    的頭像 發(fā)表于 03-10 10:33 ?829次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC是如何構成的

    TTL電平與信號降噪技術的區(qū)別

    。 功耗 :TTL電路的功耗相對較高,因為它們使用雙極型晶體管(BJT)。 速度 :TTL電路的速度相對較慢,因為晶體管的開關速度有限。 兼容性 :TTL電平與其他類型的邏輯
    的頭像 發(fā)表于 01-16 10:34 ?874次閱讀

    使用TTL電平時的常見問題

    問題 問題描述: 在不同TTL電路或TTL與CMOS電路之間進行接口時,可能會出現(xiàn)電平不兼容的問題。 解決方案: 使用電平轉(zhuǎn)換器或
    的頭像 發(fā)表于 01-16 10:31 ?1276次閱讀

    TTL電平的工作原理詳解

    1. TTL電平簡介 TTL電平是一種數(shù)字信號標準,它定義了邏輯高(1)和邏輯低(0)的電壓范圍。在TTL電路中,
    的頭像 發(fā)表于 01-16 09:57 ?4362次閱讀

    TTL電平CMOS電平的區(qū)別是什么

    在數(shù)字電子領域,邏輯電路的設計和實現(xiàn)是構建復雜電子系統(tǒng)的基礎。TTL和CMOS是兩種廣泛使用的邏輯電路技術,它們各自有著獨特的優(yōu)勢和局限性。 1. 電平標準 TTL
    的頭像 發(fā)表于 01-16 09:43 ?2312次閱讀

    CMOS邏輯IC應用中的噪聲問題和解決對策

    前面兩期的芝識課堂,我們介紹了大量關于CMOS邏輯IC應用的一些細節(jié)事項,本期課堂讓我們進入實際的應用案例,解決電路設計中的噪聲問題。
    的頭像 發(fā)表于 01-13 10:30 ?1688次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC應用中的噪聲問題和解決對策

    如何優(yōu)化CMOS邏輯IC的性能

    在上期的芝識課堂中,我們介紹了一部分CMOS邏輯IC設計的常見問題以及處理辦法。本期課堂將繼續(xù)探討如何優(yōu)化CMOS邏輯IC的性能,特別是負載電容連接技巧和功耗計算,這些因素對于
    的頭像 發(fā)表于 12-24 18:12 ?1526次閱讀
    如何優(yōu)化<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC的性能

    什么是TTL邏輯電路 TTL與CMOS的區(qū)別和優(yōu)缺點

    在數(shù)字電子學中,TTL和CMOS是兩種基本的邏輯電路技術。它們各自有著獨特的特點和應用場景。 TTL邏輯電路 TTL(晶體管-晶體管邏輯)是一種基于雙極型晶體管(BJT)的數(shù)字
    的頭像 發(fā)表于 11-18 10:26 ?4851次閱讀

    簡單認識邏輯電路的用途

    在數(shù)字電子的世界里,每一個決策、每一條指令、每一次數(shù)據(jù)處理,都離不開CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種邏輯,即組合
    的頭像 發(fā)表于 11-01 15:44 ?860次閱讀

    電平輸入和低電平輸入是什么意思

    在現(xiàn)代電子系統(tǒng)中,數(shù)字電路扮演著至關重要的角色。這些電路處理的是二進制信號,即由邏輯“1”和邏輯“0”組成的信號。這些邏輯狀態(tài)通常通過電壓水
    的頭像 發(fā)表于 10-17 14:56 ?9917次閱讀