chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于PCB布局的布線規(guī)則:元器件布局的10條規(guī)則

云創(chuàng)硬見 ? 來源:硬見科技 ? 作者:云創(chuàng)硬見 ? 2020-12-31 11:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

元器件布局的10條規(guī)則

遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件應當優(yōu)先布局。布局中應參考原理框圖,根據單板的主信號流向規(guī)律安排主要元器件。元器件的排列要便于調試和維修,亦即小元件周圍不能放置大元件、需調試的元、器件周圍要有足夠的空間。相同結構電路部分,盡可能采用“對稱式”標準布局,按照均勻分布、重心平衡、版面美觀的標準優(yōu)化布局。同類型插裝元器件在X或Y方向上應朝一個方向放置。同一種類型的有極性 分立元件也要力爭在X或Y方向上保持一致,便于生產和檢驗。

發(fā)熱元件要一般應均勻分布,以利于單板和整機的散熱,除溫度檢測元件以外的溫度敏感器件應遠離發(fā)熱量大的元器件。布局應盡量滿足以下要求:總的連線盡可能短,關鍵信號線最短;高電壓、大電流信號與小電流,低電壓的弱信號完全分開;模擬信號與數字信號分開;高頻信號與低頻信號分開;高頻元器件的間隔要充分。去耦電容的布局要盡量靠近IC的電源管腳,并使之與電源和地之間形成的回路最短。元件布局時,應適當考慮使用同一種電源的器件盡量放在一起, 以便于將來的電源分隔。

布線

1布線優(yōu)先次序

鍵信號線優(yōu)先:摸擬小信號、高速信號、時鐘信號和同步信號等關鍵信號優(yōu)先布線。密度優(yōu)先原則:從單板上連接關系最復雜的器件著手布線。從單板上連線 最密集的區(qū)域開始布線。注意點:盡量為時鐘信號、高頻信號、敏感信號等關鍵信號提供專門的布線層,并保證其最小的回路面積。必要時應采取手工優(yōu)先布線、屏蔽和加大安全間距等方法。保證信號質量。電源層和地層之間的EMC環(huán)境較差,應避免布置對干擾敏感的信號。有阻抗控制要求的網絡應盡量按線長線寬要求布線。

2四種具體走線方式

1 )時鐘的布線:時鐘線是對EMC 影響最大的因素之一。在時鐘線上應少打過孔,盡量避免和其它信號線并行走線,且應遠離一般信號線,避免對信號線的干擾。同時應避開板上的電源部分,以防止電源和時鐘互相干擾。如果板上有專門的時鐘發(fā)生芯片,其下方不可走線,應在其下方鋪銅,必要時還可以對其專門割地。對于很多芯片都有參考的晶體振蕩器,這些晶振下方也不應走線,要鋪銅隔離。

107eb406d3ec4577bbdbb1699553c470~tplv-tt-shrink:640:0.image

2)直角走線:直角走線一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標準之一,那么直角走線究竟會對信號傳輸產生多大的影響呢?從原理上說,直角走線會使傳輸線的線寬發(fā)生變化,造成阻抗的不連續(xù)。其實不光是直角走線,頓角,銳角走線都可能會造成阻抗變化的情況。直角走線的對信號的影響就是主要體現在三個方面:拐角可以等效為傳輸線上的容性負載,減緩上升時間;阻抗不連續(xù)會造成信號的反射;直角尖端產生的EMI。

3)差分走線:差分信號(Differential Signal)在高速電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用差分結構設計。定義:通俗地說,就是驅動端發(fā)送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態(tài)“0”還是“1”。而承載差分信號的那一對走線就稱為差分走線。差分信號和普通的單端信號走線相比,最明顯的優(yōu)勢體現在以下三個方面:

抗干擾能力強,因為兩根差分走線之間的耦合很好,當外界存在噪聲干擾時,幾乎是同時被耦合到兩條線上,而接收端關心的只是兩信號的差值,所以外界的共模噪聲可以被完全抵消。能有效抑制EMI,同樣的道理,由于兩根信號的極性相反,他們對外輻射的電磁場可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少。時序定位精確,由于差分信號的開關變化是位于兩個信號的交點,而不像普通單端信號依靠高低兩個閾值電壓判斷,因而受工藝,溫度的影響小,能降低時序上的誤差,同時也更適合于低幅度信號的電路。

目前流行的LVDS(low voltage differential signaling)就是指這種小振幅差分信號技術。對于PCB工程師來說,最關注的還是如何確保在實際走線中能完全發(fā)揮差分走線的這些優(yōu)勢。也許只要是接觸過Layout的人都會了解差分走線的一般要求,那就是“等長、等距”。等長是為了保證兩個差分信號時刻保持相反極性,減少共模分量;等距則主要是為了保證兩者差分阻抗一致,減少反射?!氨M量靠近原則”有時候也是差分走線的要求之一。

4)蛇形線:蛇形線是Layout中經常使用的一類走線方式。其主要目的就是為了調節(jié)延時,滿足系統(tǒng)時序設計要求。設計者首先要有這樣的認識:蛇形線會破壞信號質量,改變傳輸延時,布線時要盡量避免使用。但實際設計中,為了保證信號有足夠的保持時間,或者減小同組信號之間的時間偏移,往往不得不故意進行繞線。注意點:成對出現的差分信號線,一般平行走線,盡量少打過孔,必須打孔時,應兩線一同打孔,以做到阻抗匹配。相同屬性的一組總線,應盡量并排走線,做到盡量等長。從貼片焊盤引出的過孔盡量離焊盤遠些。

3布線常用規(guī)則

1)走線的方向控制規(guī)則:即相鄰層的走線方向成正交結構。避免將不同的信號線在相鄰層走成同一方向,以減少不必要的層間竄擾;當由于板結構限制(如某些背板)難以避免出現該情況,特別是信號速率較高時,應考慮用地平面隔離各布線層,用地信號線隔離各信號線。

2)走線的開環(huán)檢查規(guī)則:一般不允許出現一端浮空的布線(Dangling Line), 主要是為了避免產生"天線效應",減少不必要的干擾輻射和接受,否則可能帶來不可預知的結果。

3)阻抗匹配檢查規(guī)則:同一網絡的布線寬度應保持一致,線寬的變化會造成線路特性阻抗的不均勻,當傳輸的速度較高時會產生反射,在設計中應該盡量避免這種情況。在某些條件下,如接插件引出線,BGA封裝的引出線類似的結構時,可能無法避免線寬的變化,應該盡量減少中間不一致部分的有效長度。

4)走線長度控制規(guī)則:即短線規(guī)則,在設計時應該盡量讓布線長度盡量短,以減少由于走線過長帶來的干擾問題,特別是一些重要信號線,如時鐘線,務必將其振蕩器放在離器件很近的地方。對驅動多個器件的情況,應根據具體情況決定采用何種網絡拓撲結構。

5)倒角規(guī)則:PCB設計中應避免產生銳角和直角, 產生不必要的輻射,同時工藝性能也不好。

6)器件去耦規(guī)則:在印制版上增加必要的去耦電容,濾除電源上的干擾信號,使電源信號穩(wěn)定。在多層板中,對去耦電容的位置一般要求不太高,但對雙層板,去藕電容的布局及電源的布線方式將直接影響到整個系統(tǒng)的穩(wěn)定性,有時甚至關系到設計的成敗。在雙層板設計中,一般應該使電流先經過濾波電容濾波再供器件使用。在高速電路設計中,能否正確地使用去耦電容,關系到整個板的穩(wěn)定性。

7)器件布局分區(qū)/分層規(guī)則:主要是為了防止不同工作頻率的模塊之間的互相干擾,同時盡量縮短高頻部分的布線長度。對混合電路,也有將模擬與數字電路分別布置在印制板的兩面,分別使用不同的層布線,中間用地層隔離的方式。

8)地線回路規(guī)則:環(huán)路最小規(guī)則,即信號線與其回路構成的環(huán)面積要盡可能小,環(huán)面積越小,對外的輻射越少,接收外界的干擾也越小。

9)電源與地線層的完整性規(guī)則:對于導通孔密集的區(qū)域,要注意避免孔在電源和地層的挖空區(qū)域相互連接,形成對平面層的分割,從而破壞平面層的完整性,并進而導致信號線在地層的回路面積增大。

10)3W規(guī)則:為了減少線間串擾,應保證線間距足夠大,當線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規(guī)則。如要達到98%的電場不互相干擾,可使用10W的間距。

11)屏蔽保護對應地線回路規(guī)則,實際上也是為了盡量減小信號的回路面積,多見于一些比較重要的信號,如時鐘信號,同步信號。對一些特別重要,頻率特別高的信號,應該考慮采用銅軸電纜屏蔽結構設計,即將所布的線上下左右用地線隔離,而且還要考慮好如何有效的讓屏蔽地與實際地平面有效結合。

12)走線終結網絡規(guī)則:在高速數字電路中, 當PCB布線的延遲時間大于信號上升時間(或下降時間) 的1/4時,該布線即可以看成傳輸線,為了保證信號的輸入和輸出阻抗與傳輸線的阻抗正確匹配,可以采用多種形式的匹配方法, 所選擇的匹配方法與網絡的連接方式和布線的拓樸結構有關。對于點對點(一個輸出對應一個輸入) 連接, 可以選擇始端串聯匹配或終端并聯匹配。前者結構簡單,成本低,但延遲較大。后者匹配效果好,但結構復雜,成本較高。

對于點對多點(一個輸出對應多個輸出) 連接, 當網絡的拓樸結構為菊花鏈時,應選擇終端并聯匹配。當網絡為星型結構時,可以參考點對點結構。星形和菊花鏈為兩種基本的拓撲結構, 其他結構可看成基本結構的變形, 可采取一些靈活措施進行匹配。在實際操作中要兼顧成本、 功耗和性能等因素, 一般不追求完全匹配,只要將失配引起的反射等干擾限制在可接受的范圍即可。

13)走線閉環(huán)檢查規(guī)則:防止信號線在不同層間形成自環(huán)。在多層板設計中容易發(fā)生此類問題, 自環(huán)將引起輻射干擾。

14)走線的分枝長度控制規(guī)則:盡量控制分枝的長度,一般的要求是Tdelay<=Trise/20。

15)走線的諧振規(guī)則:主要針對高頻信號設計而言, 即布線長度不得與其波長成整數倍關系, 以免產生諧振現象。

16)孤立銅區(qū)控制規(guī)則:孤立銅區(qū)的出現, 將帶來一些不可預知的問題, 因此將孤立銅區(qū)與別的信號相接, 有助于改善信號質量,通常是將孤立銅區(qū)接地或刪除。在實際的制作中, PCB廠家將一些板的空置部分增加了一些銅箔,這主要是為了方便印制板加工,同時對防止印制板翹曲也有一定的作用。

17)重疊電源與地線層規(guī)則:不同電源層在空間上要避免重疊。主要是為了減少不同電源之間的干擾, 特別是一些電壓相差很大的電源之間, 電源平面的重疊問題一定要設法避免, 難以避免時可考慮中間隔地層。

18)20H規(guī)則:由于電源層與地層之間的電場是變化的, 在板的邊緣會向外輻射電磁干擾。稱為邊沿效應。解決的辦法是將電源層內縮, 使得電場只在接地層的范圍內傳導。以一個H(電源和地之間的介質厚度)為單位,若內縮20H則可以將70%的電場限制在接地層邊沿內;內縮100H則可以將98%的電場限制在內。

4其他

對于單雙層板電源線應盡量粗而短。電源線和地線的寬度要求可以根據1mm的線寬最大對應1A 的電流來計算,電源和地構成的環(huán)路盡量小。為了防止電源線較長時,電源線上的耦合雜訊直接進入負載器件,應在進入每個器件之前,先對電源去藕。且為了防止它們彼此間的相互干擾,對每個負載的電源獨立去藕,并做到先濾波再進入負載。

fqj

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4398

    文章

    23815

    瀏覽量

    422424
  • 電子元件
    +關注

    關注

    95

    文章

    1504

    瀏覽量

    59724
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深入探討PCB布局布線的專業(yè)設計要點與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設計要點與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團隊與豐富經驗,為客戶提供從精密布局、優(yōu)化布線到生產制造的
    的頭像 發(fā)表于 01-04 15:29 ?150次閱讀

    PCB布局布線的相關基本原理和設計技巧

    ,這樣才能保證回路電阻,并且信號線下面有一個完整的平面。 20、[問] 請問怎樣的布局才能達到的散熱效果? [答] PCB中熱量的主要有三個方面: 電子元器件的發(fā)熱; P c B本身的發(fā)熱
    發(fā)表于 11-14 06:11

    技術資訊 I 在 Allegro PCB 中如何快速布局

    一鍵放置器件,遵循一定的設計規(guī)則,它會優(yōu)先把有電氣連接的元件往一塊兒湊,將老工程師的“只可意會不可言傳”的布局經驗數字化、自動化。上期我們介紹了PCB中的扇出孔操作
    的頭像 發(fā)表于 09-26 23:31 ?5992次閱讀
    技術資訊 I 在 Allegro <b class='flag-5'>PCB</b> 中如何快速<b class='flag-5'>布局</b>

    如何理解芯片設計中的后端布局布線

    后端布局布線(Place and Route,PR)是集成電路設計中的一個重要環(huán)節(jié),它主要涉及如何在硅片上合理地安排電路元器件的位置,并通過布線將這些
    的頭像 發(fā)表于 08-15 17:33 ?1264次閱讀

    PCB特殊元器件布局策略

    在高速PCB設計中,特殊元器件布局直接影響信號完整性、散熱性能及制造可行性。本文結合行業(yè)實踐與工程案例,系統(tǒng)闡述高頻、高壓、重型、熱敏及可調元器件
    的頭像 發(fā)表于 06-10 13:17 ?540次閱讀

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長
    的頭像 發(fā)表于 05-28 19:34 ?2110次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    PCB布局布線規(guī)則

    獲取完整文檔資料可下載附件哦?。。?!如果內容有幫助可以關注、點贊、評論支持一下哦~
    發(fā)表于 05-26 16:44

    時源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應采用正交結構,避免不同信號線在相鄰層沿同一方向走線,以此降低不必要的層間串擾。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?798次閱讀

    MISRA C:2025新標準解析:新增規(guī)則、優(yōu)化點與靜態(tài)代碼分析工具支持(Perforce QAC、Klocwork)

    MISRA C:2025?發(fā)布!新增5條規(guī)則,并對部分現有規(guī)則進行了擴展、重組,以進一步簡化安全關鍵型系統(tǒng)的開發(fā)流程。如何實現最新MISRA合規(guī)性?
    的頭像 發(fā)表于 05-08 17:58 ?2380次閱讀
    MISRA C:2025新標準解析:新增<b class='flag-5'>規(guī)則</b>、優(yōu)化點與靜態(tài)代碼分析工具支持(Perforce QAC、Klocwork)

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設計技巧

    在現代電子產品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護設計變得至關重要。除了元器件選型,PCB布線布局也是影響ESD抗擾性能的關鍵因素。作為FAE,本文將結合實戰(zhàn)
    的頭像 發(fā)表于 04-25 09:43 ?669次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風險?<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>的抗干擾設計技巧

    解決噪聲問題試試從PCB布局布線入手

    路徑。然后,電流路徑決定了器件在該低噪聲布局布線設計中的位置。 PCB布局布線指南 第一步:確定
    發(fā)表于 04-22 09:46

    Altium Designer中PCB設計規(guī)則設置

    在使用 Altium Designer 進行PCB設計時,除了電氣間距(Clearance)等基礎規(guī)則外, 導線寬度、阻焊層、內電層連接、銅皮敷設等規(guī)則也同樣重要 。這些設置不僅影響布線
    的頭像 發(fā)表于 04-17 13:54 ?7700次閱讀
    Altium Designer中<b class='flag-5'>PCB</b>設計<b class='flag-5'>規(guī)則</b>設置

    PCB】四層電路板的PCB設計

    摘要 詳細介紹有關電路板的PCB設計過程以及應注意的問題。在設計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動
    發(fā)表于 03-12 13:31

    DC-DC 的 PCB布局設計小技巧

    的穩(wěn)定性和它的性能起著至關重要的影響,不恰當的PCB布局,可能會導致一系列的問題,比如: 1,效率過低芯片過熱 2、驅動波形的不穩(wěn)定 3、EMI問題 4、輸出紋波過大超標 5、芯片不工作或者直接燒毀這些不
    發(fā)表于 03-11 10:48

    高速信號線走線規(guī)則有哪些

    在高速數字電路設計中,信號完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號線的走線規(guī)則對于維持信號質量、減少噪聲干擾以及優(yōu)化時序性能至關重要。本文將深入探討高速信號線走線的關鍵規(guī)則,旨在為工程師提供全面的設計指導和實踐建議。
    的頭像 發(fā)表于 01-30 16:02 ?2520次閱讀