chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

opensbi下的riscv64裸機編程:中斷與異常

嵌入式IoT ? 來源:嵌入式IoT ? 作者:嵌入式IoT ? 2021-01-07 10:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

opensbi下的riscv64裸機編程2(中斷與異常)

1.本文說明

2.riscv特權模式下的異常

2.1 CSPs

2.2 異常開關的寄存器

2.3 與中斷相關的指令

3.中斷測試

3.1 設置中斷向量表

3.2 開啟中斷設置

3.3 初始化timer

3.4 開啟中斷

3.5 中斷處理

4.測試及校驗

5.總結

1.本文說明

任何時候,中斷和異常的產(chǎn)生都是十分值得關注的,這些將破壞程序原有的執(zhí)行邏輯。按照芯片的設計來說,中斷和異常大致上可以分為三類異常(Exception)、陷入(Trap)、外部中斷(Interrupt)。

異常(Exception)

在一條指令執(zhí)行的過程中發(fā)生了錯誤,可以通過異常處理函數(shù)進行處理,最常見的異常包括無效的內存地址訪問、非法指令異常、缺頁異常等等。當發(fā)生這些異常后可以進行處理。

陷入(Trap)

主動的讓其進入異常處理函數(shù),常見的是系統(tǒng)調用syscall。而在riscv上為ecall或者進入斷點的ebreak。

外部中斷(Interrupt)

一般由外部事件觸發(fā),比如定時器中斷、GPIO中斷等。這些異常是不可預知的。

對于一般的中斷處理流程,進入中斷后需要進行上下文的保存與恢復。

2.riscv特權模式下的異常

涉及到中斷和異常,RISCV的特權模式是不能繞開的。在RISCV中,無論在任何模式發(fā)生的異常,硬件線程都會將控制權交給M-Mode的異常處理程序。然而對于類Unix的操作系統(tǒng)來說,異常都是由操作系統(tǒng)來處理。而操著系統(tǒng)運行的模式是S-Mode,所以RISCV也可以選擇將異常重新導向到S-Mode,也支持異常委托機制(Machine Interrupt Delegaintion)將異常直接通過S-Mode進行處理,這樣可以大大的增加操作系統(tǒng)的靈活性。

33788338-5074-11eb-8b86-12bb97331649.png

一般來說M-Mode是必須實現(xiàn)的,S-Mode也一般會有,而U-Mode是選擇性擴展的。目前的RISCV芯片中例如蜂鳥的E203與K210都只支持了RISCV架構中的Machine Mode。

2.1 CSPs

實際上RISCV在實現(xiàn)系統(tǒng)指令集的時候,是支持多種模式的擴展的,這一系列的指令集通過Control and Status Registers (CSRs)來進行控制。

CSR地址是擴展了12位,也就是可以設計最大4096個指令。

33cd0dae-5074-11eb-8b86-12bb97331649.png

通過下面的網(wǎng)站可以看到當前CSRs的實現(xiàn)狀態(tài)。

http://www.five-embeddev.com/quickref/csrs.html

這里只針對S-Mode下的異常處理進行分析,M-Mode下的異常處理類似。

Name Number Feature/Extensions Description
sepc 0x0141 supervisor Supervisor Exception Program Counter
scause 0x0142 supervisor Supervisor Exception Cause
stval 0x0143 supervisor Supervisor bad address or instruction.
stvec 0x0105 supervisor Supervisor Trap Vector Base Address
sstatus 0x0100 supervisor Supervisor Status

Supervisor Exception Program Counter (sepc)

當中斷發(fā)生時,存放需要跳轉的PC值。這里需要利用stvec提供中斷向量表的基地址。

341d7fc8-5074-11eb-8b86-12bb97331649.png

該寄存器的值是在32位下是4字節(jié)對齊的。

Supervisor Cause Register (scause)

該寄存器表示中斷發(fā)生的原因。下面的表格中表述了中斷的發(fā)生原因:

Interrupt Exception Code Description
1 0 Reserved
1 1 Supervisor software interrupt
1 2–4 Reserved
1 5 Supervisor timer interrupt
1 6–8 Reserved
1 9 Supervisor external interrupt
1 10–15 Reserved
1 ≥16 Designated for platform use
0 0 Instruction address misaligned
0 1 Instruction access fault
0 2 Illegal instruction
0 3 Breakpoint
0 4 Load address misaligned
0 5 Load access fault
0 6 Store/AMO address misaligned
0 7 Store/AMO access fault
0 8 Environment call from U-mode
0 9 Environment call from S-mode
0 10–11 Reserved
0 12 Instruction page fault
0 13 Load page fault
0 14 Reserved
0 15 Store/AMO page fault
0 16–23 Reserved
0 24–31 Designated for custom use
0 32–47 Reserved
0 48–63 Designated for custom use
0 ≥64 Reserved

Supervisor Trap Value (stval) Register

由于scause不足以表示異常發(fā)生的所有信息,比如發(fā)生了缺頁異常,就會將stavl設置成需要訪問但是不在內存中的地址。以便于操作系統(tǒng)將這個地址加載進來。

Supervisor Trap Vector Base Address Register (stvec)

設置中斷處理的基地址,同時設置模式

345c5ce8-5074-11eb-8b86-12bb97331649.png

對于基地址的模式有如下兩種:

Value Name Description
0 Direct All exceptions set pc to BASE.
1 Vectored Asynchronous interrupts set pc to BASE+4×cause.
≥2 Reserved

Direct:顧名思義,當異常發(fā)生的時候,每次都會跳轉到這個地址,然后通過這個地址的中斷處理程序去判斷哪種中斷。

Vectored:在這種模式下,會跳轉到BASE + 4 * cause 進行處理流程。每種異常的cause都不一樣。

Supervisor Status Register (sstatus)

控制中斷的狀態(tài)等等,也可以控制全局中斷的時能等等。

351940c4-5074-11eb-8b86-12bb97331649.png

SIE域表示全局中斷使能。當該MIE域值為1時,表示所有中斷的全局開關打開,當MIE域的值為0時候,表示全局關閉所有中斷。

SPIE用于保存進入異常之前MIE域的值。

2.2 異常開關的寄存器

對于S-Mode中斷的Enable與Pending,還需要關注兩個寄存器。sie與sip。

Supervisor Interrupt Enable(sie)

353dac16-5074-11eb-8b86-12bb97331649.png

Supervisor Interrupt Pending(sip)

358046fc-5074-11eb-8b86-12bb97331649.png

可以看到有三種類型的中斷,由芯片廠家進行自定義設計。

Supervisor software interrupt

Supervisor timer interrupt

Supervisor external interrupt

2.3 與中斷相關的指令

CSR Read Write(csrrw)

csrrw dst, csr, src:將指定的CSR寄存器寫入dst,同時將src的值寫入CSR。

CSR Read(csrr)

csrr dst,csr:讀一個CSR寄存器到dst。

CSR Clear(csrc)

csrc(i) csr, rs1:將指定的位清零。

CSR Set(csrs)

csrs(i) csr, rs1:將指定的位置一。

3.中斷測試

由于在qemu上,中斷的產(chǎn)生可以通過定時器來發(fā)生,所以需要理解riscv上對timer的使用。timer又需要通過sbi的接口進行訪問。

相關的代碼文件可以參考:

https://github.com/bigmagic123/riscv64_opensbi_baremetal/tree/master/03_interrupt

已經(jīng)實現(xiàn)了timer中斷的產(chǎn)生過程。

3.1 設置中斷向量表

本程序需要設置中斷向量表,前面提到過,中斷向量的跳轉有兩種模式:Direct與Vectored。Direct可以直接轉到固定的pc地址,然后由統(tǒng)一的入口進行處理,這種比較容易實現(xiàn),所以設置為這種模式。

.globaltable_val_set table_val_set: lat0,trap_entry csrwstvec,t0 jrra

直接將trap_entry函數(shù)的入口寫到stvec的寄存器中。由于函數(shù)地址4字節(jié)對其,所以設置后模式為Direct。

3.2 開啟中斷設置

要開啟時鐘中斷,這樣才能產(chǎn)生時鐘,而根據(jù)手冊,開啟時鐘中斷實際上是設置Supervisor Interrupt Enable(sie),也就是設置SIE的寄存器開啟。

353dac16-5074-11eb-8b86-12bb97331649.png

所以只需要設置即可。

voidenable_timer_interrupt(void) { w_sie(r_sie()|SIE_STIE); }

3.3 初始化timer

對于timer的填充,其實就是設置中斷的值。當timer達到設定的值后會產(chǎn)生中斷。

voidset_timer(uint64stime_value) { SBI_TIMER(stime_value); } //getcurrenttime uint64get_cycle() { returnr_time(); } voidclock_set_next_event() { set_timer(get_cycle()+TIMEBASE); }

函數(shù)填充了下一個tick的值。

3.4 開啟中斷

中斷的開啟通過sstatus全局的狀態(tài)寄存器設置。

351940c4-5074-11eb-8b86-12bb97331649.png

通過設置SIE位就可以達到使能或者關閉中斷的作用。

voidinterrupt_enable(void) { w_sstatus(r_sstatus()|SSTATUS_SIE); }

3.5 中斷處理

中斷處理需要保存當前的上下文寄存器(寄存器壓棧操作),然后跳轉到中斷處理函數(shù)去處理具體的中斷。當處理完成之后返回現(xiàn)場(寄存器出棧)。

這里先不做這么復雜的工作,中斷產(chǎn)生后直接跳轉到中斷處理函數(shù)中,只執(zhí)行一次。

.globaltrap_entry trap_entry: csrra0,scause csrrca1,stval,zero csrra2,sepc mva3,s0 /*scause,stval,sepc,sp*/ callhandle_trap

其中a0為第一個參數(shù),保存中斷發(fā)生的原因。

a1是中斷發(fā)生的具體信息。

a2表示了中斷異常返回值。

然后進入hande_trap。

uintptr_thandle_trap(uintptr_tscause,uintptr_tstval,uintptr_tsepc,uintptr_tsp) { tfp_printf("handle_trap%08lx:%08lx:%08lx:%08lx ",scause,stval,sepc,sp); while(1); return0; }

4.測試及校驗

因為工程文件的增加,所以使用了Makefile進行工程的構建工作。

%.o:%.c%.s $(CC)$(CFLAGS)-c$

Makefile的語法規(guī)則基本

TARGET…:DEPENDENCIES… COMMAND

這里也不過多的涉及了。

輸入make后,在fw_bin目錄下執(zhí)行run.sh腳本即可。

最后可以看到中斷的原因

最高位是8,相應的中斷描述為Supervisor timer interrupt。

5.總結

riscv的異常和中斷的處理模式在M-Mode或者S-Mode下都可以設計,具體要看芯片的設計方式,如果設計在M-Mode,對于操作系統(tǒng)來說,可以通過轉發(fā)或者代理給S-Mode的操作系統(tǒng),如果S-Mode存在中斷處理,那么處于S-Mode的系統(tǒng)可以直接處理,這樣比較簡潔。

責任編輯:xj

原文標題:opensbi下的riscv64裸機編程2(中斷與異常)

文章出處:【微信公眾號:嵌入式IoT】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 編程
    +關注

    關注

    90

    文章

    3712

    瀏覽量

    96983
  • 裸機
    +關注

    關注

    0

    文章

    42

    瀏覽量

    6935
  • RISC-V
    +關注

    關注

    48

    文章

    2857

    瀏覽量

    52473

原文標題:opensbi下的riscv64裸機編程2(中斷與異常)

文章出處:【微信號:Embeded_IoT,微信公眾號:嵌入式IoT】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    RISC-V異常中斷機制全解析

    RISC-V 作為開源、模塊化的精簡指令集架構,其異常中斷機制是保障系統(tǒng)可靠運行、響應外部事件與處理內部錯誤的核心支撐。
    的頭像 發(fā)表于 12-28 14:41 ?1202次閱讀
    RISC-V<b class='flag-5'>異常中斷</b>機制全解析

    深入剖析ARM64異常處理:開發(fā)者必須掌握的底層核心邏輯

    與軟件的協(xié)同操作邏輯,都是開發(fā)者必備的核心能力。今天我們就深度拆解ARM64異常處理機制,同時聊聊 開發(fā)者為何必須關注這一技術點 。 一、異常發(fā)生后,CPU的自動操作細節(jié) 當ARM64
    的頭像 發(fā)表于 12-24 07:05 ?933次閱讀
    深入剖析ARM<b class='flag-5'>64</b><b class='flag-5'>異常</b>處理:開發(fā)者必須掌握的底層核心邏輯

    【CIE全國RISC-V創(chuàng)新應用大賽】+MUSE Pi Pro RiscV UEFI固件開發(fā)

    /edk2-non-osi 1.4 RiscV64工具鏈的前綴定義 為RiscV64工具鏈指定前綴變量,參考如下命令: #define RISCV64 prefix export
    發(fā)表于 11-13 00:20

    riscv底層原理分析gd32vf103的中斷行為

    riscv底層原理分析gd32vf103的中斷行為 1.概述 2.中斷向量表初始化 3.詳細分析一irq_entry 4.關于gd32vf103
    發(fā)表于 10-31 08:04

    全志D1開發(fā)板(哪吒 RISCV64)開箱評測

    riscv的生態(tài)建設遠遠沒有arm強大,但是也在開源思想的引領,開始逐步走向大眾的視野。 這塊哪吒 RISCV64的板子,從主要的核的特性上來看,與目前市面上可見的riscv開發(fā)板相
    發(fā)表于 10-31 07:50

    riscv實現(xiàn)自定義指令并用qemu運行

    利用qemu模擬硬件平臺,實現(xiàn)特定指令解析,同時寫裸機代碼來測試該指令的運行情況。當然,如果實現(xiàn)的很好,是需要修改riscv的gcc的,讓自己的擴展指令加入。這里不做修改,后面會詳細描述細節(jié)。 自定義
    發(fā)表于 10-31 07:37

    d1哪吒開發(fā)板的啟動流程分析

    需要理解的是fel模式對SRAM,DDR等操作,這樣在做裸機開發(fā)的時候,才能將程序下載進去。有了這些理解,在做riscv的底層編程的時候,才能透徹的理解其啟動的流程和原理。
    發(fā)表于 10-29 06:44

    用哪吒D1開發(fā)板體驗riscv向量底層編程

    RISCV V擴展即向量指令擴展(RVV),這部分作為研究AI加速計算領域有著非常關鍵的作用。既然的D1支持了rvv擴展(0.7.1,最新的版本已經(jīng)0.10版本),那么就實際的從底層原理角度分析一
    發(fā)表于 10-29 06:21

    riscv virt64編譯后 ls無法運行怎么解決?

    用倉庫里的默認配置編譯qemu-virt64-riscv 生成后運行,顯示 [E/DBG] virtio-blk0 mount failed ls看不到文件夾 msh />ls No such directory
    發(fā)表于 09-22 06:38

    【Milk-V Duo S 開發(fā)板免費體驗】2 - 安裝編譯環(huán)境并測試Hello world!

    ARM64 2. RISCV64 Which would you like: 我使用的是 RISCV 系統(tǒng),則選擇 2。 這個腳本會克隆GitHub - milkv-duo/host-tools,不過只有
    發(fā)表于 07-07 21:18

    【Milk-V Duo S 開發(fā)板免費體驗】應用開發(fā)環(huán)境搭建

    選擇 2。 由于 DuoS 支持 RISCV 和 ARM 兩種架構,還需要按提示繼續(xù)選擇: Select Arch: 1. ARM64 2. RISCV64 Which would you like
    發(fā)表于 07-01 21:22

    【M-K1HSE開發(fā)板免費體驗】超高性能與顏值RISCV64位8核視美泰M-K1HSE開發(fā)板

    【超高性能與顏值RISCV64位8核視美泰M-K1HSE開發(fā)板】 https://www.bilibili.com/video/BV1dQKZzsERi/?share_source
    發(fā)表于 06-26 23:14

    請問Openvino是否支持 Risc-V (riscv64) 架構?

    在spacemit k1型板(bpi-f3)上編譯OpenVINO?,但失敗。 使用 riscv64 構建OpenVINO?并崩潰。
    發(fā)表于 06-24 07:26

    在starvision2上移植FreeRTOS,objdump后發(fā)現(xiàn)static變量的地址是0,怎么解決?

    truncated to fit: R_RISCV_HI20 against `TaskBnum.5' (這個main.c是我從一個移植教程里面偷來的) 我查了一,說可能是
    發(fā)表于 03-10 07:21

    基于OpenSBI的linux nommu實現(xiàn)

    Linux內核6.10提供了對沒有mmu的riscv處理器工作在S模式的內核的支持,本文介紹基于OpenSBI的linuxnommu的實現(xiàn),供大家參考。1、OpenSBI介紹SBI
    的頭像 發(fā)表于 02-08 13:43 ?1194次閱讀
    基于<b class='flag-5'>OpenSBI</b>的linux nommu實現(xiàn)